KR100455934B1 - Switch circuit of digital tuner in combination with atsc/ntsc - Google Patents

Switch circuit of digital tuner in combination with atsc/ntsc Download PDF

Info

Publication number
KR100455934B1
KR100455934B1 KR10-2002-0049669A KR20020049669A KR100455934B1 KR 100455934 B1 KR100455934 B1 KR 100455934B1 KR 20020049669 A KR20020049669 A KR 20020049669A KR 100455934 B1 KR100455934 B1 KR 100455934B1
Authority
KR
South Korea
Prior art keywords
ntsc
demodulator
atsc
voltage controlled
controlled oscillator
Prior art date
Application number
KR10-2002-0049669A
Other languages
Korean (ko)
Other versions
KR20040017544A (en
Inventor
김종운
Original Assignee
엘지이노텍 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지이노텍 주식회사 filed Critical 엘지이노텍 주식회사
Priority to KR10-2002-0049669A priority Critical patent/KR100455934B1/en
Publication of KR20040017544A publication Critical patent/KR20040017544A/en
Application granted granted Critical
Publication of KR100455934B1 publication Critical patent/KR100455934B1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/50Tuning indicators; Automatic tuning control
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/46Receiver circuitry for the reception of television signals according to analogue transmission standards for receiving on more than one standard at will

Abstract

본 발명은 ATSC/NTSC 겸용 디지털 튜너의 스위치 회로에 관한 것으로, 상세하게는 튜너부와, 전압 제어 발진기를 구비하는 NTSC 복조부와 발진기를 구비하는 NTSC 복조부를 포함하는 디지털 튜너에 있어서, 시스템 제어부의 제어에 따라 온오프되어 상기 ATSC 복조부로 전원을 공급하는 제 1스위치 수단과, 상기 NTSC 복조부의 전압 제어 발진기와 접속되고, 상기 제 1스위치 수단의 출력단에 제어단이 연결되어 이의 동작에 따라 연동되어 상기 전압 제어 발진기의 동작을 제어하는 제 2스위치 수단으로 구성되는 것을 특징으로 한다.The present invention relates to a switch circuit of an ATSC / NTSC combined digital tuner, and more particularly, to a digital tuner including a tuner unit, an NTSC demodulator including a voltage controlled oscillator, and an NTSC demodulator including an oscillator. A first switch means for supplying power to the ATSC demodulator and on and off under control, and connected to a voltage controlled oscillator of the NTSC demodulator, and a control terminal connected to an output terminal of the first switch means and interlocked according to its operation. And second switch means for controlling the operation of the voltage controlled oscillator.

따라서 상기와 같이 구성된 본 발명에 따르면 ATSC 복조부의 동작시 NTSC 복조부의 동작을 오프시키고, NTSC 복조부의 동작시 ATSC 복조부의 동작을 오프시켜 NTSC 복조부의 전압 제어 발진기와 ATSC 복조부의 발진기가 서로 영향을 미쳐 간섭이 발생하는 것을 방지하도록 하는데 있다.Accordingly, according to the present invention configured as described above, the operation of the ATSC demodulator turns off the operation of the NTSC demodulator, and the operation of the NTSC demodulator turns off the operation of the ATSC demodulator to affect the voltage controlled oscillator of the NTSC demodulator and the oscillator of the ATSC demodulator. To prevent interference from occurring.

Description

에이티에스씨/엔티에스씨 겸용 디지털 튜너의 스위치 회로{SWITCH CIRCUIT OF DIGITAL TUNER IN COMBINATION WITH ATSC/NTSC}Switch circuit of ATCS / NTS combined digital tuner {SWITCH CIRCUIT OF DIGITAL TUNER IN COMBINATION WITH ATSC / NTSC}

본 발명은 디지털 튜너에 관한 것으로, 상세하게는 ATSC 복조부와 NTSC 복조부가 내장된 디지털 튜너에 ATSC 복조부의 동작시 NTSC 복조부의 동작을 오프시키고, NTSC 복조부의 동작시 ATSC 복조부의 동작을 오프시켜 NTSC 복조부의 전압 제어 발진기와 ATSC 복조부의 발진기가 서로 영향을 미쳐 간섭이 발생하는 것을 방지하도록 하는 ATSC/NTSC 겸용 디지털 튜너의 스위치 회로에 관한 것이다.The present invention relates to a digital tuner. Specifically, the digital tuner having the ATSC demodulator and the NTSC demodulator turns off the operation of the NTSC demodulator when the ATSC demodulator operates, and turns off the operation of the ATSC demodulator during the operation of the NTSC demodulator. The present invention relates to a switch circuit of an ATSC / NTSC combined digital tuner, which prevents interference between a voltage controlled oscillator of a demodulator and an oscillator of an ATSC demodulator.

현재 디지털 튜너의 경향은 지상파, 케이블, 위성 모두 이에 해당되는 복조부를 내장하여 튜너를 개발하고 있는 추세이다.Currently, the trend of digital tuners is to develop a tuner with a built-in demodulator for all terrestrial waves, cables, and satellites.

아날로그 방송 신호인 지상파, 즉 NTSC(National Television Systems Committee)와 디지털 방송 신호 위성, 즉 ATSC(Advanced Television Systems Committee)를 동시에 수신하는 디지털 튜너는 도 1에 도시된 바와 같이 NTSC 복조부(2)의 전압 제어 발진기(3)와 ATSC 복조부(4)의 발진기(5)가 서로 영향을 미쳐 간섭이 발생하는데, 이는 NTSC 수신의 경우 ATSC 복조부(4)의 발진기(5)의 고조파나 디지털 펄스에 의해 화면 간섭이 발생하고, ATSC 수신의 경우 IF 대역내에 NTSC의 VCO(45.75MHz)성분이 유입되어 약전계에서 ATSC 방송이 수신되지 않는 문제점이 있다.As shown in FIG. 1, a digital tuner that simultaneously receives terrestrial waves, which are analog broadcast signals, that is, a National Television Systems Committee (NTSC) and a digital broadcast signal satellite, that is, an Advanced Television Systems Committee (ATSC), has a voltage of the NTSC demodulator 2 as shown in FIG. The control oscillator 3 and the oscillator 5 of the ATSC demodulator 4 influence each other, causing interference, which is caused by harmonics or digital pulses of the oscillator 5 of the ATSC demodulator 4 in the case of NTSC reception. There is a problem in that screen interference occurs, and in the case of ATSC reception, the VCO (45.75MHz) component of NTSC is introduced into the IF band so that ATSC broadcasting is not received in the weak field.

따라서 본 발명의 목적은 상기와 같은 문제점을 해결하기 위한 것으로, ATSC 복조부의 동작시 NTSC 복조부의 동작을 오프시키고, NTSC 복조부의 동작시 ATSC 복조부의 동작을 오프시켜 NTSC 복조부의 전압 제어 발진기와 ATSC 복조부의 발진기가 서로 영향을 미쳐 간섭이 발생하는 것을 방지하도록 하는데 있다.Accordingly, an object of the present invention is to solve the above problems, the operation of the NTSC demodulator to turn off the operation of the NTSC demodulator, the operation of the NTSC demodulator to turn off the operation of the ATSC demodulator voltage control oscillator and ATSC demodulation of the NTSC demodulator Negative oscillators influence each other to prevent interference from occurring.

도 1은 종래의 ATSC/NTSC 겸용 디지털 튜너의 구성을 개략적으로 나타낸 블록도1 is a block diagram schematically showing the configuration of a conventional ATSC / NTSC combined digital tuner

도 2는 본 발명에 따른 ATSC/NTSC 겸용 디지털 튜너의 스위치 회로의 구성을 개략적으로 나타낸 블록도2 is a block diagram schematically showing a configuration of a switch circuit of an ATSC / NTSC combined digital tuner according to the present invention.

<도면중 주요부분에 대한 부호의 설명><Description of the symbols for the main parts of the drawings>

1 : 튜너부 2 : NTSC 복조부1: Tuner part 2: NTSC demodulation part

3 : 전압 제어 발진기 4 : ATSC 복조부3: voltage controlled oscillator 4: ATSC demodulator

5 : 발진기 100 : 스위치 회로5: oscillator 100: switch circuit

110 : 제 1트랜지스터 120 : 제 2트랜지스터110: first transistor 120: second transistor

상기와 같은 목적을 달성하기 위한 본 발명의 특징은,Features of the present invention for achieving the above object,

튜너부와, 전압 제어 발진기를 구비하는 NTSC 복조부와 발진기를 구비하는NTSC 복조부를 포함하는 디지털 튜너에 있어서,A digital tuner comprising a tuner portion, an NTSC demodulation portion having a voltage controlled oscillator, and an NTSC demodulation portion having an oscillator,

시스템 제어부의 제어에 따라 온오프되어 상기 ATSC 복조부로 전원을 공급하는 제 1스위치 수단과,First switch means turned on and off under control of a system controller to supply power to the ATSC demodulator;

상기 NTSC 복조부의 전압 제어 발진기와 접속되고, 상기 제 1스위치 수단의 출력단에 제어단이 연결되어 이의 동작에 따라 연동되어 상기 전압 제어 발진기의 동작을 제어하는 제 2스위치 수단으로 구성되는 것을 특징으로 한다.And a second switch means connected to the voltage controlled oscillator of the NTSC demodulator and connected to an output terminal of the first switch means and interlocked according to the operation thereof to control the operation of the voltage controlled oscillator. .

여기에서 상기 제 1스위치 수단은,Here, the first switch means,

상기 시스템 제어부에 베이스가 연결되고, 전원 공급단에 컬렉터가 연결되며, 상기 ATSC 복조부에 에미터가 연결되는 제 1트랜지스터이다.A base is connected to the system controller, a collector is connected to a power supply, and an emitter is connected to the ATSC demodulator.

여기에서 또한 상기 제 2스위치 수단은,Here also the second switch means,

상기 제 1트랜지스터의 에미터에 베이스가 연결되고, 상기 전압 제어 발진기에 컬렉터가 연결되며, 그라운드에 에미터가 접지되는 제 2트랜지스터이다.A second transistor having a base connected to the emitter of the first transistor, a collector connected to the voltage controlled oscillator, and an emitter grounded to the ground.

이하, 본 발명에 의한 ATSC/NTSC 겸용 디지털 튜너의 스위치 회로의 구성을 도 2를 참조하여 상세하게 설명하기로 한다. 도 2에 있어서 도 1에 나타낸 디지털 튜너와 동일 부분에 대해서는 도 1과 동일한 부호를 부여하여 그에 대한 설명을 생략한다.Hereinafter, a configuration of a switch circuit of an ATSC / NTSC combined digital tuner according to the present invention will be described in detail with reference to FIG. 2. In FIG. 2, the same parts as those of the digital tuner shown in FIG. 1 are denoted by the same reference numerals as in FIG. 1, and description thereof will be omitted.

도 2는 본 발명에 따른 ATSC/NTSC 겸용 디지털 튜너의 스위치 회로의 구성을 개략적으로 나타낸 블록도이다.2 is a block diagram schematically showing a configuration of a switch circuit of an ATSC / NTSC combined digital tuner according to the present invention.

도 2를 참조하면, 본 발명에 따른 ATSC/NTSC 겸용 디지털 튜너의 스위치 회로(100)는, 제 1트랜지스터(110)와, 제 2트랜지스터(120)로 구성된다.Referring to FIG. 2, the switch circuit 100 of the ATSC / NTSC combined digital tuner according to the present invention includes a first transistor 110 and a second transistor 120.

제 1트랜지스터(110)는 시스템 제어부(도시 생략)의 제어에 따라 온오프되어 ATSC 복조부(4)로 전원을 공급하도록 시스템 제어부에 베이스가 연결되고, 메인보드측으로부터 인가되는 전원 공급단(Vcc)에 컬렉터가 연결되며, ATSC 복조부(4)에 에미터가 연결된다. 여기에서 제 1트랜지스터(110)는 시스템 제어부의 제어를 받도록 메인보드측에 설치되는 것이 바람직하다.The first transistor 110 is turned on and off under the control of a system controller (not shown), and has a base connected to the system controller so as to supply power to the ATSC demodulator 4, and a power supply terminal Vcc applied from the main board side. ) Is connected to the collector, and the emitter is connected to the ATSC demodulator (4). Here, the first transistor 110 is preferably installed on the motherboard side under the control of the system control unit.

제 2트랜지스터(120)는 제 1트랜지스터(110)와 연동되어 전압 제어 발진기(3)의 동작을 제어하도록 제 1트랜지스터(110)의 에미터에 베이스가 연결되고, 전압 제어 발진기(3)에 컬렉터가 연결되며, 그라운드에 에미터가 접지된다.The second transistor 120 is connected to the base of the emitter of the first transistor 110 to control the operation of the voltage controlled oscillator 3 in conjunction with the first transistor 110, the collector to the voltage controlled oscillator 3 Is connected and the emitter is grounded.

이하 본 발명에 따른 ATSC/NTSC 겸용 디지털 튜너의 스위치 회로의 동작을 도 2를 참조하여 상세하게 설명하면 다음과 같다.Hereinafter, the operation of the switch circuit of the ATSC / NTSC combined digital tuner according to the present invention will be described in detail with reference to FIG. 2.

먼저 튜너부(1)와 NTSC 복조부(2)에는 전원 공급단(Vcc)을 통해 항시 상시 전원이 공급된다.First, the power is always supplied to the tuner unit 1 and the NTSC demodulator 2 through the power supply terminal Vcc.

이러한 상태에서 NTSC 복조부(2)가 동작되는 경우 시스템 제어부는 제 1트랜지스터(110)를 오프시킨다. 그러면 제 2트랜지스터(120)도 오프 상태를 유지하기 때문에 전압 제어 발진기(3)의 코일이 정상 발진을 수행하게 된다.In this state, when the NTSC demodulator 2 is operated, the system controller turns off the first transistor 110. Then, since the second transistor 120 also maintains the off state, the coil of the voltage controlled oscillator 3 performs normal oscillation.

한편 ATSC 복조부(4)가 동작되는 경우 시스템 제어부는 제 1트랜지스터(110)를 턴-온시켜 ATSC 복조부(4)의 발진기(5)에 전원을 공급하여 발진이 이루어지도록 한다. 이때 제 2트랜지스터(120)도 턴-온되고, 이로 인해 컬렉터에는 그라운드 레벨의 전압이 걸려 전압 제어 발진기(3)의 발진이 정지된다.Meanwhile, when the ATSC demodulator 4 is operated, the system controller turns on the first transistor 110 to supply power to the oscillator 5 of the ATSC demodulator 4 so that the oscillation is performed. At this time, the second transistor 120 is also turned on, which causes the collector to receive a ground level voltage to stop oscillation of the voltage controlled oscillator 3.

따라서 NTSC 복조부가 동작되는 경우 ATSC 복조부의 동작을 정지시키고, 반대로 ATSC 복조부가 동작되는 경우 NTSC 복조부의 동작을 정지시킴으로써 상호 발진기에서 발생하는 발진 신호에 의해 간섭이 발생되는 것을 차단할 수 있다.Accordingly, when the NTSC demodulator is operated, the operation of the ATSC demodulator may be stopped, and conversely, when the ATSC demodulator is operated, the operation of the NTSC demodulator may be stopped to prevent the interference from being generated by the oscillation signal generated from the mutual oscillator.

이상에서 설명한 바와 같이 본 발명에 따른 ATSC/NTSC 겸용 디지털 튜너의 스위치 회로에 의하면, ATSC 복조부의 동작시 NTSC 복조부의 동작을 오프시키고, NTSC 복조부의 동작시 ATSC 복조부의 동작을 오프시켜 NTSC 복조부의 전압 제어 발진기와 ATSC 복조부의 발진기가 서로 영향을 미쳐 간섭이 발생하는 것을 방지할 수 있다.As described above, according to the switch circuit of the ATSC / NTSC combined digital tuner according to the present invention, the NTSC demodulator is turned off during the operation of the ATSC demodulator, and the ATSC demodulator is turned off during the operation of the NTSC demodulator. The oscillator of the control oscillator and the oscillator of the ATSC demodulator may influence each other to prevent interference from occurring.

Claims (3)

튜너부와, 전압 제어 발진기를 구비하는 NTSC 복조부와 발진기를 구비하는 NTSC 복조부를 포함하는 디지털 튜너에 있어서,A digital tuner comprising a tuner portion, an NTSC demodulation portion having a voltage controlled oscillator, and an NTSC demodulation portion having an oscillator, 시스템 제어부의 제어에 따라 온오프되어 상기 ATSC 복조부로 전원을 공급하는 제 1스위치 수단과,First switch means turned on and off under control of a system controller to supply power to the ATSC demodulator; 상기 NTSC 복조부의 전압 제어 발진기와 접속되고, 상기 제 1스위치 수단의 출력단에 제어단이 연결되어 이의 동작에 따라 연동되어 상기 전압 제어 발진기의 동작을 제어하는 제 2스위치 수단으로 구성되는 것을 특징으로 하는 ATSC/NTSC 겸용 디지털 튜너의 스위치 회로.A second switch means connected to the voltage controlled oscillator of the NTSC demodulator and connected to an output terminal of the first switch means and interlocked according to an operation thereof to control the operation of the voltage controlled oscillator. Switch circuit for ATSC / NTSC combined digital tuner. 제 1 항에 있어서,The method of claim 1, 상기 제 1스위치 수단은,The first switch means, 상기 시스템 제어부에 베이스가 연결되고, 전원 공급단에 컬렉터가 연결되며, 상기 ATSC 복조부에 에미터가 연결되는 제 1트랜지스터인 것을 특징으로 하는 ATSC/NTSC 겸용 디지털 튜너의 스위치 회로.And a base connected to the system control unit, a collector connected to a power supply, and an emitter connected to the ATSC demodulator, wherein the switch circuit of the ATSC / NTSC combined digital tuner is used. 제 2 항에 있어서,The method of claim 2, 상기 제 2스위치 수단은,The second switch means, 상기 제 1트랜지스터의 에미터에 베이스가 연결되고, 상기 전압 제어 발진기에 컬렉터가 연결되며, 그라운드에 에미터가 접지되는 제 2트랜지스터인 것을 특징으로 하는 ATSC/NTSC 겸용 디지털 튜너의 스위치 회로.And a second transistor having a base connected to the emitter of the first transistor, a collector connected to the voltage controlled oscillator, and an emitter grounded to the ground. 2.
KR10-2002-0049669A 2002-08-22 2002-08-22 Switch circuit of digital tuner in combination with atsc/ntsc KR100455934B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR10-2002-0049669A KR100455934B1 (en) 2002-08-22 2002-08-22 Switch circuit of digital tuner in combination with atsc/ntsc

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2002-0049669A KR100455934B1 (en) 2002-08-22 2002-08-22 Switch circuit of digital tuner in combination with atsc/ntsc

Publications (2)

Publication Number Publication Date
KR20040017544A KR20040017544A (en) 2004-02-27
KR100455934B1 true KR100455934B1 (en) 2004-11-06

Family

ID=37323077

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2002-0049669A KR100455934B1 (en) 2002-08-22 2002-08-22 Switch circuit of digital tuner in combination with atsc/ntsc

Country Status (1)

Country Link
KR (1) KR100455934B1 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR200484094Y1 (en) 2017-01-16 2017-07-28 최희수 Inner papter of advertising book

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR960013035A (en) * 1994-09-16 1996-04-20 배순훈 TV's Common Receiver
JPH0993152A (en) * 1995-09-25 1997-04-04 Alps Electric Co Ltd Double conversion television tuner
KR980013375A (en) * 1996-07-31 1998-04-30 김광호 A receiver having analog and digital video modes and a receiver having analog and digital video modes and receiving method thereof,
US6219108B1 (en) * 1997-01-07 2001-04-17 Samsung Electronics Co., Ltd. Radio receiver detecting digital and analog television radio-frequency signals with single first detector
KR20020057562A (en) * 2001-01-05 2002-07-11 구자홍 Digital tv

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR960013035A (en) * 1994-09-16 1996-04-20 배순훈 TV's Common Receiver
JPH0993152A (en) * 1995-09-25 1997-04-04 Alps Electric Co Ltd Double conversion television tuner
KR980013375A (en) * 1996-07-31 1998-04-30 김광호 A receiver having analog and digital video modes and a receiver having analog and digital video modes and receiving method thereof,
US6219108B1 (en) * 1997-01-07 2001-04-17 Samsung Electronics Co., Ltd. Radio receiver detecting digital and analog television radio-frequency signals with single first detector
KR20020057562A (en) * 2001-01-05 2002-07-11 구자홍 Digital tv

Also Published As

Publication number Publication date
KR20040017544A (en) 2004-02-27

Similar Documents

Publication Publication Date Title
US7142808B2 (en) Satellite broadcast receiver apparatus intended to reduce power consumption
US6343209B1 (en) Tuner for digital and analog use
US20020018147A1 (en) Television tuner for reducing power consumption and video device using the television tuner
MXPA00001229A (en) Tv-signal receiving tuner with reduced extraneous emission.
KR100455934B1 (en) Switch circuit of digital tuner in combination with atsc/ntsc
JP2001339652A (en) Television tuner
JP2000078490A (en) Television tuner
KR20030024412A (en) Reception apparatus for analog/digital broadcasting signal of a television set
US5532834A (en) Video cassette recorder capable of automatically removing interferences between a recording signal and a broadcast signal
KR100552239B1 (en) Switching circuit for regulating tuner IC power
US20070293179A1 (en) Analog/digital broadcast signal receiver
US5483298A (en) Circuit arrangement for demmodulating the sound signals in a television signal in accordance with at least two different transmission standards
JP2008124682A (en) Receiving device and receiving method
KR200203700Y1 (en) A tuner of digital satellite broadcasting reception
WO2006035404A1 (en) Detection of new software image for download for digital/hybird tv during play mode
EP1198066A2 (en) Avoidance of interfernce between items of electrial apparatus
JP4795716B2 (en) Terrestrial digital television tuner
KR200160628Y1 (en) Circuit for preventing channel search error
JPH0238508Y2 (en)
KR20070040908A (en) Radio frequency apparatus
KR970007482B1 (en) Oscillation control apparatus for television
JP3096602B2 (en) Electronic tuning tuner
KR100578994B1 (en) Switching circuit of tuner using pll ic
KR101469974B1 (en) Tuner module and driving method thereof
JPH09270973A (en) Satellite broadcast receiver

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20110718

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee