KR100440576B1 - 시험용 패킷 생성기를 내장한 네트워크 프로세서 및 이를이용한 패킷경로 시험방법 - Google Patents

시험용 패킷 생성기를 내장한 네트워크 프로세서 및 이를이용한 패킷경로 시험방법 Download PDF

Info

Publication number
KR100440576B1
KR100440576B1 KR10-2001-0086483A KR20010086483A KR100440576B1 KR 100440576 B1 KR100440576 B1 KR 100440576B1 KR 20010086483 A KR20010086483 A KR 20010086483A KR 100440576 B1 KR100440576 B1 KR 100440576B1
Authority
KR
South Korea
Prior art keywords
packet
test
interface
generating
physical layer
Prior art date
Application number
KR10-2001-0086483A
Other languages
English (en)
Other versions
KR20030056286A (ko
Inventor
이강복
김용태
이형섭
이형호
Original Assignee
한국전자통신연구원
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 한국전자통신연구원 filed Critical 한국전자통신연구원
Priority to KR10-2001-0086483A priority Critical patent/KR100440576B1/ko
Publication of KR20030056286A publication Critical patent/KR20030056286A/ko
Application granted granted Critical
Publication of KR100440576B1 publication Critical patent/KR100440576B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L43/00Arrangements for monitoring or testing data switching networks
    • H04L43/10Active monitoring, e.g. heartbeat, ping or trace-route
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L43/00Arrangements for monitoring or testing data switching networks
    • H04L43/50Testing arrangements

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Health & Medical Sciences (AREA)
  • Cardiology (AREA)
  • General Health & Medical Sciences (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

본 발명은 시험용 패킷 생성기를 내장한 네트워크 프로세서 및 이를 이용한 패킷경로 시험방법에 관한 것으로, 본 발명에 따른 네트워크 프로세서는, 물리계층 인터페이스와, 스위치 인터페이스와, 패킷 처리용 프로세서와, 탐색엔진과, 포워딩 테이블 메모리와, 패킷 메모리 및 라인정합용 프로세서 인터페이스를 포함하는 네트워크 프로세서에 있어서, 상기 패킷 처리용 프로세서의 제어를 받아 시험용 패킷을 생성하여, 상기 생성된 시험용 패킷을 상기 물리계층 인터페이스 또는 상기 스위치 인터페이스로 제공하되, 시험하고자 하는 인터페이스의 종류에 따라 상기 물리계층 인터페이스에 적합한 패킷을 생성하거나, 상기 스위치 인터페이스에 적합한 패킷을 생성하는 시험용 패킷 생성수단을 포함하여, 상기 패킷 처리용 프로세서가 루프백 경로를 설정하여 시험을 수행하는 것을 특징으로 한다.

Description

시험용 패킷 생성기를 내장한 네트워크 프로세서 및 이를 이용한 패킷경로 시험방법{The Network Processor Architecture with Packet Generator and the Method of Packet Path Test using the Packet Generator}
본 발명은 시험용 패킷 생성기를 내장한 네트워크 프로세서 및 이를 이용한 패킷경로 시험방법에 관한 것으로, 더욱 자세하게는 시험용 패킷 생성기를 네트워크 프로세서에 내장하여, 하드웨어 개발 단계에서의 패킷 경로 시험 및 네트워크프로세서의 자체 시험을 용이하게 하고, 라우터 시스템에 실장되어 운용 중일 경우에도, 라인카드의 선로 이상 여부 시험과 스위치 인터페이스로의 접속 시험, 장애 여부의 시험 등을 용이하게 할 수 있는 네트워크 프로세서 및 이를 이용한 패킷경로 시험방법에 관한 것이다.
인터넷은 1970년대 등장이후로 대중화의 과정을 거쳐 이제는 일상 생활의 필수 도구로 자리잡게 되었다. 이에 따라 인터넷 트래픽은 매년 2배 이상씩 증가하여 왔고, 최근 몇 년간은 연간 4배~10배씩 증가하고 있다. 인터넷을 통해 전달되는 정보의 종류도 문자에서 비디오나 오디오와 같은 멀티미디어 정보로 다양해지고 있다. 이러한 인터넷 환경의 변화에 따라 라우터도 점점 고속화, 대용량화가 되어 가고 있으며, 기존의 라우터와는 다른 기술적 요구사항들이 많아지고 있다.
그 중 가장 두드러진 것들은 스위칭 능력의 고속화, 패킷 포워딩 고성능화, 시스템 구조의 분산화, 링크 접속의 광대역화 등이다. 이러한 여러가지 환경에 신속하게 대응하기 위하여 네트워크 프로세서가 등장하게 되었다. 네트워크 프로세서는 고속의 패킷 처리 기능과 서비스 품질(QoS) 보장등의 고속이면서 유연한 패킷처리 기능을 구현하기 위하여 일반적인 프로세서의 기능과 네트워크 데이터 처리에 적합한 기능 블록들을 통합한 것으로 볼 수 있다.
도 1은 종래의 일반적인 고속 라우터의 전체 블록 구성도이다.
고속 라우터는 다양한 속도와 다양한 접속 매체를 수용하여 패킷 처리 및 포워딩 기능을 수행하는 라인 정합모듈(101), 라우터내의 자원을 관리하고 라우팅 프로토콜을 처리하는 라우팅 프로세서 모듈(102), 라우팅 프로세서와 각각의 라인정합 모듈사이의 통신을 담당하는 메시지 송수신 채널(103)들이 고속의 스위치 모듈(104)과 백플레인을 통해 연결되어 있다. 상기 시스템 구성에서 라우팅 프로세서 모듈과 스위치 모듈은 시스템의 신뢰성을 높이기 위해 모듈의 이중화 구성도 가능하게 되어 있다.
이와 같은 고속 라우터를 통해 패킷이 처리되는 동작을 살펴보면, 먼저 라인정합모듈(101)로 입력되는 여러가지 형태의 표준 패킷은 라인정합 모듈내(101)에서 광신호와 전기적 신호로 상호 변환되며, 변환된 신호들은 출력포트에 대한 정보를 추가하여 스위치 모듈(104)로 전달된다. 이때 출력 포트에 대한 정보를 추가하기 위하여 라우팅 프로세서 모듈(102)은 고유의 라우팅 프로토콜을 수행하며, 라우팅 프로토콜에 따라 적절한 출력 포트 정보를 생성하게 된다. 생성된 출력 포트 정보는 일정 주기로 라인정합모듈에 다운로딩(downloading) 된다. 스위치 모듈(104)에 전달된 데이터들은 프레임 단위로 출력 포트의 정보에 의해 스위칭 되어 해당하는 출력포트가 있는 라인정합모듈(101)로 전달된다. 메시지 송수신 채널(103)은 전체 고속 라우터 시스템의 자원 관리 및 프로세서 관리를 위한 메시지를 교환하는 역할을 한다.
도 2는 종래의 일반적인 라우터에서 라인정합모듈의 세부 블록 구성도를 나타낸다.
물리계층(201)은 고속 전송을 위해 사용되는 광선로(Optical fiber)에 접속되며, 수신 시 물리계층을 통해 수신되는 광 신호는 광/전 변환부(202)에 의해 전기적 신호로 변환되어 네트워크 프로세서(203)로 전달된다. 송신 시에는 반대로 전기적 신호가 광전 변환부(202)에 의해 광 신호로 변환되어 물리계층(201)으로 전달된다. 네트워크 프로세서(203)는 라우터 시스템에서 물리계층 접속 카드에 사용되며, 물리계층(201)과 스위치 인터페이스(204) 사이의 데이터 통로에 위치하면서 고속의 인터넷 프로토콜(IP) 처리 및 서비스 품질(QoS)의 보장 등 고속이면서 유연한 패킷 처리가 필요한 부분에서 그 기능을 발휘하고 있다. 정합용 프로세서(205)는 라인정합모듈내의 전체 자원을 관리하고 분배하는 역할을 하며, 메모리(206)는 네트워크 프로세서에서 패킷을 처리할 때 사용하는 저장부와 정합용 프로세서를 위한 기억장치로 사용된다.
도 3은 종래의 네트워크 프로세서의 블록 구조도를 나타낸다.
네트워크 프로세서는 물리계층과 스위치 인터페이스 사이에 위치하므로, 기가비트(Gigabit) 이더넷 매체접근제어(MAC), POS 프레이머(Framer), ATM 프레이머(Framer) 등의 다양한 물리계층과의 접속을 위하여 물리계층 인터페이스(301)를 가지며, 물리 계층 인터페이스(301)를 지나면서 패킷 처리용 프로세서(302)로 들어온 패킷은 헤더와 데이터로 분리된 후, 패킷의 유형(Type)에 따라 처리 절차를 달리하게 된다. 기본적으로 패킷 메모리(306)에 저장된 헤더와 데이터는 탐색 엔진(305)에 의해 포워딩 테이블 메모리(304)를 참조하여 출력 포트를 정해 해당 포트로 출력되거나, 포워딩 테이블에 없는 패킷의 경우 버려지거나 정책적인 판단에 의해 처리되게 된다. 출력 포트가 정해진 패킷들은 스위치 인터페이스(303)를 통해 스위치로 전달되어 스위칭이 이루어진다. 이때, 패킷의 유형이 라우팅 프로토콜과 관련된 것이거나 라인정합모듈의 관리를 위한 것들이라면 라인 정합용 프로세서 인터페이스(307)를 통해 라인정합모듈내의 라인정합 프로세서로 전달되어 처리된다.
그러나, 이러한 구조의 네트워크 프로세서에서는 패킷 처리의 신속성과 유연성에도 불구하고, 패킷 데이터 경로를 시험하기 위해서는 도2에 나타난 것처럼, 라우터 시스템에 네트워크 프로세서와 함께 사용되는 정합용 프로세서(205)의 도움을 받아 소프트웨어적으로 패킷을 생성하여야만 하는 단점이 있었다. 게다가 소프트웨어적으로 패킷을 생성하기 위해서는 하드웨어의 모든 부분들이 검증 완료된 후, 운영 체계(OS)에 대한 포팅이 완료되고, 응용 소프트웨어까지 개발 완료되어야 가능하므로, 하드웨어 개발 단계에서의 패킷 경로 시험은 불가능하다고 할 수 있다.
특히, 하드웨어의 복잡성이 증가함에 따라 하드웨어의 기능과 성능을 시험하는데 많은 시간과 기술이 필요하게 되었으며, 하드웨어의 개발 이후에도 운영 체계(OS)와 응용 소프트웨어의 적용을 위해서는 수많은 시도와 에러를 반복해야 한다. 특히, 라우터 시스템은 운용중일 때도 운용자의 요구사항에 의해 수시로 기능과 성능을 시험해 볼 필요가 있으며, 이러한 조건을 만족하도록 하드웨어는 설계되어져야 한다.
따라서, 본 발명은 상기와 같은 종래 기술의 문제점을 해결하기 위한 것으로, 본 발명의 목적은 시험용 패킷 생성기를 네트워크 프로세서에 내장하여, 하드웨어 개발 단계에서의 패킷 경로 시험 및 네트워크프로세서의 자체 시험을 용이하게 하고, 라우터 시스템에 실장되어 운용 중일 경우에도 라인카드의 선로 이상 여부 시험과 스위치 인터페이스로의 접속 시험, 장애 여부의 시험 등을 용이하게 할 수 있는 네트워크 프로세서 및 이를 이용한 패킷경로 시험방법을 제공하는데 있다.
도 1은 일반적인 라우터 시스템의 블록 구성도.
도 2는 일반적인 라우터 시스템에서 라인 정합 모듈의 블록 구성도.
도 3은 일반적인 네트워크프로세서의 블록 구성도.
도 4는 본 발명에 따른 개량된 네트워크프로세서의 구성도.
도 5는 본 발명에 따른 시험용 패킷 생성기의 상세 블록 구성도.
도 6은 본 발명에 따른 시험용 패킷 발생기의 동작 흐름도.
도 7은 본 발명에 따른 네트워크 프로세서 외부에 시험용 패킷 생성기를 구비한 라인정합모듈의 블록 구성도.
*도면의 주요부분에 대한 부호의 설명
401 : 물리계층 인터페이스 402 : 패킷처리용 프로세서
403 : 스위치 인터페이스 404 : 포워딩 테이블 메모리
405 : 탐색엔진 406 : 패킷 메모리
407 : 시험용 패킷 생성기 408 : 라인정합용 프로세서 인터페이스
상기 목적을 달성하기 위한 본 발명에 따른 네트워크 프로세서는, 물리계층 인터페이스와, 스위치 인터페이스와, 패킷 처리용 프로세서와, 탐색엔진과, 포워딩 테이블 메모리와, 패킷 메모리 및 라인정합용 프로세서 인터페이스를 포함하는 네트워크 프로세서에 있어서,
상기 패킷 처리용 프로세서의 제어를 받아 시험용 패킷을 생성하여, 상기 생성된 시험용 패킷을 상기 물리계층 인터페이스 또는 상기 스위치 인터페이스로 제공하되, 시험하고자 하는 인터페이스의 종류에 따라 상기 물리계층 인터페이스에 적합한 패킷을 생성하거나, 상기 스위치 인터페이스에 적합한 패킷을 생성하는 시험용 패킷 생성수단을 포함하여, 상기 패킷 처리용 프로세서가 루프백 경로를 설정하여 시험을 수행하는 것을 특징으로 한다.
또한, 본 발명에 따른 라인정합모듈은, 물리계층과 스위치 인터페이스 및 네트워크 프로세서를 포함하는 라우터 시스템의 라인정합모듈에 있어서,
외부로부터 시험 진입 신호를 입력받아 시험을 수행하기 위해, 패킷 생성 제어신호와 MUX 제어신호를 출력하는 제어수단;
상기 제어수단의 제어신호를 받아 시험용 패킷을 인터페이스에 따라 다르게 생성하여 제공하고, 상기 네트워크 프로세서에 시험용 패킷을 통해 시험할 수 있도록 이차적인 제어신호를 출력하는 시험용 패킷 생성수단; 및
상기 물리계층 측과 상기 스위치 인터페이스 측에 각각 구비되고, 시험모드시 상기 제어수단의 MUX 제어신호를 받아 상기 시험용 패킷 생성수단에서 제공된 시험용 패킷을 선택하여 상기 물리계층 측과 상기 스위치 인터페이스 측으로 각각 출력하는 선택수단을 포함하는 것을 특징으로 한다.
또한, 본 발명에 따른 시험방법은, 내부에 시험용 패킷 생성기를 구비한 라우터 시스템에서의 패킷 경로 시험방법에 있어서,
패킷 경로 시험을 위하여 시험 모드로 진입하면 제어 신호를 발생시키는 제1 단계;
패킷 경로를 루프백 모드로 전환하고, 상기 시험용 패킷 생성기를 통해 시험하고자 하는 인터페이스 종류에 따라 다른 시험용 패킷을 생성하는 제2 단계;
상기 생성된 패킷을 송신하고 루프백에 따라 수신된 결과를 상기 송신한 패킷과 비교하는 제3 단계; 및
비교 결과에 따라 하드웨어 및 패킷 경로를 점검하는 제4 단계를 포함하는것을 특징으로 한다.
또한, 본 발명은, 내부에 시험용 패킷 생성기를 구비한 프로세서에서,
패킷 경로 시험을 위하여 시험 모드로 진입하면 제어 신호를 발생시키는 제1기능;
패킷 경로를 루프백 모드로 전환하고, 상기 시험용 패킷 생성기를 통해 시험하고자 하는 인터페이스 종류에 따라 다른 시험용 패킷을 생성하는 제2 기능;
상기 생성된 패킷을 송신하고 루프백에 따라 수신된 결과를 상기 송신한 패킷과 비교하는 제3 기능; 및
비교 결과에 따라 하드웨어 및 패킷 경로를 점검하는 제4 기능을 실행시키기 위한 프로그램을 기록한 컴퓨터로 읽을 수 있는 기록매체를 제공한다.
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시 예를 상세히 설명한다.
도 4는 본 발명에 따른 개량된 네트워크 프로세서의 블록 구성도를 나타낸다.
시험용 패킷 생성기(407)가 물리계층 인터페이스(401)와 스위치 인터페이스(403) 사이에 설치된다. 네트워크 프로세서의 칩 입력에 의한 외부의 제어 신호나 혹은 제어 레지스터에 의한 제어 신호에 따라 전체 네트워크 프로세서는 시험모드로 진입하게 되고, 시험 모드일 경우 시험용 패킷 생성기(407)는 인터페이스의 종류에 맞는 패킷 프레임을 생성하게 된다. 즉, 물리계층 인터페이스(401)와스위치 인터페이스(403)의 패킷 형태는 서로 상이하므로, 해당하는 인터페이스를 선택해야 한다. 그리고, 나머지 구성 요소는 종래의 네트워크 프로세서와 동일하므로, 이에 대한 설명은 생략한다.
도 5는 본 발명에 따른 시험용 패킷 생성기의 상세 블록 구성도를 나타낸다.
먼저 인터페이스 선택부(501)는 시험용 패킷의 형태를 결정하게 된다. 일반적으로 물리계층 인터페이스와 스위치 인터페이스의 패킷 형태는 서로 상이하므로, 해당하는 부분을 선택하게 된다. 물리계층 인터페이스용 패킷이 선택되면 물리 계층 접속용 헤더 생성기(502)에서 패킷 형태에 알맞은 헤더 정보를 생성하게 된다. 패킷 데이터 생성기(504)는 패킷의 데이터 부분에 해당하는 정보를 생성하게 된다. 일반적으로 데이터 부분은 패킷 경로 시험에 있어서 큰 영향이 없으므로, "all 0" 혹은 "all 1"로 생성하게 된다. 생성된 데이터는 물리계층 접속용 헤더 생성기에서 생성된 헤더와 결합되어 물리계층 접속부(505)로 전달되어 패킷 경로 시험에 사용되게 된다.
인터페이스 선택부(501)에서 스위치 인터페이스가 선택되면, 스위치 접속용 헤더 생성기(503)는 스위치 패브릭에 접속할 수 있는 헤더 정보를 생성하게 된다. 그리고, 패킷 데이터 생성기(504)에 의해 생성된 패킷 데이터에 상기 헤더 정보를 결합하여 스위치 접속부(506)에서 스위치 인터페이스로 출력시키게 된다. 이때, 제어 신호 발생부(507)는 패킷 생성기 구동신호가 입력되면, 생성할 패킷의 종류에 따라 인터페이스 선택부(501)에 제어신호를 출력하고, 시험용 패킷 생성기에서 생성된 패킷이 전달되도록 패킷 경로를 조정하게 된다.
도 6은 본 발명에 따른 패킷 생성기를 이용한 패킷 경로 시험 방법을 나타낸 흐름도이다.
시험용 패킷 생성기가 내장된 네트워크 프로세서를 사용한 라우터 시스템 혹은 시스템 개발 과정에서, 시험하고자 하는 패킷 경로 부분을 선택하여 패킷을 생성하여 루프백을 시킴으로써 패킷 경로 시험을 실시할 수 있다.
먼저, 시험모드(601)로 진입한다. 시험 모드로 진입하면 제어 신호 발생부에서 제어 신호를 발생(602)시켜, 전체 하드웨어를 시험모드로 동작하게 한다. 패킷의 경로중 어느쪽 인터페이스를 선택하여 시험할 것인지(603)를 선택한다. 본 발명에서는 물리계층 접속부와 스위치 접속부를 선택할 수 있다.
다음으로 시험할 경로를 선택하여 루프백 모드(604)로 전환한 다음, 시험용 패킷을 생성한다(605). 송신된 시험용 패킷은 패킷 경로를 거쳐서 루프백 되어 다시 수신되게 되며(606), 수신된 패킷을 비교하여 판정(607)을 내리게 된다. 수신된 패킷이 송신한 패킷과 동일하면 패킷 경로가 정상임을 나타내며, 수신되는 패킷이 없거나 내용이 다르다면 패킷 경로상의 문제가 있으므로, 하드웨어의 수정이나 경로 확인 절차(608)가 있어야 한다.
도 7은 본 발명의 다른 실시 예로서 네트워크 프로세서의 외부에 시험용 패킷 생성기를 구비한 라인정합모듈의 블록 구성도를 나타낸다.
시험용 패킷 생성기가 내장되어 있지 않은 구조의 네트워크 프로세서를 사용하는 경우 제어회로(701)와 시험용 패킷 생성기(702)를 추가 함으로써, 본 발명의 기능을 구현할 수 있다. 먼저, 제어회로(701)가 시험 진입 신호를 외부로부터 받으면, 시험용 패킷 생성기(702)를 구동하기 위한 신호와 MUX(704,705)를 제어하기 위한 제어 신호를 발생시켜, 전체 시스템을 시험 모드로 동작하게 한다. 이때, 시험용 패킷 생성기는 네트워크 프로세서(703)가 시험용 패킷을 통해 시험할 수 있도록 이차적인 제어신호를 발생시켜 네트워크 프로세서를 제어하게 된다. 그리고, 시험용 패킷 생성기(702)는 앞서 설명한 바와 같이 인터페이스에 따라 다른 시험용 패킷을 생성하여 먹스(MUX)(704, 705)로 출력하고, 제어회로(701)의 MUX 제어신호에 의해 MUX는 시험용 패킷을 선택하여 광전변환부 또는 스위치 인터페이스부로 제공한다. 여기서 MUX는 선택수단으로서 작용한다. 이후의 시험 방법은 전술한 바와 동일하다.
상기와 같은 본 발명에 의하면, 시험용 패킷 생성기를 내장하여 복잡한 소프트웨어적인 절차없이 시험을 위한 패킷을 생성할 수 있어, 별도의 제어용 프로세서나 라우팅 프로토콜용 프로세서의 개입 없이도 네트워크 프로세서 자체만으로도 패킷의 경로 시험을 수행할 수 있다. 또한, 라우터 시스템용 접속 보드에 장착되었을 시에도 선로상의 이상 시험이나 장애 발생 여부를 자체적으로 시험할 수 있다.

Claims (6)

  1. 물리계층 인터페이스와, 스위치 인터페이스와, 패킷 처리용 프로세서와, 탐색엔진과, 포워딩 테이블 메모리와, 패킷 메모리 및 라인정합용 프로세서 인터페이스를 포함하는 네트워크 프로세서에 있어서,
    상기 패킷 처리용 프로세서의 제어를 받아 시험용 패킷을 생성하여, 상기 생성된 시험용 패킷을 상기 물리계층 인터페이스 또는 상기 스위치 인터페이스로 제공하되, 시험하고자 하는 인터페이스의 종류에 따라 상기 물리계층 인터페이스에 적합한 패킷을 생성하거나, 상기 스위치 인터페이스에 적합한 패킷을 생성하는 시험용 패킷 생성수단을 포함하여,
    상기 패킷 처리용 프로세서가 루프백 경로를 설정하여 시험을 수행하는 것을 특징으로 하는 네트워크 프로세서.
  2. 제 1 항에 있어서,
    상기 시험용 패킷 생성기는,
    상기 패킷 처리용 프로세서의 제어신호를 받아 시험용 패킷의 생성을 위한 제어신호를 발생하는 제어신호발생수단;
    상기 제어신호발생수단의 제어에 따라 시험용 패킷의 종류를 선택하는 인터페이스 선택수단;
    상기 인터페이스 선택수단의 신호에 따라 물리계층 시험용 패킷의 헤더를 생성하는 물리계층 접속용 헤더 생성수단;
    상기 인터페이스 선택수단의 신호에 따라 스위치 시험용 패킷의 헤더를 생성하는 스위치 접속용 헤더 생성수단;
    패킷 데이터를 생성하여 상기 각각의 헤더 생성수단에 의해 생성된 헤더와 상기 생성된 패킷 데이터를 결합하는 패킷 데이터 생성수단;
    상기 패킷 데이터 생성수단으로부터 제공된 시험용 패킷을 물리계층으로 전송하는 물리계층 접속수단; 및
    상기 패킷 데이터 생성수단으로부터 제공된 시험용 패킷을 스위치 인터페이스로 전송하는 스위치 접속수단을 포함하는 것을 특징으로 하는 네트워크 프로세서.
  3. 물리계층과 스위치 인터페이스 및 네트워크 프로세서를 포함하는 라우터 시스템의 라인정합모듈에 있어서,
    외부로부터 시험 진입 신호를 입력받아 시험을 수행하기 위해, 패킷 생성 제어신호와 MUX 제어신호를 출력하는 제어수단;
    상기 제어수단의 제어신호를 받아 시험용 패킷을 인터페이스에 따라 다르게 생성하여 제공하고, 상기 네트워크 프로세서에 시험용 패킷을 통해 시험할 수 있도록 이차적인 제어신호를 출력하는 시험용 패킷 생성수단; 및
    상기 물리계층 측과 상기 스위치 인터페이스 측에 각각 구비되고, 시험모드시 상기 제어수단의 MUX 제어신호를 받아 상기 시험용 패킷 생성수단에서 제공된시험용 패킷을 선택하여 상기 물리계층 측과 상기 스위치 인터페이스 측으로 각각 출력하는 선택수단을 포함하는 것을 특징으로 하는 라우터 시스템의 라인정합모듈.
  4. 제 3 항에 있어서,
    상기 시험용 패킷 생성기는,
    상기 제어수단의 제어신호를 받아 시험용 패킷의 생성을 위한 제어신호를 발생하고, 상기 네트워크 프로세서에 이차적인 제어신호를 발생하는 제어신호발생수단;
    상기 제어신호발생수단의 제어에 따라 시험용 패킷의 종류를 선택하는 인터페이스 선택수단;
    상기 인터페이스 선택수단의 신호에 따라 물리계층 시험용 패킷의 헤더를 생성하는 물리계층 접속용 헤더 생성수단;
    상기 인터페이스 선택수단의 신호에 따라 스위치 시험용 패킷의 헤더를 생성하는 스위치 접속용 헤더 생성수단;
    패킷 데이터를 생성하여 상기 각각의 헤더 생성수단에 의해 생성된 헤더와 상기 생성된 패킷 데이터를 결합하는 패킷 데이터 생성수단;
    상기 패킷 데이터 생성수단으로부터 제공된 시험용 패킷을 물리계층으로 전송하는 물리계층 접속수단; 및
    상기 패킷 데이터 생성수단으로부터 제공된 시험용 패킷을 스위치 인터페이스로 전송하는 스위치 접속수단을 포함하는 것을 특징으로 하는 라우터 시스템의라인정합모듈.
  5. 내부에 시험용 패킷 생성기를 구비한 라우터 시스템에서의 패킷 경로 시험방법에 있어서,
    패킷 경로 시험을 위하여 시험 모드로 진입하면 제어 신호를 발생시키는 제1 단계;
    패킷 경로를 루프백 모드로 전환하고, 상기 시험용 패킷 생성기를 통해 시험하고자 하는 인터페이스 종류에 따라 다른 시험용 패킷을 생성하는 제2 단계;
    상기 생성된 패킷을 송신하고 루프백에 따라 수신된 결과를 상기 송신한 패킷과 비교하는 제3 단계; 및
    비교 결과에 따라 하드웨어 및 패킷 경로를 점검하는 제4 단계를 포함하는 것을 특징으로 하는 패킷 경로 시험방법.
  6. 내부에 시험용 패킷 생성기를 구비한 프로세서에서,
    패킷 경로 시험을 위하여 시험 모드로 진입하면 제어 신호를 발생시키는 제1기능;
    패킷 경로를 루프백 모드로 전환하고, 상기 시험용 패킷 생성기를 통해 시험하고자 하는 인터페이스 종류에 따라 다른 시험용 패킷을 생성하는 제2 기능;
    상기 생성된 패킷을 송신하고 루프백에 따라 수신된 결과를 상기 송신한 패킷과 비교하는 제3 기능; 및
    비교 결과에 따라 하드웨어 및 패킷 경로를 점검하는 제4 기능을 실행시키기 위한 프로그램을 기록한 컴퓨터로 읽을 수 있는 기록매체.
KR10-2001-0086483A 2001-12-28 2001-12-28 시험용 패킷 생성기를 내장한 네트워크 프로세서 및 이를이용한 패킷경로 시험방법 KR100440576B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR10-2001-0086483A KR100440576B1 (ko) 2001-12-28 2001-12-28 시험용 패킷 생성기를 내장한 네트워크 프로세서 및 이를이용한 패킷경로 시험방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2001-0086483A KR100440576B1 (ko) 2001-12-28 2001-12-28 시험용 패킷 생성기를 내장한 네트워크 프로세서 및 이를이용한 패킷경로 시험방법

Publications (2)

Publication Number Publication Date
KR20030056286A KR20030056286A (ko) 2003-07-04
KR100440576B1 true KR100440576B1 (ko) 2004-07-21

Family

ID=32214492

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2001-0086483A KR100440576B1 (ko) 2001-12-28 2001-12-28 시험용 패킷 생성기를 내장한 네트워크 프로세서 및 이를이용한 패킷경로 시험방법

Country Status (1)

Country Link
KR (1) KR100440576B1 (ko)

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR900011224A (ko) * 1988-12-23 1990-07-11 경상현 가입자 시험장치의 제어회로
KR19990055270A (ko) * 1997-12-26 1999-07-15 김영환 이동통신 교환기의 신호장비 시험방법
KR20000039875A (ko) * 1998-12-16 2000-07-05 서평원 프로세서간 통신장치의 스탠바이 링크 테스트 방법
KR20000046103A (ko) * 1998-12-31 2000-07-25 김영환 프로세서 인터페이스용 노드의 측정장치 및 그방법
KR20020009192A (ko) * 2000-07-25 2002-02-01 윤종용 패킷 통신 상호접속 네트워크의 시험 방법
KR20020056340A (ko) * 2000-12-29 2002-07-10 엘지전자 주식회사 광역통신망에서의 연동을 위한 라우터 접속장치
KR20030016067A (ko) * 2001-08-20 2003-02-26 엘지전자 주식회사 비동기 전송모드 스위치 시스템의 링크 진단 방법
KR20030056300A (ko) * 2001-12-28 2003-07-04 한국전자통신연구원 고속 라우터 시스템의 비동기 전달모드 접속장치

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR900011224A (ko) * 1988-12-23 1990-07-11 경상현 가입자 시험장치의 제어회로
KR19990055270A (ko) * 1997-12-26 1999-07-15 김영환 이동통신 교환기의 신호장비 시험방법
KR20000039875A (ko) * 1998-12-16 2000-07-05 서평원 프로세서간 통신장치의 스탠바이 링크 테스트 방법
KR20000046103A (ko) * 1998-12-31 2000-07-25 김영환 프로세서 인터페이스용 노드의 측정장치 및 그방법
KR20020009192A (ko) * 2000-07-25 2002-02-01 윤종용 패킷 통신 상호접속 네트워크의 시험 방법
KR20020056340A (ko) * 2000-12-29 2002-07-10 엘지전자 주식회사 광역통신망에서의 연동을 위한 라우터 접속장치
KR20030016067A (ko) * 2001-08-20 2003-02-26 엘지전자 주식회사 비동기 전송모드 스위치 시스템의 링크 진단 방법
KR20030056300A (ko) * 2001-12-28 2003-07-04 한국전자통신연구원 고속 라우터 시스템의 비동기 전달모드 접속장치

Also Published As

Publication number Publication date
KR20030056286A (ko) 2003-07-04

Similar Documents

Publication Publication Date Title
US6826713B1 (en) Diagnostic access to processors in a complex electrical system
AU2003298814B2 (en) Method for verifying function of redundant standby packet forwarder
US6532229B1 (en) Low cost link aggregation method and system
US6639910B1 (en) Functional separation of internal and external controls in network devices
US6681248B1 (en) Method for port connectivity discovery in transparent high bandwidth networks
US20070271484A1 (en) Method, system and network entity for detecting a connection fault
US20040165534A1 (en) Operations, administration and maintenance (OAM) systems and methods for packet switched data networks
US7065038B1 (en) Automatic protection switching line card redundancy within an intermediate network node
US7436775B2 (en) Software configurable cluster-based router using stock personal computers as cluster nodes
JPH10154989A (ja) 交換通信ネットワーク内で無差別的にモニタリングを行うためのスイッチ
US20020176130A1 (en) Optical network with fault/normal pattern tables for identifying location of path failure
US8295169B2 (en) Automatic switchover mechanism in a network device
JP2009506645A (ja) 高速ネットワークでの再構成可能ビットストリーム処理のための全プロトコルエンジン
JP3811007B2 (ja) 仮想接続の保護切替
US7823005B2 (en) Communications system
US20070041313A1 (en) Apparatus and methods for managing nodes on a fault tolerant network
US7920568B2 (en) Frame transmission apparatus
US7321981B1 (en) Multi-port line card redundancy technique for an intermediate network node
JPH09172456A (ja) 多重化回路および多重化方法およびデータサービスユニット
KR100440576B1 (ko) 시험용 패킷 생성기를 내장한 네트워크 프로세서 및 이를이용한 패킷경로 시험방법
FI122292B (fi) Menetelmä, järjestelmä ja verkko-olio puolenvaihdon suorittamiseksi
CN116346716A (zh) 报文处理方法及装置、通信系统
Kim et al. Restoration of all-optical mesh networks with path-based flooding
KR100415585B1 (ko) 고속 라우터 시스템의 비동기 전달모드 접속장치
CN114567410B (zh) 一种信号帧的处理方法及相关设备

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20080701

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee