KR100413249B1 - 오픈 케이블용 피오디 모듈의 oob 물리층 처리장치 - Google Patents

오픈 케이블용 피오디 모듈의 oob 물리층 처리장치 Download PDF

Info

Publication number
KR100413249B1
KR100413249B1 KR10-2001-0063845A KR20010063845A KR100413249B1 KR 100413249 B1 KR100413249 B1 KR 100413249B1 KR 20010063845 A KR20010063845 A KR 20010063845A KR 100413249 B1 KR100413249 B1 KR 100413249B1
Authority
KR
South Korea
Prior art keywords
dvs
data
standard
value
output
Prior art date
Application number
KR10-2001-0063845A
Other languages
English (en)
Other versions
KR20030032221A (ko
Inventor
위정욱
임기택
최광호
서정욱
Original Assignee
전자부품연구원
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 전자부품연구원 filed Critical 전자부품연구원
Priority to KR10-2001-0063845A priority Critical patent/KR100413249B1/ko
Publication of KR20030032221A publication Critical patent/KR20030032221A/ko
Application granted granted Critical
Publication of KR100413249B1 publication Critical patent/KR100413249B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/435Processing of additional data, e.g. decrypting of additional data, reconstructing software from modules extracted from the transport stream

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)

Abstract

본 발명은 DVS-178 규격과 DVS-167 규격의 데이터 처리를 할 수 있는 오픈 케이블용 피오디 모듈의 OOB 물리층 처리장치에 관한 것으로, 헤드엔드에서 입력되는 DVS-178 규격과 DVS-167 규격의 디지털 방송 데이터를 선택신호를 제 1 디멀플렉서에서 선택신호로 선택적으로 출력하고, 상기 DVS-178 규격의 디지털 방송 데이터는 제 1 칸버루셔널 디인터리버, 제 1 R-S 디코더와, 제 1 디랜덤아이져를 통하여 제 1 멀티플렉서로 출력하고, 상기 DVS-167 규격의 디지털 방송 데이터는 제 2 디랜덤아이져, 제 2 칸버루셔널 디인터리버와, 제 2 R-S 디코더를 통하여 상기 제 1 멀티플렉서로 출력하고, 상기 제 1 멀티플렉서는 DVS-178 규격과 DVS-167 규격의 디지털 방송 데이터를 선택신호를 받아서 상위계층으로 전송하도록 구성되는 FDC 블록과; 상기 상위계층에서 전송된 가입자의 정보 또는 MAC 메시지가 포함된 DVS-178 규격과 DVS-167 규격의 디지털 데이터를 물리층 처리하여 헤드엔드로 송신하기 위한 RDC 블록으로 구성된 것을 특징으로 한다.
따라서, 헤드엔드(Head end)에서 전송되는 디지털 방송 데이터와, 디지털 터미널로부터 헤드엔드로 전송하는 데이터를 DVS-178 규격과 DVS-167 규격을 겸용으로 처리하여 하나의 피오디 모듈로 장치를 단순화하여 헤드엔드와 디지털 터미널간의 교신이 안전하고 원활히 수행되는 효과가 발생한다.

Description

오픈 케이블용 피오디 모듈의 OOB 물리층 처리장치{OOB physical layer processing equipment of POD module for the OpenCable}
본 발명은 DVS-178 규격과 DVS-167 규격의 데이터 처리를 할 수 있는 오픈 케이블용 피오디 모듈의 OOB 물리층 처리장치에 관한 것으로, 보다 상세하게는 헤드엔드(Head end)에서 전송되는 디지털 방송 데이터와, 디지털 터미널로부터 헤드엔드로 전송하는 데이터를 DVS-178 규격과 DVS-167 규격을 겸용으로 처리할 수 있는 오픈 케이블용 피오디(POD : Point of deployment) 모듈의 OOB 물리층 처리장치에 관한 것이다.
최근, 디지털 케이블 방송은 미국의 오픈케이블(Open Cable)방식과 유럽의 DVB-C방식이 국제적인 표준방식으로 적용되고 있다.
특히, 미국의 오픈케이블 방송은 케이블 랩스(Cable Labs Inc.)사가 연구한 방식으로, 변조방식으로는 QAM, 비디오 압축방식과 다중화 방식은 MPEG2 방식, 오디오 압축 방식은 Dolby AC-3를 적용하고, 시큐러티 모듈 인터페이스(Security module interface)로는 피오디 인터페이스를 사용하고 있다.
이러한, 디지털 케이블 방송에 있어서는 헤드엔드인 방송국과 가입자의 디지털 터미널(즉, 셋탑 박스(Set-top Box))간에 방송, 문자 전송, 서비스 교신 및 인증 등 쌍방형 송수신을 하면서, 가입자가 디지털 케이블 방송의 오락, 정보 및 홈쇼핑 등과 같은 컨텐츠를 실시간으로 편리하게 이용할 수 있다.
따라서, 이러한 디지털 케이블 방송은 방송국과 디지털 터미털의 쌍방향 교신에 대한 일반적인 규격들은 있지만, 각국의 방송 시스템과 매칭이 되고, 보다 향상된 서비스를 제공하기 위하여 셋탑 박스와 그에 종속된 피오디 모듈 및 물리층 처리 방식 등을 연구하고 있다.
그러나, 각 디지털 케이블 방송의 형태와 사업자에 따라 방송 방식이나 컨텐츠 보호 방식이 서로 달라 시청하고자 하는 방송사마다 각기 다른 수신기를 사용하여야 하므로, 수신기 제조업체 및 일반 가입자에게 많은 불편사항이 있었다.
도 1은 일반적인 디지털 케이블 방송을 위한 시스템의 블록도로서, 디지털 방송국인 헤드엔드(100)로부터 전송된 디지털 방송 신호와, 디지털 터미널(700)에서 상기 헤드엔드(100)로 전송하는 응답 메시지 신호를 아웃오브밴드(Out-of-band)에서 물리적으로 처리하는 물리층 처리장치(200)와; 상기 물리층 처리장치(200)의 물리적으로 처리된 방송신호를 입력받아 맥(MAC) 처리하고, 디지털 터미널(700)의 응답 메시지를 생성하고, 인터랙티브한 데이터를 분리하는 맥 처리 장치(400)와; 상기 인터랙티브한 데이터를 디스크램블링(descrambling)하는 카스(CAS, Conditional Access System) 모듈(600)과; 상기 카스 모듈(600)에서 디스크램블링된 데이터를 전달받아 디지털 유선 방송 가입자가 부가 서비스에 대한 헤드엔드(100)와 쌍방향 교신을 할 수 있는 디지털 터미널(700)로 구성되어 있다.
상기 물리층 처리장치(200)와 맥처리장치(400)의 사이에는 맥처리 장치 인터페이스(300)가 있고, 상기 맥처리장치(400)와 카스모듈(600)의 사이에는 카스 인터페이스(500)가 존재하여 인터페이싱을 한다.
이러한 물리층 처리장치(200), 맥처리장치(400)와 카스모듈(600)은 디지털 케이블 TV 규격인 오픈케이블의 피오디 모듈(800)의 구성요소이며, 피오디 모듈(800)에서는 헤드엔드(100)와 디지털 터미널(700)과 쌍방향 교신을 위한 디지털 케이블 TV의 데이터를 처리하게 된다.
그러나, 디지털 케이블 방송은 데이터 처리방식에 따라 DVS-178 규격과 DVS-167 규격으로 나누어지고, 이 DVS-178 규격과 DVS-167 규격은 데이터가 처리되는 방식이 달라서, 양 규격을 하나의 하드웨어에서 처리하지 못하였고, 각기 독립적인 하드웨어를 구성하여 디지털 케이블 방송을 할 수밖에 없었다.
이러한 DVS-178 규격과 DVS-167 규격으로 물리층 처리장치에서 데이터를 처리하는 차이점에 대하여 도 2를 참조하여 상세히 살펴보기로 하겠다.
1) 샘플링 주파수
DVS-178 규격은 FDC(Forward data channel)에서는 샘플링 주파수가 2.048MHz이고, RDC(Reverse data channel)에서는 샘플링 주파수가 256kHz인 반면에, DVS-167 규격은 FDC에서 샘플링 주파수가 1.544 또는 3.088MHz이고, RDC에서는 샘플링 주파수가 256kHz, 1.544MHz와 3.088MHz의 샘플링 주파수를 갖는다.
2) R-S(Reed-Solomon) 디코더
DVS-178 규격에서 R-S 디코더는 96개 심볼 데이터가 입력되어 2개의패러티(parity)와 94개의 심볼 데이터가 출력되고, DVS-167 규격에서 R-S 디코더는 55개의 심볼 데이터 입력되어 2개의 패러티와 53개의 심볼 데이터가 출력된다.
3) R-S 엔코더
DVS-178 규격의 R-S 엔코더는 54개의 심볼이 입력되어 62개의 심볼이 출력되고, DVS-167 규격에서 R-S 엔코더는 53개의 심볼이 입력되어 59개의 심볼이 출력된다.
4) 칸버루셔널 디인터리버(Convolutional deinterleaver)
이 칸버루셔널 디인터리버는 버퍼 크기에서 차이가 있다. DVS-178 규격에서의 칸버루셔널 디인터리버는 도 2에 도시된 '12*8'과 같이, 12개의 심볼을 저장할 수 있는 버퍼가 8층의 높이(height)로 배열된 구조를 갖는다.
상기 8층의 높이로 배열된 버퍼의 구조는 상부에 7개의 버퍼가 배열되어 있고, 그 하부로 6,5,4,3,2,1,0개의 버퍼가 배열된 구조를 나타낸다.
그리고, DVS-167 규격에서 칸버루셔널 디인터리버는 도 2에 도시된 '11*5'와 같이, 11개의 심볼을 저장할 수 있는 버퍼가 5층의 높이(height)로 배열된 버퍼의 구조를 갖는다.
5) 유니크 워드 에더(Unique Word Adder)
DVS-178 규격의 유니크 워드 에더는 디퍼렌셜 엔코더에서 변조된 디지털 데이터에 가산되는 동기 신호의 비트열을 16진수로 나타낸 것으로, 도면에 도시된 'CC CC CC 0'이며, 비트열로 나타내면 '11001100 11001100 11001100 0000 '로 표시할 수 있고, 28 비트가 된다.
반면에, DVS-167 규격에서는 도면에 도시된 'CC CC CC 0D'이며, 이를 비트열이 '11001100 11001100 11001100 00001101'이고, 4 바이트가 된다.
이상 상술한 바와 같이, DVS-178과 DVS-167 규격은 신호 처리가 상호 달라서, 하나의 하드웨어로 구성된 물리층 처리장치에서는 양 규격의 데이터를 함께 처리할 수 없었다.
이에 본 발명은 상기한 바와 같은 종래의 문제점을 해소시키기 위하여 제공된 것으로, 헤드엔드에서 전송되는 디지털 방송 데이터와, 디지털 터미널로부터 헤드엔드로 전송하는 데이터를 DVS-178 규격과 DVS-167 규격을 겸용으로 처리할 수 있는 오픈 케이블용 피오디 모듈의 OOB 물리층 처리장치를 제공하는 데 그 목적이 있다.
상기한 본 발명의 목적을 달성하기 위한 바람직한 양태(樣態)는, 헤드엔드에서 입력되는 DVS-178 규격과 DVS-167 규격의 디지털 방송 데이터를 선택신호를 받아 선택적으로 출력하는 제 1 디멀티플렉서와,
상기 제 1 디멀티플렉서에서 선택되어 출력된 DVS-178 규격의 디지털 방송 데이터를 재 정렬하는 제 1 칸버루셔널 디인터리버(Convolutional De-interleaver)와,
상기 제 1 칸버루셔널 디인터리버에서 정렬된 DVS-178 규격의 디지털 방송 데이터를 리드솔로몬 디코딩하는 제 1 R-S 디코더(Reed Solomon Decoder)와,
상기 제 1 R-S 디코더에서 리드솔로몬 디코딩된 DVS-178 규격의 디지털 방송 데이터를 수신받아, 디랜덤아이징하는 제 1 디랜덤아이져(De-randomizer)와,
상기 제 1 디멀티플렉서에서 선택되어 출력된 DVS-167 규격의 디지털 방송 데이터를 디랜덤아이징하는 제 2 디랜덤아이져와,
상기 제 2 디랜덤아이져에서 디랜덤아이징된 DVS-167 규격의 디지털 방송 데이터를 재 정렬하는 제 2 칸버루셔널 디인터리버와,
상기 제 2 칸버루셔널 디인터리버에서 재 정렬된 DVS-167 규격의 디지털 방송 데이터를 리드솔로몬 디코딩하는 제 2 R-S 디코더와,
상기 제 1 디랜덤아이져의 디랜덤아이징된 DVS-178 규격의 디지털 방송 데이터와 상기 제 2 R-S 디코더의 리드솔로몬 디코딩된 DVS-167 규격의 디지털 방송 데이터를 선택신호를 받아 선택적으로 출력하는 제 1 멀티플렉서로 이루어져 헤드엔드로부터 전송되는 디지털 방송 데이터를 상위계층으로 전송하는 FDC 블록과;
상기 상위계층에서 전송된 가입자의 정보 또는 MAC 메시지가 포함된 DVS-178 규격과 DVS-167 규격의 디지털 데이터를 물리층 처리하여 헤드엔드로 송신하기 위한 RDC 블록으로 이루어짐을 특징으로 하는 DVS-178 규격과 DVS-167 규격의 데이터 처리를 할 수 있는 오픈 케이블용 피오디 모듈의 OOB 물리층 처리장치가 제공된다.
도 1은 일반적인 디지털 케이블 방송을 위한 시스템의 블록도이다.
도 2는 일반적인 물리층 처리장치에서 DVS(Digital Video Committee)-178 규격과 DVS-167 규격으로 데이터가 처리되는 차이점을 도시한 도면이다.
도 3은 본 발명의 제 1 실시예에 따라 DVS-178 규격과 DVS-167 규격의 데이터 처리를 할 수 있는 오픈 케이블용 피오디 모듈의 OOB(Out-of-band) 물리층 처리장치의 블록도이다.
도 4a와 4b는 본 발명의 제 2 실시예에 따라 DVS-178 규격과 DVS-167 규격의 데이터 처리를 할 수 있는 오픈 케이블용 피오디 모듈의 OOB 물리층 처리장치의 블록도이다.
도 5는 본 발명에 따른 DVS-178 규격과 DVS-167 규격의 디지털 방송 데이터를 리드 솔로몬 디코딩할 수 있는 R-S 디코더의 블록도이다.
도 6은 DVS-178 규격을 위한 도 5의 리드솔로몬 디코더의 상세 블록도이다.
도 7은 DVS-178과 DVS-167규격 데이터에 겸용으로 사용할 수 있는 R-S 엔코더의 블록도이다.
도 8은 도 7의 제 8 엔코더 셀의 상세 블록도이다.
도 9는 상기 도 7에서 사용된 제 1 내지 제 8 엔코더 셀의 곱셈기가 동작되는 상태를 설명하는 블록도이다.
<도면의 주요부분에 대한 부호의 설명>
100 : 헤드엔드 200 : 물리층 처리장치
210 : FDC 블록 211 : 제 1 디멀티플렉서
212 : 제 1 칸버루셔널 디인터리버 213 : 제 1 R-S 디코더
214 : 제 1 디랜덤아이져 215 : 제 2 랜덤아이져
216,253 : 제 2, 3 칸버루셔널디인터리버 217,254 : 제 2, 3 R-S 디코더
218 : 제 1 멀티플렉서 220 : RDC 블록
221 : 제 2 디멀티플렉서 222, 227 : 제 1,2 랜덤아이져
223, 226 : 제 1,2 R-S 엔코더 224, 228 : 제 1,2 디퍼렌셜엔코더
225, 229 : 제 1,2 유니크 워드 에더 230 : 제 2 멀티플렉서
251, 255 : 제 3,4 디랜덤아이져
252, 256, 271, 275 : 제 3 내지 제 6 멀티플렉서
271, 274 : 제 3, 4 랜덤아이져 276 : 제 3 디퍼렌셜 엔코더
277 : 제 3 유니크 워드 에더
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시예를 설명하면 다음과 같다.
도 3은 본 발명의 제 1 실시예에 따라 DVS-178 규격과 DVS-167 규격의 데이터 처리를 할 수 있는 오픈 케이블용 피오디 모듈의 OOB 물리층 처리장치의 블록도로써, 헤드엔드에서 입력되는 DVS-178 규격과 DVS-167 규격의 디지털 방송 데이터를 선택신호를 받아 선택적으로 출력하는 제 1 디멀티플렉서(211)와, 상기 제 1 디멀티플렉서(211)에서 선택되어 출력된 DVS-178 규격의 디지털 방송 데이터를 재 정렬하는 제 1 칸버루셔널 디인터리버(212)와, 상기 제 1 칸버루셔널 디인터리버(212)에서 정렬된 DVS-178 규격의 디지털 방송 데이터를 리드솔로몬 디코딩하는 제 1 R-S 디코더(213)와, 상기 제 1 R-S 디코더(213)에서 리드솔로몬 디코딩된 DVS-178 규격의 디지털 방송 데이터를 수신 받아, 디랜덤아이징하는 제 1 디랜덤아이져(214)와, 상기 제 1 디멀티플렉서(211)에서 선택되어 출력된 DVS-167 규격의 디지털 방송 데이터를 디랜덤아이징하는 제 2 디랜덤아이져(215)와, 상기 제 2 디랜덤아이져(215)에서 디랜덤아이징된 DVS-167 규격의 디지털 방송 데이터를 재 정렬하는 제 2 칸버루셔널 디인터리버(216)와, 상기 제 2 칸버루셔널 디인터리버(216)에서 재 정렬된 DVS-167 규격의 디지털 방송 데이터를 리드솔로몬 디코딩하는 제 2 R-S 디코더(217)와, 상기 제 1 디랜덤아이져(214)의 디랜덤아이징된 DVS-178 규격의 디지털 방송 데이터와 상기 제 2 R-S 디코더(217)의 리드솔로몬 디코딩된 DVS-167 규격의 디지털 방송 데이터를 선택신호를 받아 선택적으로 출력하는 제 1 멀티플렉서(218)로 이루어져 헤드엔드로부터 전송되는 디지털 방송 데이터를 상위계층으로 전송하는 FDC 블록(210)과; 상기 상위계층에서 전송된 가입자의 정보 또는 MAC 메시지가 포함된 DVS-178 규격과 DVS-167 규격의 디지털 데이터를 물리층처리하여 헤드엔드로 송신하기 위한 RDC 블록(220)으로 이루어져 있다.
상기 RDC 블록(220)은 상위계층에서 전송된 가입자의 정보 또는 MAC 메시지가 포함된 DVS-178 규격과 DVS-167 규격의 디지털 데이터를 수신 받아 선택신호를 받아 선택적으로 출력하는 제 2 디멀티플렉서(221)와, 상기 제 2 디멀티플렉서(221)에서 선택되어 출력된 DVS-178 규격의 디지털 데이터를 랜덤아이징하는 제 1 랜더마이져(222)와, 상기 제 1 랜더마이져(222)의 랜덤아이징된 디지털 데이터를 리드솔로몬 엔코딩하는 제 R-S 엔코더(223)와, 상기 제 1 R-S 엔코더(223)에서 리드솔로몬 엔코딩된 디지털 데이터를 변조하는 제 1 디퍼렌셜 엔코더(Differential Encoder)(224)와, 상기 제 1 디퍼렌셜 엔코더(224)의 변조된 디지털 데이터를 헤드엔드에서 수신할 수 있도록 동기신호를 가산하는 제 1 유니크 워드 에더(Unique word adder)(225)와, 상기 제 2 디멀티플렉서(221)에서 선택되어 출력된 DVS-167 규격의 디지털 데이터를 리드솔로몬 엔코딩하는 제 2 R-S 엔코더(226)와, 상기 제 2 R-S 엔코더(226)의 리드솔로몬 엔코딩된 디지털 데이터를 랜덤아이징하는 제 2 랜덤아이져(227)와, 상기 제 2 랜덤아이져(227)에서 랜덤아이징된 디지털 데이터를 변조하는 제 2 디퍼렌셜 엔코더(228)와, 상기 제 2 디퍼렌셜 엔코더(228)의 변조된 디지털 데이터를 헤드엔드에서 수신할 수 있도록 동기신호를 가산하는 제 2 유니크 워드 에더(229)와, 상기 제 1,2 유니크 워드 에더(225,229)에서 동기신호가 가산된 DVS-178 규격과 DVS-167 규격의 디지털 데이터를 선택신호를 받아 출력하여 헤드엔드로 송신하는 제 2 멀티플렉서(230)로 구성되어 있다.
이렇게 구성된 본 발명의 제 1 실시예에 따른 DVS-178 규격과 DVS-167 규격의 데이터 처리를 할 수 있는 오픈 케이블용 피오디 모듈의 OOB(Out-of-band) 물리층 처리장치는 상기 FDC 블록(210)에서 헤드엔드에서 입력되는 디지털 방송 데이터를 제 1 디멀티플렉서(211)에서 선택신호를 받아서, DVS-178 규격과 DVS-167 규격의 디지털 방송 데이터를 선택적으로 출력하고, 상기 제 1 디멀티플렉서(211)에서 출력된 DVS-178 규격 데이터는 제 1 칸버루셔널 디인터리버(212), 제 1 R-S 디코더(213)와 제 1 디랜덤아이져(214)를 통하여 제 1 멀티플렉서(218)로 출력한다. 그리고, DVS-167 규격 데이터는 제 2 디랜덤아이져(215), 제 2 칸버루셔널 디인터리버(213)와 제 2 R-S 디코더(217)를 통하여 상기 제 1 멀티플렉서(218)로 출력한다.
상기 제 1 멀티플렉서(218)는 물리층 처리된 DVS-178 규격과 DVS-167 규격의 디지털 방송 데이터를 선택신호를 받아 출력하여 상위계층으로 전송하게 된다.
또한, 상기 RDC 블록(220)은 상위계층에서 전송된 가입자의 정보 및 MAC 메시지가 포함된 DVS-178 규격과 DVS-167 규격의 디지털 데이터를 선택신호를 받아 제 2 디멀티플렉서(221)에서 출력하고, DVS-178 규격의 데이터는 제 1 랜덤아이져(222), 제 1 R-S 엔코더(223), 제 1 디퍼렌셜 엔코더(224)와 제 1 유니크 워드 에더(225)를 통하여 출력하고, DVS-167 규격의 데이터는 제 2 R-S 엔코더(226), 제 2 랜덤아이져(227), 제 2 디퍼렌셜 엔코더(228)과 제 2 유니크 워드 에더(229)를 통하여 출력한다.
그리고, 상기 제 1, 2 유니크 워드 에더(225,229)의 출력은 제 2멀티플렉서(230)에서 선택신호를 받아서 출력되어 헨드엔드(100)로 출력된다.
따라서, 본 발명의 제 1 실시예에서는 DVS-178 규격과 DVS-167 규격의 디지털 방송 데이터가 하나의 장치에서 안전하게 물리층을 처리할 수 있게 되는 것이다.
도 4a와 4b는 본 발명의 제 2 실시예에 따라 DVS-178 규격과 DVS-167 규격의 데이터 처리를 할 수 있는 오픈 케이블용 피오디 모듈의 OOB 물리층 처리장치의 블록도로써, 도 4a에서는 헤드엔드에서 입력되는 DVS-167 규격의 디지털 방송 데이터를 디랜덤아이징하는 제 3 디랜덤아이져(251)와, 상기 제 3 디랜덤아이져(251)에서 디랜덤아이징된 DVS-167 규격의 디지털 방송 데이터와 헤드엔드에서 입력되는 DVS-178 규격의 디지털 방송 데이터를 선택신호를 받아 선택적으로 출력하는 제 3 멀티플렉서(252)와, 상기 제 3 멀티플렉서(252)에서 출력된 DVS-178 규격과 DVS-167 규격의 디지털 방송 데이터를 선택신호를 받아 재 정렬하는 제 3 칸버루셔널 디인터리버(252)와, 상기 제 3 칸버루셔널 디인터리버(252)에서 재 정렬된 DVS-178 규격과 DVS-167 규격의 디지털 방송 데이터를 선택신호를 받아 리드솔로몬 디코딩하는 제 3 R-S 디코더(254)와, 상기 제 3 R-S 디코더(254)에서 리드솔로몬 디코딩된 DVS-178 규격의 디지털 방송 데이터를 디랜덤아이징하는 제 4 디랜덤아이져(255)와, 상기 제 4 디랜덤아이져(255)에서 디랜덤아이징된 DVS-178 규격의 디지털 방송 데이터와 상기 제 3 R-S 디코더(254)에서 리드솔로몬 디코딩된 DVS-167 규격의 디지털 방송 데이터를 선택신호를 받아 선택적으로 출력하는 제 4 멀티플렉서(256)로 이루어져 헤드엔드로부터 전송되는 디지털 방송 데이터를 상위계층으로 전송하는FDC 블록을 도시하고 있다.
본 발명의 제 2 실시예의 물리층 처리장치에서의 FDC 블록에서는 헤드엔드(100)에서 전송된 DVS-167 규격의 디지털 방송 데이터는 제 3 디랜덤아이져(251)에서 디랜덤아이징되고, 상기 제 3 디랜덤아이져(251)에서 디랜덤아이징된 DVS-167 규격의 디지털 방송 데이터와 헤드엔드에서 입력되는 DVS-178 규격의 디지털 방송 데이터를 제 3 멀티플렉서(252)에서 선택신호를 받아 출력된다.
그리고, 제 3 칸버루셔널 디인터리버(252)와 제 3 R-S 디코더(254)를 통하여 제 4 멀티플렉서(256)에서 선택신호를 받아 출력된다.
더불어, 헤드엔드(100)에서 전송된 DVS-178 규격의 디지털 방송 데이터는 제 3 멀티플렉서(252)에서 선택신호를 받아 출력되어, 제 3 칸버루셔널 디인터리버(252)와 제 3 R-S 디코더(254)를 통하여 제 4 디랜덤아이져(255)에서 디랜덤아이징되어 상기 제 4 멀티플렉서(256)로 출력된다.
상기 제 4 멀티플렉서(256)는 상기 제 4 디랜덤아이져(255)에서 디랜덤아이징된 DVS-178 규격의 디지털 방송 데이터와 상기 제 3 R-S 디코더(254)에서 리드솔로몬 디코딩된 DVS-167 규격의 디지털 방송 데이터를 선택신호를 받아 상위계층인 맥처리장치(300)로 출력함으로써, DVS-178 규격과 DVS-167 규격의 데이터의 물리층을 처리할 수 있게 된다.
도 4a의 FDC 블록에서, 상기 제 3 디랜덤아이져(251), 제 3 멀티플렉서(252), 제 3 칸버루셔널 디인터리버(253), 제 3 R-S 디코더(254)와 제 4 멀티플렉서(256)는 DVS-178 규격과 DVS-167 규격의 데이터를 처리할 수 있는 선택신호를 받아서, 선택적으로 처리를 할 수 있게 된다.
그리고, 도 4b에서는 상기 상위계층에서 전송된 가입자의 정보 또는 MAC 메시지가 포함된 DVS-178 규격과 DVS-167 규격의 디지털 데이터를 물리층 처리하여 헤드엔드로 송신하기 위한 RDC 블록을 도시한 것으로, 이러한 RDC 블록은, 상위계층에서 전송된 가입자의 정보 또는 MAC 메시지가 포함된 DVS-178 규격의 디지털 데이터를 랜덤아이징하는 제 3 랜덤아이져(271)와, 상기 제 3 랜덤아이져(271)에서 랜덤아이징된 DVS-178 규격의 디지털 데이터와 상위계층에서 전송된 가입자의 정보 또는 MAC 메시지가 포함된 DVS-167 규격의 디지털 데이터를 선택신호를 받아 선택적으로 출력하는 제 5 멀티플렉서(272)와, 상기 제 5 멀티플렉서(272)에서 출력된 DVS-178 규격과 DVS-167 규격의 디지털 데이터를 선택신호를 받아 선택적으로 리드솔로몬 엔코딩하는 제 3 R-S 엔코더(273)와, 상기 제 3 R-S 엔코더(273)에서 리드솔로몬 엔코딩된 DVS-167 규격의 디지털 데이터를 랜덤아이징하는 제 4 랜덤아이져(274)와, 상기 제 3 R-S 엔코더(273)에서 리드솔로몬 엔코딩된 DVS-178 규격의 디지털 데이터와 상기 제 4 랜덤아이져(274)에서 랜덤아이징된 DVS-167 규격의 디지털 데이터를 선택신호로 선택적으로 출력하는 제 6 멀티플렉서(275)와, 상기 제 6 멀티플렉서(275)에서 선택적으로 출력된 DVS-178 규격과 DVS-167 규격의 디지털 데이터를 변조하는 제 3 디퍼렌셜 엔코더(276)와, 상기 제 3 디퍼렌셜 엔코더(276)에서 변조된 DVS-178 규격과 DVS-167 규격의 디지털 데이터를 선택신호를 받아 헤드엔드에서 수신할 수 있도록 동기신호를 가산하는 제 3 유니크 워드 에더(277)로 이루어져 있다.
상기 도 4b에 도시된 본 발명의 제 2 실시예에 따른 물리층 처리장치의 RDC 블록은, 상위계층인 맥처리 장치(300)에서 전송된 가입자의 정보 또는 MAC 메시지가 포함된 DVS-178 규격과 DVS-167 규격의 디지털 데이터 중, DVS-178 규격의 디지털 데이터는 제 3 랜덤아이져(271)에서 랜덤아이징되고, 제 5 멀티플렉서(272)에서 선택신호로 제 3 R-S 엔코더(273)로 출력되고, 상기 제 3 R-S 엔코더(273)에서 리드 솔로몬 엔코딩된 후, 제 6 멀티플렉서(275)에서 선택신호를 받아 제 3 디퍼렌셜 엔코더(276)으로 출력되고, 상기 제 3 디퍼렌셜 엔코더(276)에서 변조된 다음, 제 3 유니크 워드 에더(277)를 통하여 헤드엔드(100)로 전송된다.
그리고, DVS-167 규격의 디지털 데이터는 상기 제 5 멀티플렉서(272)로 입력되어, 선택신호를 받아서 제 3 엔코더(273)로 출력되어 엔코딩되고, 제 4 랜덤아이져(274)에서 랜덤아이징되어 제 6 멀티플렉서(275)로 입력된다.
상기 제 6 멀티플렉서(275)에서는 선택신호를 받아 출력된 DVS-167 규격의 디지털 데이터는, 제 3 디퍼렌셜 엔코더(276)에서 변조된 다음, 제 3 유니크 워드 에더(277)에서 동기신호가 가산되어 헤드엔드(100)로 전송된다.
여기서, 상기 제 5 멀티플렉서(272), 제 3 R-S 엔코더(273), 제 6 멀티플렉서(275)와 제 3 유니크 워드 에더(277)도 DVS-178 규격과 DVS-167 규격의 데이터를 처리할 수 있는 선택신호를 받아서, 선택적으로 처리를 할 수 있게 된다.
따라서, 본 발명의 제 2 실시예에서의 물리층 처리장치에서도 DVS-178 규격과 DVS-167 규격의 디지털 방송 데이터의 물리층을 처리할 수 있게 되는 것이다.
도 5는 본 발명에 따른 DVS-178 규격과 DVS-167 규격의 디지털 방송 데이터를 리드 솔로몬 디코딩할 수 있는 R-S 디코더의 블록도로서, 본 발명의 RS 디코더(630)는 수신된 데이터를 저장하는 버퍼(160)와; 수신 데이터를 입력받아 신드롬 계산을 수행하는 신드롬 계산기(120)와; 상기 버퍼(160)에 심볼 데이터가 입력되면 인에이블되어 상기 신드롬 계산기(120)의 신드롬 값 S1을 입력받아 에러 위치 계산을 수행하는 에러 위치 계산부(130)와; 상기 버퍼(160)에 심볼 데이터가 입력되면 인에이블되어 상기 신드롬 계산기(120)의 신드롬 값 S2와 상기 에러 위치 계산부(641)에서 위치 에러가 계산된 출력값(g)을 입력받아 에러 크기 계산을 수행하여 버퍼(659)로 출력하는 에러 크기 계산부(140)와, 상기 에러 위치 계산부(140)의 출력값을 받아 에러가 있는 데이터 위치의 주소 값을 버퍼(160)로 출력하는 롬(150)으로 구성되어 있으며, 상기 버퍼(160)는 상기 에러 크기 계산부(140)에서 계산된 에러와 상기 롬의 에러가 있는 데이터 위치의 주소 값으로 저장되어 있는 데이터 중 1 바이트의 오류를 정정하여 출력을 하여 리드 솔로몬 디코딩이 된다.
이러한 R-S 디코더에서, DVS-178 규격에서는 96개의 심볼 데이터가 입력되어 2개 신드롬 데이터가 생성되고, 94개의 심볼 데이터가 출력되고, DVS-167 규격에서는 55개의 심볼 데이터가 입력되어 2개 신드롬 데이터가 생성되고, 53개의 심볼 데이터가 출력된다.
도 6은 DVS-178 규격을 위한 도 5의 리드솔로몬 디코더의 상세 블록도로서, 신드롬 계산기(120)는 입력신호를 받아 신드롬 값 S1과 S2를 출력하는 제 1 과 2 신드롬 계산부(110,115)로 구성되어 있으며, 상기 제 1 신드롬 계산부(110)는 R-S 디코더가 초기화될 때 '1'의 값을 갖는 선택신호로 첫 번째 입력된 심볼 데이터를 저장하는 제 3 버퍼(114)와, 상기 제 3 버퍼(114)에 저장된 심볼 데이터에 DVS-178의 경우 근를 곱하고 DVS-167의 경우 근를 곱하여 출력하는 제 1 곱셈기(112)와, 상기 제 1 곱셈기(112)의 출력 값과 두 번째부터 입력되는 심볼 데이터를 익스크루시브 오아 연산한 값을 출력하는 제 1 익스크루시브 오아 게이트(111)와, 상기 제 1 익스크루시브 오아 게이트(111)의 연산값과 두 번째부터 입력된 심볼 데이터에서 마지막 입력된 심볼 데이터까지 95바이트 동안 선택신호의 값 '0'으로 신드롬 값 S1을 출력하여 상기 제 3 버퍼(114)에 저장시키는 제 1 다중화기(113)로 이루어져 있다.
그리고, 상기 제 2 신드롬 계산부(115)도 R-S 디코더가 초기화될 때 '1'의 값을 갖는 선택신호로 첫 번째 입력되는 심볼 데이터를 저장하는 제 4 버퍼(119)와, 상기 제 4 버퍼(119)에 저장된 심볼 데이터에 DVS-178의 경우 근를 곱하고 DVS-167의 경우 근를 곱하여 출력하는 제 2 곱셈기(118)와, 상기 제 2 곱셈기(118)의 출력 값과 두 번째부터 입력되는 심볼 데이터를 익스크루시브 오아 연산한 값을 출력하는 제 2 익스크루시브 오아 게이트(116)와, 상기 제 2 익스크루시브 오아 게이트(116)의 연산값과 두 번째부터 입력되는 심볼 데이터의 95바이트 동안 선택신호의 값 '0'으로 신드롬 값 S2를 출력하여 상기 제 4 버퍼(119)에 저장시키는 제 2 다중화기(117)로 이루어져 있다.
이렇게 구성된 제 1 신드롬 계산부(110)는 R-S 디코더가 초기화될 때 '1'의 값을 갖는 선택신호로 첫 번째 입력되는 심볼 데이터는 익스크루시브 오아 게이트(111)를 거치지 않고, 제 1 다중화기(113)에 입력되어 제 3 버퍼(114)에 저장된다.
그 후, 선택신호는 두 번째 입력된 심볼 데이터에서 마지막 입력된 심볼 데이터까지 95바이트 동안 '0'의 값을 가지게 되고, 상기 제 3 버퍼(114)에 저장되었던 값이 제 1 곱셈기(112)에서 DVS-178의 경우 근이 곱해지고, DVS-167의 경우 근이 곱해져 제 1 익스크루시브 오아 게이트(111)에서 두 번째부터 입력된 심볼 데이터와 익스크루시브 오아되고 제 1 다중화기(113)에서 선택되어 제 3 버퍼(114)에 저장된다.
상기 제 3 버퍼(114)에 저장되어 출력되는 값이 신드롬 값 S1이다.
또한, 상기 제 2 신드롬 계산부(115)도 R-S 디코더가 초기화될 때 '1'의 값을 갖는 선택신호로 첫 번째 입력된 심볼 데이터는 제 2 익스크루시브 오아 게이트(116)를 거치지 않고, 제 2 다중화기(117)에 입력되어 제 4 버퍼(119)에 저장된다.
그후, 선택신호는 두 번째 입력된 심볼 데이터에서 마지막 입력된 심볼 데이터까지 95바이트 동안 '0'의 값을 가지게 되고, 상기 제 4 버퍼(119)에 저장되었던 값이 제 2 곱셈기(118)에서 DVS-178의 경우 근이 곱해지고, DVS-167의 경우근이 곱해져 제 2 익스크루시브 오아 게이트(116)에서 두 번째부터 입력된 심볼 데이터와 익스크루시브 오아되고 제 2 다중화기(117)에서 선택되어 제 4 버퍼(119)에 저장된다. 상기 제 4 버퍼(119)에 저장되어 출력되는 값이 신드롬 값 S2이다.
상기 R-S 디코더의 상기 에러 위치 계산부(130)는 상기 신드롬 계산기(120)의 신드롬 값 S1을 입력받아 인버스(inverse)한 값을 출력하는 제 1 역원기(131)와, 상기 제 1 역원기(131)의 인버스(inverse)된 신드롬 값 S1과 상기 신드롬 값 S2를 곱하여 에러가 있는 데이터의 위치를 나타내는 출력값(g)을 롬(150)의 어드레스로 출력시키는 제 3 곱셈기(132)로 구성되어 있다.
이렇게 구성된 상기 에러 위치 계산부(130)는 제 1 신드롬 계산부(110)의 신드롬 값 S1을 입력받아 제 1 역원기(131)에서 신드롬 값 S1의 인버스한 값을 제 3 곱셈기(132)로 출력하고, 상기 제 3 곱셈기(132)는 상기 제 1 역원기(131)의 인버스된 신드롬 값 S1과 신드롬 값 S2를 곱하여 에러가 있는 데이터의 위치를 나타내는 출력값(g)을 롬의 어드레스로 출력하고, 에러 크기 계산부(140)로 출력한다.
상기 에러 크기 계산부(140)는 상기 에러가 있는 데이터의 위치를 나타내는 출력값(g)을 제곱하는 제 4 곱셈기(141)와, 상기 제 4 곱셈기(141)의 출력을 인버스하는 제 2 역원기(142)와, 상기 제 2 역원기(142)의 출력값과 신드롬 값 S2를 곱하여 버퍼(160)로 출력하는 제 5 곱셈기(143)로 구성되어 있다.
상기 에러 크기 계산부(140)는 상기 에러위치 계산부(130)의 에러가 있는 데이터의 위치를 나타내는 출력값(g)을 제 4 곱셈기(141)에서 제곱하고, 상기 제 4 곱셈기(141)의 출력을 제 2 역원기(142)에서 인버스하며, 상기 제 2 역원기(142)의 출력값과 신드롬 값 S2를 제 5 곱셈기(143)에서 곱하여 에러가 있는 데이터의 크기를 나타내는 출력값 버퍼(160)로 출력한다.
상기 버퍼(160)는 상기 에러 크기 계산부(140)에서 계산된 에러와 상기 롬(150)의 에러가 있는 데이터 위치의 주소 값으로 저장되어 있는 데이터 중 1 바이트의 오류를 정정하여 입력된 96 바이트 데이터 중 94 바이트를 리드솔로몬 디코딩하여 출력하게 된다.
도 7은 DVS-178과 DVS-167규격 데이터에 겸용으로 사용할 수 있는 R-S 엔코더의 블록도로써, 엔코딩을 위한 DVS-178 규격과 DVS-167 규격 데이터를 입력받는 익스크루시브 오아 게이트(30)가 엔드게이트(29)의 일측 단자에 연결되고; 상기 엔드게이트(29)의 타측 단자는 엔코딩하는 데이터의 입출력을 조절하는 데이터가 입력되고; 상기 엔드게이트(29)의 출력단에는 선택신호를 받아 미리 설정된 g값과 상기 엔드게이트(29)의 출력 데이터 값을 곱하는 제 1 내지 8 엔코더 셀들이 연결되어 있으며; 상기 제 1 내지 8 엔코더 셀들은 해당 엔코더 셀보다 한 단계 낮은 번호의 엔코더 셀의 출력값과 상기 곱한 값이 익스크루시브 오아되어 출력하도록, 이웃하는 순번의 엔코더 셀들이 서로 연결되어 있으며; 멀티플렉서(31)의 일측 단자에는 상기 제 8 엔코더 셀의 출력단과 연결하고, 상기 멀티플렉서(31)의 타측 단자에는 상기 엔코딩을 위한 DVS-178 규격과 DVS-167 규격 데이터를 입력받도록 구성되어 있고, 상기 엔드게이트(29)의 타측 단자로 입력되는 데이터가 멀티플렉서(31)에 입력되어 상기 멀티플렉서(31)의 일측 단자와 타측 단자에 입력되는 데이터가 선택되어 출력되도록 구성되어 있다.
먼저, DVS-178 규격 데이터를 엔코딩하기 위해서는, 54 바이트의 데이터가 익스크루시브 오아 게이트(30)에 입력됨과 동시에 멀티플렉서(31)로 출력된다.
상기 54 바이트의 데이터 중 가장 먼저 입력된 8비트는 상기 익스크루시브 오아 게이트(30)를 통하여 엔드 게이트(29)의 한 단자에 입력되고, 상기 낸드 게이트의 타 단자에는 '0'인 C값이 입력된다.
상기 엔드 게이트(29)에서 출력된 상기 입력된 8비트 데이터는, 먼저, 제 1 엔코더 셀(21)로 입력되어 선택신호를 받아 동작되는 곱셈기에서 미리 설정된 g0값과 곱해진 후에, '0'과 익스크루시브 오아하여 버퍼에 저장되며, 기존에 저장되어 있던 데이터는 제 2 엔코더 셀(22)로 출력한다.
상기 제 2 엔코더 셀(22)은 상기 제 1 엔코더 셀(21)의 출력 데이터 및 상기 입력된 8 비트 데이터와 선택신호를 받아 동작되는 곱셈기에서 미리 설정된 g1값과 곱해진 후, 제 1 엔코더 셀(21)의 출력값과 익스크루시브 오아되어 버퍼에 저장되며, 기존에 저장되어 있던 데이터는 제 3 엔코더 셀(23)로 출력한다.
상기 제 3 엔코더 셀(23)도 역시, 상기 제 2 엔코더 셀(22)의 동작과 동일하며, 제 3 엔코더 셀(23)의 출력도 제 4 엔코더 셀(24)로 입력되어, 상기 입력된 8비트 데이터와 미리 설정된 g3값과 곱해진 값과 익스크루시브 오아를 하게된다.
이러한 방식으로 제 1 엔코더 셀(21)에서 제 8 엔코더 셀(28)까지 연산하게 된다. 상기 제 8 엔코더 셀(28)에서 출력된 데이터는 상기 익스크루시브 오아 게이트(30)로 입력한다.
최초에 입력된 8 비트 데이터는 엔코더 셀들에서 연산되어 상기 익스크루시브 오아 게이트(30)로 입력될 때, 다음의 8 비트 데이터가 상기 익스크루시브 오아 게이트(30)로 입력되어, 상기 연산된 8 비트 데이터와 익스크루시브 오아된다.
이렇게 54 바이트의 데이터가 상기 멀티플렉서(31)로 출력됨과 동시에, 상기 엔코더 셀들(21,22,23,24,25,26,27,28)에서는 상기 54 바이트의 데이터들 중, 8 비트씩 계속적으로 연산을 하게된다.
한편, 상기 엔드 게이트(29)에 입력되는 C값은 54바이트의 데이터가 모두 멀티플렉서(31)로 출력될 때까지 '0'이고, 상기 C값이 '1'이 될 때, 엔코딩 셀의 연산은 종료되고, 제 8 엔코더 셀(28)은 상기 멀티플렉서(31)로 8 바이트 연산된 데이터를 출력하고, 상기 엔드 게이트(29)도 더 이상 출력을 하지 않게 된다.
또한, 상기 C값이 '1'이 될 때, 상기 멀티플렉서(31)는 상기 제 8 엔코더 셀(28)의 출력 데이터, 즉, 엔코딩된 8 바이트의 데이터를 더 출력하게 됨으로써, 결국, DVS-178 규격에서는 54 바이트의 데이터를 입력받아 62 바이트의 엔코딩된 데이터를 출력한다.
상기 멀티플렉서(31)의 일, 타측 단자의 출력을 선택하는 데이터와 상기 엔드게이트(29)의 타측 단자에 입력되는 데이터값은,
DVS-178 규격에서는 54 바이트가 상기 멀티플렉서(31)로 출력될 때, '1' 이고, 그 이후에 '0'이며;
DVS-167 규격에서는 53 바이트가 상기 멀티플렉서(31)로 출력될 때, '1'이고, 그 이후에 '0'으로 설정되어 본 발명의 R-S 엔코더는 DVS-178 규격과 DVS-167 규격의 데이터를 엔코딩할 수 있는 것이다.
그리고, DVS-167 규격일 경우에도 전술한 바와 동일한 동작이 이루어진다. 그러나, DVS-167 규격의 데이터를 처리할 때는, 미리 설정된 g값을 DVS-178 규격의 데이터를 처리할 때와 다르게 하여, 상기 제 1 내지 8 엔코더 셀(21,22,23,24,25,26,27,28)중 6개만 선택하여 사용함으로써, 53 바이트의 데이터를 입력받아 59 바이트의 엔코딩된 데이터를 출력한다.
DVS-167규격에서 제 1과 2 엔코더 셀(21,22)에 입력되는 g값을 '0'으로 설정함으로써, 제 1과 2 엔코더 셀(21,22)이 동작이 되지 않도록 하는 것이 바람직하다.
이와 같이, 본 발명의 R-S 엔코더는 미리 설정된 g값과 선택신호를 다르게 하여, DVS-178과 DVS-167규격 데이터를 처리할 수 있는 것이다.
도 8은 도 7의 제 8 엔코더 셀의 상세 블록도로써, 데이터는 선택신호를 받아 동작되는 곱셈기(28)에 입력되어 g7값과 곱해진다. 그리고, 상기 곱셈기(28)의 출력은 익스크루시브 오아 게이트(11)에서 제 7 엔코더 셀의 출력값과 익스크루시브 오아되고 버퍼(12)에 저장된다.
상기 버퍼(12)는 저장된 엔코딩된 데이터를 출력한다.
이와 같이, 본 발명의 R-S 엔코더에서 사용되는 8개의 엔코더 셀은 도 8의 제 8 엔코더 셀의 블록도와 같이 구성되어 연산을 하는 것이다.
이렇게 구성된 제 1 내지 8 엔코더 셀들은, DVS-178 규격에서는 상기 제 1 엔코더 셀은 곱셈기의 출력값과 '0' 데이터 값과 익스크루시브 오아하며, 제 2 내지 8 엔코더 셀들은 곱셈기의 출력값과 해당 엔코더 셀보다 한 단계 낮은 번호의 엔코더 셀의 출력값이 익스크루시브 오아를 한다.
그리고, DVS-167 규격에서는 상기 제 1과 2 엔코더 셀의 곱셈기에 인가되는 g값을 '0'으로 하고, 제 3 내지 8 엔코더 셀들은 곱셈기의 출력값과 해당 엔코더 셀보다 한 단계 낮은 번호의 엔코더 셀의 출력값이 익스크루시브 오아를 한다.
예를 들어, 제 6 엔코더 셀은 곱셈기의 출력값과 제 5 엔코더 셀의 출력값과 익스크루시브 오아를 해서 버퍼에 저장된 후에 출력된다.
도 9는 상기 도 7에서 사용된 제 1 내지 제 8 엔코더 셀의 곱셈기가 동작되는 상태를 설명하는 블록도로써, 먼저, A0~A7은 곱셈기에 입력되는 데이터 값이고, B0~B7은 곱셈기에 입력되는 g값을 8비트로 배열한 것이다.
여기서, B0가 '0'이면, A0~A7까지 '00000000'과 익스크루시브 오아를 하고, B1에서는 A0~A7까지를 1 비트 이동을 하며, B0에서 계산된 데이터 값과 상기 1 비트 이동된 A0~A7를 익스크루시브 오아를 한다.
그리고, B2에서는 A0~A7까지를 2 비트 이동하고, B1에서 계산된 데이터 값과 2 비트 이동된 A0~A7를 익스크루시브 오아를 한다.
계속적으로, 상기의 방법으로 B7까지 계산을 한다.
이렇게 B7까지 익스크루 시브 오아를 하여 계산값은 15 비트가 되고, 그 출력값이 C0~C14데이터 값이다.
그런데, R-S 엔코더에서는 8 비트 단위로 연산하므로, 상기 C0~C14의 데이터 값 중, C8~C14의 각각 데이터 값으로, 각각 미리 설정된 M값을 결정하고, 이 결정된 M값의 8 비트와 C0~C7의 8 비트 값을 익스크루시브 오아를 하여 출력하는 것이다.
예를 들어, 상기 C10의 데이터 값이 '0'이라고 할 때, 상기 M2의 값은 '00000000'이 되며 C10의 데이터 값이 '1' 일 때 DVS-178 규격에서는 '10010101'이고, DVS-167 규격에서는 '01110100'이다.
DVS-178 규격에서는 '10010101' M2값을 상기 C0~C7의 8 비트 값과 익스크루시브 오아를 하고, 상기 DVS-167 규격에서는 '01110100' M2값을 상기 C0~C7의 8 비트 값과 익스크루시브 오아를 하여 출력하게 된다.
여기서, 미리 설정된 M값은 M0~M6이고,
DVS-178 규격에서는 M0가 10000111이고, M1이 10001001이고, M2가 10010101이고, M3가 10101101이고, M4가 11011101이고, M5가 00111101이고, M6이 01111010이며;
DVS-167 규격에서는 M0가 00011101이고, M1이 00111010이고, M2가 01110100이고, M3가 11101000이고, M4가 11001101이고, M5가 10000111이고, M6이 00010011이다.
이하, 상기의 곱셈기에 A = '11110000', B = '10101010'의 데이터가 입력되었을 경우, 출력되는 것을 상세히 설명하겠다.
먼저, B0가 '0' 이므로 도9 의 가장 윗줄의 A7∼A0까지는 모두 '0'이 되고, B1이 '1' 이므로 도9 의 두 번째 줄의 A7∼A0 는 '11110000' 이 되며, B2가 '0' 이므로 도9 의 세 번째 줄의 A7∼A0는 모두 '0'이 된다.
그리고, B3가 '1' 이므로 도의 네 번째 줄의 A7∼A0는 '11110000' 이 되고, B4가 '0' 이므로 도 9의 다섯 번째 줄의 A7∼A0는 모두 '0'이 되고, B5가 '1' 이므로 도 9의 여섯 번째 줄의 A7∼A0는 '11110000' 이 되고, B6가 '0' 이므로 도 9의 일곱 번째 줄의 A7∼A0는 모두 '0'이 되고, B7이 '1' 이므로 도의 여덟 번째 줄의 A7∼A0는 '11110000'이 된다.
상기 출력값들은 모두 익스크루시브 오아되어, C값이 된다.
결국, 하기에 기재한 바와 같이, C값은 '110000001100000'이 된다.
| 00000000 |
| 11110000 |
| 00000000 |
| 11110000 |
| 00000000 |
| 11110000 |
| 00000000 |
| 11110000 |
--------------------------
| 110000001100000 | : C
따라서 C14∼C0= '110000001100000' 이 되고, C7∼C0= '01100000' 이 되며, C14∼C8= '1100000' 이 된다.
여기서, C8이 '0' 이므로 M0= '00000000'이 되고, C9가 '0' 이므로 M1= '00000000'이 되고, C10이 '0' 이므로 M2= '00000000'이 되고, C11이 '0' 이므로 M3= '00000000'이 되고, C12가 '0' 이므로 M4= '00000000'이 된다.
또한, C13이 '1' 이므로 DVS-178의 경우 M5= '00111101'이 되고, DVS-167의 경우 M5= '10000111'이 되고, C14가 '1' 이므로 DVS-178의 경우 M6= '01111010'이 되고, DVS-167의 경우 M6= '00010011'이 된다.
그러므로, DVS-178의 경우, 다음의 연산값으로 출력값은 ' 00100111 '이다.
| 01100000 | : C7∼C0
| 00000000 | : M0
| 00000000 | : M1
| 00000000 | : M2
| 00000000 | : M3
| 00000000 | : M4
| 00111101 | : M5
| 01111010 | : M6
-----------------
| 00100111 | : 출력
따라서, 본 발명의 디지털 유선방송을 위한 피오디 모듈의 OOB 물리층 처리장치(600)는 디지털 터미널에서 송신되는 가입자의 정보 및 MAC 메시지 등이 포함된 디지털 데이터를 원활히 헤드엔드로 전송하며, 헤드엔드에서 전송된 디지털 방송 데이터를 MPEG-2 TS(Transport stream)로 생성하여 디지털 터미널로 전송하여 헤드엔드와 디지털 터미널간의 교신을 안전하고 원활히 수행할 수 있는 것이다.
본 발명은 헤드엔드(Head end)에서 전송되는 디지털 방송 데이터와, 디지털 터미널로부터 헤드엔드로 전송하는 데이터를 DVS-178 규격과 DVS-167 규격을 겸용으로 처리하여 하나의 피오디 모듈로 장치를 단순화하여 헤드엔드와 디지털 터미널간의 교신이 안전하고 원활히 수행되는 효과가 있다.
본 발명은 위에서 구체적인 예에 대해서만 상세히 설명되었지만 본 발명의 기술사상 범위 내에서 다양한 변형 및 수정이 가능함은 당업자에게 있어서 명백한 것이며, 이러한 변형 및 수정이 첨부된 특허청구범위에 속함은 당연한 것이다.

Claims (17)

  1. 헤드엔드에서 입력되는 DVS-178 규격과 DVS-167 규격의 디지털 방송 데이터를 선택신호를 받아 출력하는 제 1 디멀티플렉서와,
    상기 제 1 디멀티플렉서에서 선택되어 출력된 DVS-178 규격의 디지털 방송 데이터를 재 정렬하는 제 1 칸버루셔널 디인터리버와,
    상기 제 1 칸버루셔널 디인터리버에서 정렬된 DVS-178 규격의 디지털 방송 데이터를 리드솔로몬 디코딩하는 제 1 R-S 디코더와,
    상기 제 1 R-S 디코더에서 리드솔로몬 디코딩된 DVS-178 규격의 디지털 방송 데이터를 수신받아, 디랜덤아이징하는 제 1 디랜덤아이져와,
    상기 제 1 디멀티플렉서에서 선택되어 출력된 DVS-167 규격의 디지털 방송 데이터를 디랜덤아이징하는 제 2 디랜덤아이져와,
    상기 제 2 디랜덤아이져에서 디랜덤아이징된 DVS-167 규격의 디지털 방송 데이터를 재 정렬하는 제 2 칸버루셔널 디인터리버와,
    상기 제 2 칸버루셔널 디인터리버에서 재 정렬된 DVS-167 규격의 디지털 방송 데이터를 리드솔로몬 디코딩하는 제 2 R-S 디코더와,
    상기 제 1 디랜덤아이져의 디랜덤아이징된 DVS-178 규격의 디지털 방송 데이터와 상기 제 2 R-S 디코더의 리드솔로몬 디코딩된 DVS-167 규격의 디지털 방송 데이터를 선택신호를 받아 출력하는 제 1 멀티플렉서로 이루어져 헤드엔드로부터 전송되는 디지털 방송 데이터를 상위계층으로 전송하는 FDC 블록과;
    상기 상위계층에서 전송된 가입자의 정보 또는 MAC 메시지가 포함된 DVS-178 규격과 DVS-167 규격의 디지털 데이터를 물리층 처리하여 헤드엔드로 송신하기 위한 RDC 블록으로 이루어진 것을 특징으로 하는 오픈 케이블용 피오디 모듈의 OOB 물리층 처리장치.
  2. 제 1 항에 있어서, 상기 RDC 블록은,
    상위계층에서 전송된 가입자의 정보 또는 MAC 메시지가 포함된 DVS-178 규격과 DVS-167 규격의 디지털 데이터를 수신 받아 선택신호로 선택적으로 출력하는 제 2 디멀티플렉서와;
    상기 제 2 디멀티플렉서에서 출력된 DVS-178 규격의 디지털 데이터를 랜덤아이징하는 제 1 랜더마이져와;
    상기 제 1 랜더마이져의 랜덤아이징된 디지털 데이터를 리드솔로몬 엔코딩하는 제 1 R-S 엔코더와;
    상기 제 1 R-S 엔코더에서 리드솔로몬 엔코딩된 디지털 데이터를 변조하는 제 1 디퍼렌셜 엔코더와;
    상기 제 1 디퍼렌셜 엔코더의 변조된 디지털 데이터를 헤드엔드에서 수신할 수 있도록 동기신호를 가산하는 제 1 유니크 워드 에더와;
    상기 제 2 디멀티플렉서에서 출력된 DVS-167 규격의 디지털 데이터를 리드솔로몬 엔코딩하는 제 2 R-S 엔코더와;
    상기 제 2 R-S 엔코더의 리드솔로몬 엔코딩된 디지털 데이터를 랜덤아이징하는 제 2 랜덤아이져와;
    상기 제 2 랜덤아이져에서 랜덤아이징된 디지털 데이터를 변조하는 제 2 디퍼렌셜 엔코더와;
    상기 제 2 디퍼렌셜 엔코더의 변조된 디지털 데이터를 헤드엔드에서 수신할 수 있도록 동기신호를 가산하는 제 2 유니크 워드 에더와;
    상기 제 1과 2 유니크 워드 에더에서 동기신호가 가산된 DVS-178 규격과 DVS-167 규격의 디지털 데이터를 선택신호를 받아 선택적으로 출력하여 헤드엔드로 송신하는 제 2 멀티플렉서로 구성된 것을 특징으로 하는 오픈 케이블용 피오디 모듈의 OOB 물리층 처리장치.
  3. 제 1 항에 있어서, 상기 제 1 R-S 디코더는 수신된 데이터를 저장하는 버퍼와; 수신 데이터를 입력받아 신드롬 계산을 수행하여 신드롬 값 S1과 S2를 출력하는 신드롬 계산부와; 상기 버퍼에 96개의 심볼 데이터가 입력되면 인에이블되어 상기 신드롬 계산부의 신드롬 값 S1을 입력받아 에러 위치 계산을 수행하여 에러가 있는 데이터의 위치를 나타내는 출력값(g)을 출력하는 에러 위치 계산부와; 상기 버퍼에 96개의 심볼 데이터가 입력되면 인에이블되어 상기 시드롬 계산부의 신드롬 값 S2와 상기 에러 위치 계산부에서 위치 에러가 계산된 출력값을 입력받아 에러 크기 계산을 수행하여 버퍼로 출력하는 에러 크기 계산부와, 상기 에러 위치 계산부의 에러가 있는 데이터의 위치를 나타내는 출력값(g)을 받아 에러가 있는 데이터 위치의주소 값을 버퍼로 출력하는 롬으로 구성하되,
    상기 버퍼는 상기 에러 크기 계산부에서 계산된 에러와 상기 롬의 에러가 있는 데이터 위치의 주소 값으로 저장되어 있는 데이터 중 1 바이트의 오류를 정정하여 출력하는 버퍼인 것을 특징으로 하는 오픈 케이블용 피오디 모듈의 OOB 물리층 처리장치.
  4. 제 3 항에 있어서, 상기 신드롬 계산기는 입력신호를 받아 신드롬 값 S1과 S2를 출력하는 제 1 과 2 신드롬 계산부로 구성되어 있으되,
    상기 제 1 신드롬 계산부는,
    R-S 디코더가 초기화될 때 '1'의 값을 갖는 선택신호로 첫 번째 입력된 심볼 데이터를 저장하는 제 3 버퍼와,
    상기 제 3 버퍼에 저장된 심볼 데이터에 근을 곱하여 출력하는 제 1 곱셈기와,
    상기 제 1 곱셈기의 출력 값과 두 번째부터 입력되는 심볼 데이터를 익스크루시브 오아 연산한 값을 출력하는 제 1 익스크루시브 오아 게이트와,
    상기 제 1 익스크루시브 오아 게이트의 연산값과 두 번째부터 입력된 심볼 데이터에서 마지막 입력된 심볼 데이터까지 95바이트 동안 선택신호의 값 '0'으로 신드롬 값 S1을 출력하여 상기 제 3 버퍼에 저장시키는 제 1 다중화기로 이루어진 것을 특징으로 하는 오픈 케이블용 피오디 모듈의 OOB 물리층 처리장치.
  5. 제 4 항에 있어서,
    상기 제 2 신드롬 계산부는,
    R-S 디코더가 초기화될 때 '1'의 값을 갖는 선택신호로 첫 번째 입력된 심볼 데이터를 저장하는 제 4 버퍼와,
    상기 제 4 버퍼에 저장된 심볼 데이터에 근를 곱하여 출력하는 제 2 곱셈기와,
    상기 제 1 곱셈기의 출력 값과 두 번째부터 입력되는 심볼 데이터를 익스크루시브 오아 연산한 값을 출력하는 제 2 익스크루시브 오아 게이트와,
    상기 제 2 익스크루시브 오아 게이트의 연산값과 두 번째부터 입력된 심볼 데이터에서 마지막 입력된 심볼 데이터까지 95바이트 동안 선택신호의 값 '0'으로 신드롬 값 S1을 출력하여 상기 제 4 버퍼에 저장시키는 제 2 다중화기로 이루어진 것을 특징으로 하는 오픈 케이블용 피오디 모듈의 OOB 물리층 처리장치.
  6. 제 1 항에 있어서, 상기 제 2 R-S 디코더는 수신된 데이터를 저장하는 버퍼와; 수신 데이터를 입력받아 신드롬 계산을 수행하여 신드롬 값 S1과 S2를 출력하는 신드롬 계산부와; 상기 버퍼에 55개의 심볼 데이터가 입력되면 인에이블되어 상기 신드롬 계산부의 신드롬 값 S1을 입력받아 에러 위치 계산을 수행하여 에러가 있는 데이터의 위치를 나타내는 출력값(g)을 출력하는 에러 위치 계산부와; 상기 버퍼에55개의 심볼 데이터가 입력되면 인에이블되어 상기 시드롬 계산부의 신드롬 값 S2와 상기 에러 위치 계산부에서 위치 에러가 계산된 출력값을 입력받아 에러 크기 계산을 수행하여 버퍼로 출력하는 에러 크기 계산부와, 상기 에러 위치 계산부의 에러가 있는 데이터의 위치를 나타내는 출력값(g)을 받아 에러가 있는 데이터 위치의 주소 값을 버퍼로 출력하는 롬으로 구성하되,
    상기 버퍼는 상기 에러 크기 계산부에서 계산된 에러와 상기 롬의 에러가 있는 데이터 위치의 주소 값으로 저장되어 있는 데이터 중 1 바이트의 오류를 정정하여 출력하는 버퍼인 것을 특징으로 하는 오픈 케이블용 피오디 모듈의 OOB 물리층 처리장치.
  7. 제 6 항에 있어서, 상기 신드롬 계산기는 입력신호를 받아 신드롬 값 S1과 S2를 출력하는 제 1 과 2 신드롬 계산부로 구성되어 있으되,
    상기 제 1 신드롬 계산부는,
    R-S 디코더가 초기화될 때 '1'의 값을 갖는 선택신호로 첫 번째 입력된 심볼 데이터를 저장하는 제 3 버퍼와,
    상기 제 3 버퍼에 저장된 심볼 데이터에 근을 곱하여 출력하는 제 1 곱셈기와,
    상기 제 1 곱셈기의 출력 값과 두 번째부터 입력되는 심볼 데이터를 익스크루시브 오아 연산한 값을 출력하는 제 1 익스크루시브 오아 게이트와,
    상기 제 1 익스크루시브 오아 게이트의 연산값과 두 번째부터 입력된 심볼 데이터에서 마지막 입력된 심볼 데이터까지 54바이트 동안 선택신호의 값 '0'으로 신드롬 값 S1을 출력하여 상기 제 3 버퍼에 저장시키는 제 1 다중화기로 이루어진 것을 특징으로 하는 오픈 케이블용 피오디 모듈의 OOB 물리층 처리장치.
  8. 제 7 항에 있어서,
    상기 제 2 신드롬 계산부는,
    RS 디코더가 초기화될 때 '1'의 값을 갖는 선택신호로 첫 번째 입력된 심볼 데이터를 저장하는 제 4 버퍼와,
    상기 제 4 버퍼에 저장된 심볼 데이터에 근을 곱하여 출력하는 제 2 곱셈기와,
    상기 제 1 곱셈기의 출력 값과 두 번째부터 입력되는 심볼 데이터를 익스크루시브 오아 연산한 값을 출력하는 제 2 익스크루시브 오아 게이트와,
    상기 제 2 익스크루시브 오아 게이트의 연산값과 두 번째부터 입력된 심볼 데이터에서 마지막 입력된 심볼 데이터까지 54바이트 동안 선택신호의 값 '0'으로 신드롬 값 S1을 출력하여 상기 제 4 버퍼에 저장시키는 제 2 다중화기로 이루어진 것을 특징으로 하는 오픈 케이블용 피오디 모듈의 OOB 물리층 처리장치.
  9. 제 3 항 또는 제 6 항에 있어서, 상기 에러 위치 계산부는,
    상기 신드롬 값 S1을 입력받아 인버스한 값을 출력하는 제 1 역원기와;
    상기 제 1 역원기의 인버스된 신드롬 값 S1과 상기 신드롬 값 S2를 곱하여 에러가 있는 데이터의 위치를 나타내는 출력값(g)을 롬의 어드레스로 출력시키는 제 3 곱셈기로 구성된 것을 특징으로 하는 오픈 케이블용 피오디 모듈의 OOB 물리층 처리장치.
  10. 제 3 항 또는 제 6 항에 있어서, 상기 에러 크기 계산부는,
    상기 에러가 있는 데이터의 위치를 나타내는 출력값(g)을 제곱하는 제 4 곱셈기와;
    상기 제 4 곱셈기의 출력을 인버스하는 제 2 역원기와;
    상기 제 2 역원기의 출력값과 신드롬 값 S2를 곱하여 상기 버퍼로 출력하는 제 5 곱셈기로 구성된 것을 특징으로 하는 오픈 케이블용 피오디 모듈의 OOB 물리층 처리장치.
  11. 헤드엔드에서 입력되는 DVS-167 규격의 디지털 방송 데이터를 디랜덤아이징하는 제 3 디랜덤아이져와,
    상기 제 3 디랜덤아이져에서 디랜덤아이징된 DVS-167 규격의 디지털 방송 데이터와 헤드엔드에서 입력되는 DVS-178 규격의 디지털 방송 데이터를 선택신호를 받아 출력하는 제 3 멀티플렉서와,
    상기 제 3 멀티플렉서에서 출력된 DVS-178 규격과 DVS-167 규격의 디지털 방송 데이터를 선택신호를 받아 재 정렬하는 제 3 칸버루셔널 디인터리버와,
    상기 제 3 칸버루셔널 디인터리버에서 재 정렬된 DVS-178 규격과 DVS-167 규격의 디지털 방송 데이터를 선택신호를 받아 리드솔로몬 디코딩하는 제 3 R-S 디코더와,
    상기 제 3 R-S 디코더에서 리드솔로몬 디코딩된 DVS-178 규격의 디지털 방송 데이터를 디랜덤아이징하는 제 4 디랜덤아이져와,
    상기 제 4 디랜덤아이져에서 디랜덤아이징된 DVS-178 규격의 디지털 방송 데이터와 상기 제 3 R-S 디코더에서 리드솔로몬 디코딩된 DVS-167 규격의 디지털 방송 데이터를 선택신호를 받아 출력하는 제 4 멀티플렉서로 이루어져 헤드엔드로부터 전송되는 디지털 방송 데이터를 상위계층으로 전송하는 FDC 블록과;
    상기 상위계층에서 전송된 가입자의 정보 또는 MAC 메시지가 포함된 DVS-178 규격과 DVS-167 규격의 디지털 데이터를 물리층 처리하여 헤드엔드로 송신하기 위한 RDC 블록으로 구성된 것을 특징으로 하는 오픈 케이블용 피오디 모듈의 OOB 물리층 처리장치.
  12. 제 11 항에 있어서,
    상기 RDC 블록은,
    상위계층에서 전송된 가입자의 정보 또는 MAC 메시지가 포함된 DVS-178 규격의 디지털 데이터를 랜덤아이징하는 제 3 랜덤아이져와;
    상기 제 3 랜덤아이져에서 랜덤아이징된 DVS-178 규격의 디지털 데이터와 상위계층에서 전송된 가입자의 정보 또는 MAC 메시지가 포함된 DVS-167 규격의 디지털 데이터를 선택신호로 출력하는 제 5 멀티플렉서와;
    상기 제 5 멀티플렉서에서 병합된 DVS-178 규격과 DVS-167 규격의 디지털 데이터를 선택신호로 선택적으로 리드솔로몬 엔코딩하는 제 3 R-S 엔코더와;
    상기 제 3 R-S 엔코더에서 리드솔로몬 엔코딩된 DVS-167 규격의 디지털 데이터를 랜덤아이징하는 제 4 랜덤아이져와;
    상기 제 3 R-S 엔코더에서 리드솔로몬 엔코딩된 DVS-178 규격의 디지털 데이터와 상기 제 4 랜덤아이져에서 랜덤아이징된 DVS-167 규격의 디지털 데이터를 선택신호로 출력하는 제 6 멀티플렉서와;
    상기 제 6 멀티플렉서에서 선택적으로 출력된 DVS-178 규격과 DVS-167 규격의 디지털 데이터를 변조하는 제 3 디퍼렌셜 엔코더와;
    상기 제 3 디퍼렌셜 엔코더에서 변조된 DVS-178 규격과 DVS-167 규격의디지털 데이터를 선택신호를 받아 헤드엔드에서 수신할 수 있도록 동기신호를 가산하는 제 3 유니크 워드 에더로 이루어진 것을 특징으로 하는 오픈 케이블용 피오디 모듈의 OOB 물리층 처리장치.
  13. 제 11 항에 있어서, 상기 제 3 R-S 엔코더는 DVS-178 규격에서는 54 바이트의 데이터를 입력받아 62 바이트의 엔코딩된 데이터를 출력하고, DVS-167 규격에서는 53 바이트의 데이터를 입력받아 59 바이트의 엔코딩된 데이터를 출력하기 위하여,
    엔코딩을 위한 DVS-178 규격과 DVS-167 규격 데이터를 입력받는 익스크루시브 오아 게이트가 엔드게이트의 일측 단자에 연결되고; 상기 엔드게이트(29)의 타측 단자는 엔코딩하는 데이터의 입출력을 조절하는 데이터가 입력되고; 상기 엔드게이트의 출력단에는 선택신호를 받아 미리 설정된 g값과 상기 엔드게이트의 출력 데이터 값을 곱하는 제 1 내지 8 엔코더 셀들이 연결되어 있으며; 상기 제 1 내지 8 엔코더 셀들은 해당 엔코더 셀보다 한 단계 낮은 번호의 엔코더 셀의 출력값과 상기 곱한 값이 익스크루시브 오아되어 출력하도록, 이웃하는 순번의 엔코더 셀들이 서로 연결되어 있으며; 상기 제 8 엔코더 셀의 출력단은 상기 익스크루시브 오아 게이트에 연결되어 있으며; 멀티플렉서의 일측 단자에는 상기 제 8 엔코더 셀의 출력단과 연결하고, 상기 멀티플렉서의 타측 단자에는 상기 엔코딩을 위한 DVS-178 규격과 DVS-167 규격 데이터를 입력받도록 구성되어 있고, 상기 엔드게이트의 타측 단자로 입력되는 데이터가 멀티플렉서에 입력되어 상기 멀티플렉서의 일측 단자와 타측 단자에 입력되는 데이터가 선택되어 출력되도록 구성되어 있는 것을 특징으로 하는 오픈 케이블용 피오디 모듈의 OOB 물리층 처리장치.
  14. 제 13 항에 있어서, 상기 멀티플렉서의 일, 타측 단자의 출력을 선택하는 데이터와 상기 엔드게이트의 타측 단자에 입력되는 데이터값은,
    DVS-178 규격에서는 54 바이트가 상기 멀티플렉서로 출력될 때, '1' 이고, 그 이후에 '0'이며;
    DVS-167 규격에서는 53 바이트가 상기 멀티플렉서로 출력될 때, '1'이고, 그 이후에 '0'인 것을 특징으로 하는 오픈 케이블용 피오디 모듈의 OOB 물리층 처리장치.
  15. 제 13 항에 있어서, 상기 제 1 내지 8 엔코더셀은,
    선택신호를 받아, 입력 데이터와 미리 설정된 g값과 곱해지는 곱셈기와; 상기 곱셈기의 출력과 해당 엔코더 셀보다 한 단계 낮은 번호의 엔코더 셀의 출력값과 익스크루시브 오아하는 익스크루시브 오아 게이트와; 상기 익스크루시브 오아 게이트의 출력을 저장하고, 출력하는 버퍼로 구성하되,
    DVS-178 규격에서는 상기 제 1 엔코더 셀의 곱셈기 출력값과 익스크루시브 오아하는 데이터 값은 '0'이며,
    DVS-167 규격에서는 상기 제 1과 2 엔코더 셀의 곱셈기에 인가되는 g값이 '0'인 것을 특징으로 하는 오픈 케이블용 피오디 모듈의 OOB 물리층 처리장치.
  16. 제 15 항에 있어서, 상기 제 1 내지 8 엔코더셀의 곱셈기는, 입력 데이터 값이 8 비트의 A0~A7이고, 미리 설정된 g값이 8 비트의 B0~B7이며, B0가 '0'이면, A0~A7까지 '00000000'과 익스크루시브 오아를 하고, B1에서는 A0~A7까지를 1 비트 이동을 하며, B0에서 계산된 데이터 값과 상기 1 비트 이동된 A0~A7를 익스크루시브 오아를 하는 등, B7까지 계산하여 15 비트의C0~C14데이터 값을 생성하고, 상기 C0~C14의 데이터 값 중, C8~C14의 각각 데이터 값으로, 각각 미리 설정된 M값을 결정하고, 이 결정된 M값의 8 비트와 C0~C7의 8 비트 값을 익스 크루시브 오아를 하여 출력하는 곱셈기인 것을 특징으로 하는 오픈 케이블용 피오디 모듈의 OOB 물리층 처리장치.
  17. 제 16 항에 있어서, 상기 M값은 M0~M6이고,
    DVS-178 규격에서는 M0가 10000111이고, M1이 10001001이고, M2가 10010101이고, M3가 10101101이고, M4가 11011101이고, M5가 00111101이고, M6이 01111010이며;
    DVS-167 규격에서는 M0가 00011101이고, M1이 00111010이고, M2가 01110100이고, M3가 11101000이고, M4가 11001101이고, M5가 10000111이고, M6이 00010011인 것을 특징으로 하는 오픈 케이블용 피오디 모듈의 OOB 물리층 처리장치.
KR10-2001-0063845A 2001-10-17 2001-10-17 오픈 케이블용 피오디 모듈의 oob 물리층 처리장치 KR100413249B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR10-2001-0063845A KR100413249B1 (ko) 2001-10-17 2001-10-17 오픈 케이블용 피오디 모듈의 oob 물리층 처리장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2001-0063845A KR100413249B1 (ko) 2001-10-17 2001-10-17 오픈 케이블용 피오디 모듈의 oob 물리층 처리장치

Publications (2)

Publication Number Publication Date
KR20030032221A KR20030032221A (ko) 2003-04-26
KR100413249B1 true KR100413249B1 (ko) 2004-01-03

Family

ID=29564945

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2001-0063845A KR100413249B1 (ko) 2001-10-17 2001-10-17 오픈 케이블용 피오디 모듈의 oob 물리층 처리장치

Country Status (1)

Country Link
KR (1) KR100413249B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100815116B1 (ko) * 2006-04-05 2008-03-20 한국광기술원 지향각 및 배광분포 조정이 가능한 led용 조명시스템

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20010073305A (ko) * 2000-01-13 2001-08-01 구자홍 오픈케이블 셋톱 박스 진단 시스템 및 시스템 진단 방법
KR20010075753A (ko) * 2000-01-17 2001-08-11 구자홍 케이블 모뎀을 구비한 방송 수신 장치
KR20020072045A (ko) * 2001-03-08 2002-09-14 엘지전자 주식회사 복수 방식의 디지털 방송 수신 장치
KR20030012592A (ko) * 2001-08-02 2003-02-12 전자부품연구원 디지털 유선방송을 위한 피오디 모듈의 oob 물리층처리장치
KR20030047253A (ko) * 2001-12-10 2003-06-18 (주)세영정보통신 멀티 피오디 인터페이스를 구비한 디지털 케이블 셋탑박스

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20010073305A (ko) * 2000-01-13 2001-08-01 구자홍 오픈케이블 셋톱 박스 진단 시스템 및 시스템 진단 방법
KR20010075753A (ko) * 2000-01-17 2001-08-11 구자홍 케이블 모뎀을 구비한 방송 수신 장치
KR20020072045A (ko) * 2001-03-08 2002-09-14 엘지전자 주식회사 복수 방식의 디지털 방송 수신 장치
KR20030012592A (ko) * 2001-08-02 2003-02-12 전자부품연구원 디지털 유선방송을 위한 피오디 모듈의 oob 물리층처리장치
KR20030047253A (ko) * 2001-12-10 2003-06-18 (주)세영정보통신 멀티 피오디 인터페이스를 구비한 디지털 케이블 셋탑박스

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
카다로그(2002) *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100815116B1 (ko) * 2006-04-05 2008-03-20 한국광기술원 지향각 및 배광분포 조정이 가능한 led용 조명시스템

Also Published As

Publication number Publication date
KR20030032221A (ko) 2003-04-26

Similar Documents

Publication Publication Date Title
KR100736500B1 (ko) 디지털티브이의 브이에스비 통신시스템
KR100673419B1 (ko) 전송 시스템 및 데이터 처리 방법
KR100706508B1 (ko) 디지털티브이의 브이에스비 통신시스템
JP5331814B2 (ja) バーストモードアクティビティを通信する装置および方法
US7100182B2 (en) Digital VSB transmission system
US8848781B2 (en) Apparatus and method for encoding and decoding signals
US7111221B2 (en) Digital transmission system for an enhanced ATSC 8-VSB system
US20100231803A1 (en) High definition television transmission with mobile capability
MXPA06011434A (es) Transmisor/receptor de television digital y metodo para procesar datos en un transmisor/receptor de television digital.
US20100254489A1 (en) Code enhanced staggercasting
MXPA05012449A (es) Sistema de recepcion e8-vsb, el aparato para generar el atributo de datos y el metodo para el mismo, y el aparato para la codificacion del canal y el metodo para el mismo.
KR20080092195A (ko) 디지털 방송 시스템 및 데이터 처리 방법
KR101528647B1 (ko) 코드 개선된 스태거캐스팅
KR20020023225A (ko) 전송에 적합한 압축 도메인 디지털 신호 발생 방법 및 장치
KR101199386B1 (ko) 디지털 방송 시스템 및 데이터 처리 방법
KR100413249B1 (ko) 오픈 케이블용 피오디 모듈의 oob 물리층 처리장치
KR100403889B1 (ko) 디지털 유선방송을 위한 피오디 모듈의 oob 물리층처리장치
US7870461B2 (en) Apparatus to generate a dual transport stream and method thereof
KR100793811B1 (ko) 전송 시스템 및 데이터 처리 방법
KR100793810B1 (ko) 전송 시스템 및 데이터 처리 방법
KR100914714B1 (ko) 디지털 방송 시스템 및 데이터 처리 방법
KR20070107629A (ko) 전송 시스템 및 데이터 처리 방법

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee