KR100382772B1 - 마스크 검출 보상을 포함하는 피드포워드 증폭 시스템 - Google Patents

마스크 검출 보상을 포함하는 피드포워드 증폭 시스템 Download PDF

Info

Publication number
KR100382772B1
KR100382772B1 KR10-1999-0045114A KR19990045114A KR100382772B1 KR 100382772 B1 KR100382772 B1 KR 100382772B1 KR 19990045114 A KR19990045114 A KR 19990045114A KR 100382772 B1 KR100382772 B1 KR 100382772B1
Authority
KR
South Korea
Prior art keywords
signal
output
band frequency
band
amplified
Prior art date
Application number
KR10-1999-0045114A
Other languages
English (en)
Other versions
KR20000029152A (ko
Inventor
두 비. 신
리처드 디. 포스너
슈테판 클라인
광 김
웨인 로버트
샌디프 파넬
Original Assignee
파워웨이브 테크놀로지스, 인크.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 파워웨이브 테크놀로지스, 인크. filed Critical 파워웨이브 테크놀로지스, 인크.
Publication of KR20000029152A publication Critical patent/KR20000029152A/ko
Application granted granted Critical
Publication of KR100382772B1 publication Critical patent/KR100382772B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/38Positive-feedback circuit arrangements without negative feedback
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/32Modifications of amplifiers to reduce non-linear distortion
    • H03F1/3223Modifications of amplifiers to reduce non-linear distortion using feed-forward
    • H03F1/3229Modifications of amplifiers to reduce non-linear distortion using feed-forward using a loop for error extraction and another loop for error subtraction

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Amplifiers (AREA)
  • Transmitters (AREA)

Abstract

RF 증폭 입력 신호의 대역외 주파수 성분을 감소시키는 방법 및 장치에 관한 것으로, 상기 증폭 신호는 대역내 주파수 성분 및 대역외 주파수 성분을 모두 갖고, 본 발명의 방법 및 장치는 마이크로프로세서가 믹서에 접속된 주파수 생성기 출력단을 소인할 수 있고, 상기 믹서의 나머지 입력단은 증폭 출력단이 되며, 입력 신호의 반송 주파수를 발견하고, 이후에 특별한 방법으로 피드포워드 회로를 조정하거나 제어하여 대역외 주파수 성분 에너지를 감소시키는 피드포워드 네트워크를 사용한다. 예를 들면, 가변 이득-위상 네트워크의 이득 및 위상은 대역외 주파수 성분 에너지를 감소하기 위하여 조정될 수 있다.

Description

마스크 검출 보상을 포함하는 피드포워드 증폭 시스템{FEEDFORWARD AMPLIFICATION SYSTEM HAVING MASK DETECTION COMPENSATION}
본 발명은 증폭 시스템에 관한 것으로, 보다 구체적으로는 그러한 시스템에 사용된 증폭기의 왜곡을 감소시키는 방법 및 장치에 관한 것이다.
종래 기술에 알려진 바와 같이, 증폭기는 넓은 활용범위를 가지며, 다수의 급중 한 급에서 동작하도록 바이어스될 수 있다. A급에서 동작하게 바이어스되는 경우, 증폭기는 입력 전압과 출력 전압간의 선형 관계를 나타낸다. A급의 동작이 넓은 활용범위를 가지는 경우 출력 전력과 효율을 높일 필요가 있을 때, 그 증폭기는 A/B급에서 동작하도록 바이어스된다. 그러나 A/B급에서 동작하도록 바이어스되는 경우, 상기 A/B급 증폭기 전력 전달 곡선(10)은 도 1의 궤적(14)으로 도시한 A급 증폭기보다 비 선형으로 된다. 효율을 증가시키도록 통상 통신 시스템은 비선형 영역(12)에서 증폭기를 동작시킨다. 그러나 이러한 종래 기술은 그 증폭기가 나타내는 출력 신호에 진폭 및 위상 성분의 왜곡을 일으킨다.
주지의 사실로, 대부분의 통신 시스템은 도 2A에 도시한 반송 주파수(20) 근처에 모여지는 미국 연방통신위원회 할당 주파수 대역폭(18;즉 대역내 주파수)을 가진다. 예를 들어 CDMA(Code Division Multiple Access) 통신 시스템은 1.25MHz의 소정의 대역폭을 가진다. 다른 CDMA 통신 채널은 주파수 스펙트럼에 있어 다른 대역에 할당된다. 증폭기는 그러한 시스템에 사용되며, 주로 A/B급에서 동작하도록 바이어스 된다. 도 2B를 보면, 도 1의 비선형 영역(12)에서 동작하는 증폭기의 증폭에 의한 신호처리에 의하면 신호의 할당 대역폭(18) 외의 왜곡된 주파수 "숄더(shoulder;22a-22b)"가 발생한다. (이를 대역외 주파수라한다.) 이러한 왜곡 주파수 성분(22a-22b)은 다른 통신 신호에 할당된 대역폭과 간섭할 수 있다. 따라서 미국 연방통신위원회는 대역외 주파수 성분에 대해 엄격한 제한을 두고 있다.
이러한 대역외 주파수 왜곡을 줄이려는 여러 기술들이 있는데, 그 중 하나가 도 3에 도시되며, 전치보상기(24)로 증폭될 신호(25)가 공급된다. 이 전치보상기(24)는 전력 전달 특성(24a;도 1)을 가지며, A/B급 증폭기(26)에서의 뒤이은 증폭으로 인한 왜곡을 보상한다. 특히 상기 전치보상기(24)는 상기의 후속 증폭이 입력 신호의 위상 및 주파수 특성에 있어 선형 증폭을 부여하도록 그 입력 신호의 전기적 특성(예를 들어, 이득 및 위상)을 변환한다. 이러한 전치보상기(24)는 A/B급 증폭기의 비 선형 특성에 대한 사전 측정장치로서 구성된다. 그렇지만 증폭기 특성(도 1의 영역(12)을 가지는 증폭 곡선(10))은 시간 및 온도에 따라 변하여 효과적인 전치보상을 어렵게 만든다. 예를 들어, 증폭기의 온도가 증가함에 따라, 그 비 선형 영역(12)은 보다 다소 선형적으로 되어 상기 전치보상기(24)에 의해 실행된 변환에 있어 보상치의 변경이 수반되어야한다. 일부의 적응 전치보상기는 온도와 같은 환경적 요인에 의거 전치보상 특성을 변경키위한 룩업 테이블을 이용한다. 이러한 룩업 테이블에는 소정의 상황에 사용을 위한 소정의 전치보상 제어 설정이 포함된다. 그러나 환경적 요인 단독으로 증폭기 특성에 있어 전치보상기 특성을 결정할 수 없다. 따라서 시간에 따라 증폭기 특성은 증폭기 부품의 노화로 인해 예측불가능 하게 변한다.
증폭기 왜곡을 줄이는 다른 방법은 도 4에 도시된 피드포워드(feedforward) 보상을 이용하는 것이다. 도면에서 피드포워드 네트워크(31)는 대역외 왜곡을 감소시키는 역할을 한다. 이 피드포워드 네트워크(31)는 차분 회로망 즉 결합기(30), A/B급 증폭기로서 동작하는 메인 증폭기(33), 에러 증폭기(32) 지연 회로(28a,28b) 및 결합기(29)를 구비한다. 상기 차분 회로망(30)은 A/B급으로서 동작한 증폭기(33)에 공급된 신호의 일 부분과 상기 증폭기의 증폭이전에 그에 공급된 신호의 차분을 나타내는 출력 신호를 생성한다. 따라서 상기 차분회로망(30) 출력 신호의 주파수 성분은 증폭기(33)가 생성한 대역외 주파수 성분(22a-22b)이된다. 에러 증폭기(32)가 상기 차분 회로망(30) 출력을 증폭 및 변환하여 대역외 주파수 정정 신호를 생성한다. 특히 상기 결합기(29)는 상기 차분 회로망(30)과 증폭기(32)에 의해 생성된 정정 신호와 증폭기(31)의 지연 신호 출력을 결합해서 증폭기(33)로부터의 신호에서 대역외 주파수(22a,22b)를 감소시킨다. 피드포워드 네트워크(31)는 에러 증폭기(32)에서의 지연을 보상하는 지연 라인을 구비한다. 이들 소자들간의 타이밍에 있어서의 미세한 차이는 피드포워드 시스템의 유효성을 줄이게된다. 수송 이전에 부품을 주의깊게 정합할 수 있지만 피드포워드 성분의 노화에 따라 정정 신호 및 처리 신호는 적절히 보상되지 않는 한 놓칠 수 있게된다.
본 발명은 증폭 RF 입력 신호, 대역내(in-band) 주파수 성분과 대역외(out-of band) 주파수 성분을 모두 갖고 있는 증폭 신호, 및 대역내(in-band) 주파수 성분을 갖고 있는 입력 신호의 대역외(out-of band) 주파수 성분을 감소시키는 방법 및 장치에 관한 것이다. 상기 장치는 지연된 입력 신호 및 증폭 신호를 받아들인다. 상기 장치는 지연 입력 신호 및 증폭 신호에 커플링되는 제 1 결합기, 제 1 및 제 2 제어 신호에 의해 제어되는 가변 이득-위상 네트워크, 및 상기 가변 이득-위상 네트워크의 출력단에 접속되어 상기 네트 워크의 출력을 증폭하고, 상기 증폭 출력의 출력을 제 2 결합기에 전달하는 에러 증폭기를 구비한 피드포워드네트워크(feedforward network)로 구성됨을 특징으로 한다. 상기 제 2 결합기는 제 2 입력으로써 증폭 신호의 지연 버전(version)을 받아들인다. 더욱이 상기 장치는 증폭 신호 내 대역외(out-of band) 주파수 성분에 따라 가변 이득-위상 네트워크의 이득 및 위상을 조정하기 위하여 제 2 결합기의 출력단에 연결되는 피드백 루프(feedback loop)를 구비한다.
본 발명의 바람직한 양상에 있어서, 상기 피드백 루프(feedback loop)는 마이크로프로세서, 상기 마이크로프로세서에 따라 반응하는 주파수 생성기, 제 2 결합기에 커플링된 제 1 입력 및 상기 주파수 생성기에 커플링된 제 2 입력을 갖는 믹서를 구비한다. 더욱이 상기 피드백 루프(feedback loop)는 적어도 하나의 선택된 대역통과 주파수에 있어서 대역외(out-of band)에 있는 에너지를 측정하는 대역 통과 필터 및 아날로그-디지털 변환기를 포함하는 필터링 및 분석 회로를 구비하고, 여기서 마이크로프로세서는 필터링 및 분석 회로에 반응하여 선택된 주파수의 대역을 가로질러 주파수 생성기 출력을 소인하고 입력 신호의 반송 주파수를 발견한다. 그후에, 상기 마이크로 프로세서는 증폭 신호의 대역외(out-of band) 주파수 성분 내 에너지를 선택된 최소값까지 감소시킨다.
본 발명의 바람직한 양상에 있어서, 상기 입력 신호는 CDMA 신호이고 상기 피드백 루프(feedback loop)는 입력 신호에 할당된 대역폭에 위치한다.
또한, 본 발명은 유익하게도 피드포워드(feedforward) RF 고 전력 증폭기에 있어서, A/B급 증폭 신호 내 대역외(out-of band) 에너지를 이용하여 왜곡을 감소시키고 왜곡 보상을 개선하는 방법을 제공한다. 에러 증폭기 신호는 혼합되거나기저대역에 호모다인되어(homodyned) "표준" 왜곡 및 분석 회로에 의해 검출된 신호 문제를 더 나은 방법으로 해결 한다.
도 1 은 종래의 기술에 따른 증폭기 출력 영역을 설명하는 그래프이고;
도 2a 및 2b는 종래의 기술에 따른 대역내(in-band) 주파수 및 대역외(out-of band) 주파수 성분을 갖는 신호의 개략도이고;
도 3 은 종래의 기술에 따른 증폭 시스템의 개략도이고;
도 4 는 종래의 기술에 따른 다른 증폭 시스템의 개략도이고;
도 5 는 본 발명에 따른 전기적 특성을 조정할 수 있는 전치보상기를 구비하는 증폭 시스템의 개략도이고;
도 6a-6c 는 도 5에 따른 증폭 시스템에 있어서 생성되는 신호의 주파수 스펙트럼의 개략도이고;
도 7 은 도 5에 따른 증폭 시스템의 개략도로서, 이러한 증폭 시스템의 제어 시스템을 더욱 자세히 나타내는 개략도이고;
도 8 은 도 7에 따른 제어 시스템을 이용하여 대역외(out-of band) 주파수 성분 내 에너지에 기초한 제어 신호를 생성하는 과정을 나타낸 플로우챠트이고;
도 9 는 도 7에 따른 제어 시스템을 이용하여 도 7의 증폭 시스템 내에서 생성된 주파수를 결정하는 과정을 나타낸 플로우챠트이고;
도 10 은 본 발명의 다른 일 실시예에 따른 전기적 특성을 조정할 수 있는 전치보상기를 구비하는 증폭 시스템의 개략도이고;
도 11 은 선형 작동 영역으로 바이어스된 네 개의 쿼드런트(quadrant) 멀티플라이어로 형성된 혼합기의 개략도로서, 이러한 혼합기는 도 10의 증폭 시스템의 이용을 위하여 적용되는 것을 나타낸 개략도이고;
도 12 는 도 10에 따른 증폭 시스템의 개략도로서, 이러한 증폭 시스템의 제어 시스템을 더욱 자세히 나타내는 개략도이고;
도 13 은 대역외(out-of band) 신호 성분의 동적 범위를 증가하도록 고안된 소거 네트워크를 구비하는 본 발명의 다른 일 실시예의 증폭 시스템의 개략도이고;
도 14 는 본 발명의 다른 일 실시예에 따른 대역외(out-of band) 신호 성분의 동적 범위를 증가하도록 고안된 소거 네트워크를 구비하는 증폭 시스템의 개략도이고;
도 15 는 본 발명의 다른 일 실시예에 따른 대역외(out-of band) 신호 성분의 다이내믹 레인지(dynamic range)를 증가하도록 고안된 소거 네트워크를 구비하는 증폭 시스템의 개략도이고;
도 16 은 본 발명에 따른 도 5의 제어 시스템에 의해 제어되는 조정가능한 특성을 갖는 증폭 시스템의 개략도이고;
도 17 은 본 발명에 따른 도 10의 제어 시스템에 의해 제어되는 조정가능한 특성을 갖는 증폭기의 개략도이고;
도 18 은 본 발명에 따른 도 5의 제어 시스템에 의해 제어되는 조정가능한 전기적 특성을 갖는 피드포워드 네트워크(feedforward network)를 구비하는 증폭 시스템의 개략도이고;
도 19 는 본 발명에 따른 도 10의 제어 시스템에 의해 제어되는 조정가능한 특성을 갖는 피드포워드 네트워크(feedforward network)를 구비하는 증폭 시스템의 개략도이고;
도 20 은 피드포워드 네트워크(feedforward network)의 조정가능한 전기적 특성을 제어하기 위해 적용되는 제어 시스템을 구비하는 증폭 시스템의 개략도이고;
도 21 은 본 발명에 따른 다수의 성분을 제어하는 제어 시스템을 구비하는 증폭 시스템의 개략도이다.
도 5를 참조하면, 증폭 시스템 100은 라인 101을 통해 증폭시스템에 입력된 입력 신호를 증폭시켜, 라인 103으로 증폭된 출력 신호를 출력한다. 시스템 100은 도시된 바와 같이 배열되어 있는 증폭기 102, 제어 시스템 104(상세한 것은 도 7에 도시), 및 전치 보상기 105를 구비한다. 이러한 실시예에 있어서, 라인 101상의 입력신호는 수신된 CDMA 신호이다. 수신된 신호는 소정의 사전에 알려진, 대역폭("BW")을 갖지만; 이와 같이 수신된 신호의 반송 주파수 fc는 이용가능한 복수의 반송 주파수들 중 어느 하나일 수 있고 사전에 알려져 있지 않다.
증폭기 102는 A/B급으로 바이어스되어, 비-선형 증폭 특성을 나타낸다. 따라서, 증폭기 102에 의한 비-선형 증폭은 증폭된 출력 신호에 진폭 및 위상 왜곡 성분을 도입시킬 것이다. 따라서, 비-선형적인 출력 전력 대 입력 전력 전달 특성을 나타내도록 작동하는 증폭기 102를 통해 신호를 통과시키면, 대역폭 BW 밖의 주파수 성분들(즉, 대역외 주파수 성분들)이 생성된다.
그러나, 이러한 실시예에 있어서, 증폭기 102에 의해 생성된 출력 신호는 제어 시스템 104를 이용하여 전치 보상기 105에 제공된다. 전치 보상기 105는 조정가능한 전기적 특성을 갖는데, 예를 들어, 조정가능한 바이어스 특성 및 파라미터들을 갖는다. 전치 보상기 105는 라인 101로 입력 신호를 수신하고 라인(들) 109로 제어 시스템 104의 출력을 수신한다. 전치 보상기 105의 출력은 증폭기 102에 제공된다. 전치 보상기 105는 대역외 피드백 제어 신호(라인(들) 109상의 신호들)에 따라 선택된 비-선형적인 이득 대 입력 신호 레벨 특성을 갖기 때문에, 증폭 시스템 100이 입력 신호 101에 대하여 실질적으로 선형인 증폭기 출력 전력기 대 입력 신호 전력 전달 특성을 제공할 수 있게 한다. 따라서, 정상상태에서, 라인 103으로 출력되는 신호는 대역외 주파수 성분들이 감소되거나 전혀 없는 라인 101상의 입력 신호의 증폭된 신호이다. 후술하는 바와 같이, 증폭기 102에서의 드리프트의 결과로, 예를 들어, 시스템 100이 다시 정상상태에서 대역외 주파수 성분들이 거의 없거나 전혀 없는 신호를 라인 103으로 출력하도록, 라인 103의 출력 신호의 임의의 대역외 주파수 에너지는 검출되어 제어 시스템 104을 통해 전치 보상기 105에 제공된다.
더욱 상세하게, 제어 시스템 104가 증폭기 102의 출력을 수신하여 전치 보상기 105에 대한 피드백 제어 신호를 라인 109에 생성하는 피드백 루프 107이 제공된다. 제어 시스템 104는 증폭기 102에 의해 생성된 신호를 분석하여 수신된 신호의 대역폭 BW을 갖는 반송 주파수, 여기서는 라인 101상의 입력 신호의 반송 주파수의 위치를 확인하고, 라인 103상의 출력 신호에서 검출된 왜곡 주파수 성분들의 에너지(즉, 대역폭 BW 외의 에너지)에 대한 피드백 제어 신호를 만들어 라인 109로 보낸다. 설명된 실시예에 있어서, 제어 시스템 104는 반송 주파수로부터의 주파수 또는 주파수들 오프셋(예컨대, 반송 주파수로부터 주파수 800 KHz 및 1.25MHz에서)에서의 에너지를 측정함으로써 왜곡 주파수 성분들의 에너지를 측정하는데, 여기서 상기 측정 주파수는 입력 신호의 대역폭 밖이다. 라인 109상의 피드백 제어 신호는 전치 보상기 105의 특성(예컨대, 이득, 및 위상 또는 전치 보상기의 바이어스 포인트)을 조절함으로써 라인 103의 대역외 신호들의 에너지를 제거하기 위해(즉, 감소시키기 위해) 전치 보상기 105에 커플링된다.
도 5를 다시 참조하여 보면, 하나의 실시예에 있어서, 제어 시스템 104는 라인 103상의 증폭 신호를 수신된 신호의 반송 주파수에 의해 기저대역으로 헤테로다인하고 반송 주파수로부터의 하나 이상의 소정의 오프셋에서 라인 103상의 출력신호의 에너지를 측정한다. 도 6a-6c를 참조하면, 라인 101상의 입력 신호의 주파수 스펙트럼 18을 도 6a에 도시하였다. 비-정상상태의, 즉 보정되기 전의 증폭기 102의 비선형 동작에 의해 생성된 아웃-오브 밴드 주파수 성분들 22a, 22b을 갖는 라인 103 상의 출력신호의 주파수 스펙트럼을 도 6b에 도시하였다. 라인 103상의 출력신호를 입력신호의 반송 주파수에 의해 기저대역으로 헤테로다인한 결과로 생성된 주파수 스펙트럼을 도 6c에 도시하였다.
도 6a에 도시된 바와 같이, 라인 101상의 입력신호는 반송 주파수 fc를 중심으로 하고 소정의 대역폭 BW을 갖는다. CDMA 신호의 경우에, BW는 1.25 MHz이다. 도 6b에 도시된 바와 같이, 증폭기 102에 의한 증폭은, 정상 상태 이전에, 라인 103상의 출력신호에 대역외 왜곡 성분들 22a 및 22b을 도입시킨다. 제어 시스템 104는 라인 103상의 증폭된 신호(도 6b)를 기저대역으로 헤테로다인하여, 신호가 도 6c에 도시된 바와 같이, DC(0 주파수)를 중심으로 하게 만든다. 헤테로다인한후, 대역외 왜곡 성분들은 DC로부터 BW/2의 오프셋 보다 큰 주파수에 또는 CDMA 신호의 경우에는 0.625 MHz 이상의 주파수에서 나타난다. 제어 시스템 104는 예를 들어, 0.625 MHz 또는 다른 소정의 주파수 오프셋에서 측정된 에너지의 양에 기초하여 제어 신호들을 만들어 낸다. 즉, 제어 시스템 104는 성분들 22a 및 22b의 대역외 에너지의 양에 기초하여 제어신호들을 생성한다.
더욱 상세하게, 본 발명의 일 실시예를 보면 도 7에는, 제어 시스템 104가 더욱 상세하게 도시하였는데, 상기 제어시스템 104는 라인 103 상의 증폭기 102에 의해 생성된 신호를 헤테로다인하는(여기서, 기저대역으로 끌어내림) 주파수 합성기(frequency synthesizer) 126을 제어하는 마이크로콘트롤러 124를 포함한다. 믹서 106은 주파수 합성기 126의 출력과 라인 103상의 증폭기 출력을 입력받아 자신의 출력을 대역통과 필터 108에 전달하고, 대역 통과 필터는 대역외 왜곡 성분들의 해상도를 증가시키기 위해 헤테로다인된 신호의 대역내 주파수 성분들을 제거한다. 증폭기 110은 필터링된 신호를 수신하여 증폭시킨 후 그의 증폭된 출력을 A/D 컨버터 120에 제공하고, A/D 컨버터의 디지탈 출력은 디지털 신호 처리기(DSP) 122에 전달되어 디지털 신호 분석된다. DSP는 구체적으로 A/D 컨버터로부터의 디지털 입력 신호의 스펙트럼을 분석할 수 있도록 구성되어 있다. 펌웨어 명령들(firmware instructions) 128을 실행하는 마이크로컨트롤러 124는 소정의 오프셋에서의 에너지 측정을 위해 DSP 122에 질의한다. 마이크로컨트롤러 124는 과거 및 현재의 에너지 측정값을 분석하여 전치 보상기 105의 위상 및 이득과 같은 전기적 특성을 조절하는 제어신호를 라인 109으로 출력한다.
도 8을 참조하면, 동작시, 마이크로프로세서 명령들 128은 DSP 122에 현재의 기저대역 신호 중심 주파수로부터의 오프셋에서의 에너지를 설명해 주는 측정 데이터를 질의함으로써 계속적으로 왜곡 레벨을 모니터한다(단계 132). 과거 및 현재의 측정값을 분석함으로써, 현재의 측정 과정이 만족스럽게 진행되는지(즉, 왜곡이 시스템의 소정의 최소 레벨로 감소되었는지)를 확인한 후(단계 134), 마이크로프로세서는 라인 109상에 왜곡 레벨을 감소시키거나 유지시키는 제어신호를 생성한다(단계 136). 라인 109상의 제어신호들은 상이한 전기적 특성들, 예컨대, 전치 보상기의 위상 및 진폭 특성 또는 전치 보상기의 바이어스 특성을 조정하여 라인 103상의 출력 신호에 있는 임의의 대역외 주파수 성분들, 22a 및 22b을 제거한다. 왜곡을 줄이는 과정에는 제어신호의 상이한 많은 조합들에 대한 활발한 실험을 통해 왜곡을 최소화하는 한 세트의 제어신호들을 확인하는 과정이 요구될 수 있다는 사실을 유의해야 한다.
도 7을 참조하면, 라인 109상에 생성되는 제어 신호 이외에, 마이크로컨트롤러 124는 주파수 합성기 126에 의해 믹서 106에 공급된 주파수를 제어하는 명령들도 실행한다. 도 9를 참조하면, 동작시, 마이크로컨트롤러 124는 주파수 합성기 126을 이용하여 반송 주파수 fc를 찾기 위해 주파수 스펙트럼을 점증적으로 주사한다. 마이크로컨트롤러 124는 주파수 합성기 126이 저주파를 생성하도록 세팅함으로써 반송 주파수 fc에 대한 검색을 시작한다(단계 138). 마이크로컨트롤러 124는 DSP 122에게 이 주파수에서 반송파 에너지의 크기를 질의한다(단계 140). 이것은믹서 106의 신호 출력의 DC 측정값에 해당한다. 마이크로컨트롤러 124는 상기 에너지 측정값을 주파수 합성기 126에 의해 생성된 이전에 선택되었던 반송 주파수에서의 에너지 측정값과 비교한다(단계 142). 만약 비교 결과(단계 142) 소정의 대역폭을 갖는 신호의 에너지 특성이 급격하게 증가하였다면(단계 144), 마이크로컨트롤러 124는 주파수 합성기를 이 주파수 또는 이 부근의 주파수로 고정할 수 있다. 비교결과(단계 142) 신호가 나타나지 않는다면(즉, 현재 또는 과거의 에너지 측정값이 매우 작은 경우), 마이크로컨트롤러 124는 주파수 합성기 126에 의해 생성된 주파수를 증가시킬 것이다. 전형적인 CDMA 시스템에서, 주파수 합성기는 50 KHz 폭으로 증가될 것이다. (다른 또는 랜덤한 검색 패턴이 이용될 수도 있다). 할당된 주파수는 항상 일정하게 유지되므로 반송 주파수를 찾는 과정은 동작개시(start-up)시에만 수행할 필요가 있다. 그러나, 검색은 적절한 보정(calibration)을 보장하기 위해 주기적으로 반복된다. 검색의 결과는 장치가 동작개시할 때마다 검색할 필요가 없도록 하기 위해 저장될 수도 있다. 마이크로컨트롤러 124의 명령들은 CDMA 신호 이외의 다른 신호들을 검색하도록 변화될 수 있다.
본 발명의 다른 실시예를 설명한 도 10을 참조하면, 제어시스템 104(여기서는 제어시스템 104'라 한다)는 증폭 시스템의 왜곡을 감소시키기 위한 다른 구성을 갖고 있다. 제어시스템 104'는 라인 101상의 원래의 입력 신호(도 6a)와 비-정상상태에서, 증폭기 102에 의해 도입된 왜곡 성분들을 포함하는 라인 103상의 증폭기 출력(도 6b) 신호를 모두 수신한다. 라인 101상의 원래 입력 신호와 왜곡성분들을 가질 수 있는 라인 103상의 신호를 믹싱함으로써, 제어 시스템 104'는 입력신호의 반송 주파수 fc를 측정하기 위해 주파수 스펙트럼을 주사하지 않고도, 신속하게 라인 103상의 증폭된 신호를 기저대역으로 헤테로다인할 수 있다. 즉, 라인 101상의 입력 신호의 반송 주파수에 대한 검색 대신에, 입력 신호 자체가 호모다인 배열에서 믹서 106'(도 12)에 대한 신호로 기능한다. 따라서, 어떤 경우든, 제어시스템 104'는 믹서 106' 및 저역필터 108에 의해 제공되는 바와 같은 자동적인 호모다이닝, 믹싱 및 필터링에 의해, 대역폭(BW)내의 주파수, 여기서는 수신된 신호의 중심 주파수의 위치를 확인하게 한다(도 12). 그러나, 이러한 방식으로 신호를 믹싱하는 것은 제어 시스템에 의해 이용되는 믹서에 압박을 가한다.
더욱 상세하게, 많은 믹서들은 왜곡 없이 신호를 승산하기 위해 에너지의 임계량에 의존한다. 예를 들어, 다이오드 믹서에서는 그의 두 개의 입력 신호들의 에너지 가운데 하나라도 믹서 다이오드들을 그들의 선형 구간에서 동작시키는데 요구되는 레벨 밑으로 떨어지면 출력 신호에 왜곡이 발생한다. CDMA 신호를 포함하는 많은 신호들은 때로 이러한 최소 에너지를 제공하지 못하므로, 왜곡을 초래한다.
도 11을 참고하면, 35 길버트 셀 믹서(35 Gilbert Cell mixer)와 같은 다수의 믹서들은 입력 신호의 에너지가 거의 없는 경우에도 선형으로 동작한다. 도시된 바와 같이, 길버트 셀 믹서 106'는 선형 동작 구간으로 바이어스된 4개의 쿼드런트 멀티플라이어로 구성된 능동장치(active device)들을 포함한다. 이러한 능동장치들은 두 개의 차동증폭기들 172a-172b 및 174a-174b를 구동하는 차동증폭기176a-176b를 형성한다. 라인 107 상의 믹서 출력은 필터 108에서 이용될 수 있다.
도 12에 도시된, 호모다이닝 믹서 106'를 이용하는, 증폭 시스템 101'는 할당된 주파수 대역 및 반송 주파수를 갖는 수신된 신호의 주파수 밴드의 에너지를 측정한다. 시스템 101'는 믹서가 저입력 신호 레벨을 처리할 수 있도록 하기 위해 선형 동작 구간으로 바이어스된 4개의 쿼드런트 멀티플라이어로 구성된 능동장치들을 갖는 믹서 106'를 구비한다. 믹서 106'는 한 쌍의 신호들을 수신하는데, 하나는 수신된 신호이고(즉, 라인 101 상의 원래의 입력 신호) 다른 하나는 커플러 103"로부터의 라인 103 상의 출력의 일부분인 라인 103'상의 신호이다. 믹서 106'의 출력은 믹서 106(도 7)의 출력이 그랬던 것처럼 제어 시스템 104'의 나머지 성분들에 의해 처리되는데, 상기 제어시스템 104'는 도 7과 관련하여 위에서 설명한 바와 같이 기저대역 반송파(중심) 주파수로부터의 소정의 오프셋에서 주파수 밴드의 에너지를 검출한다. 도 7 및 도 12에 설명된 다른 실시예에 있어서는, DSP 122(및 그의 관련 회로소자)는 각각 중심 주파수로부터의 선택된 오프셋에 있는 신호들만 통과시키도록 되어 있는 대역통과 필터들로 대체될 수 있다는 사실을 유의해야 한다. 다른 회로소자가 각 필터로부터의 에너지를 측정하여 그 데이터를 마이크로프로세서에 제공할 수 있다.
도 13에서, 4개의 쿼드런트 선형 멀티플라이어(즉, 믹서)들의 이용은 다이내믹 레인지(dynamic range) 문제를 야기할 수 있다. 그러나, 대역외 왜곡 성분들을 분리하기 위한 대역내 주파수들의 소거는 믹서의 다이내믹 유효 레인지(dynamiceffective range)를 증가시킬 수 있다. 따라서, 소거 네크워크(cancellation network) 146은, 마이크로프로세서의 제어하에서, 이러한 분리 기능(isolation function)을 수행하여 실제로 믹서의 다이내믹 레인지를 증가시킨다. 소거 네트워크 146의 동작 및 구성은 도 14 및 도 15에서 설명하였다.
도 14는 소거 네트워크 146의 일실시예를 도시한 것이다. 상기 소거 네트워크 146은 전압조정가능한 이상기(phase shifter) 150과 전압 조정가능한 감쇠기(attenuator) 148를 이용하여 라인 103상의 증폭기 출력 신호에서 대역내 주파수 성분들을 소거한다. 마이크로컨트롤러 124는 이상기 150 및 감쇠기 148를 조정하여 라인 101상의 원래의 입력 신호(도 6a)의 위상을 180°변화시켜 커플러 149a로부터의 라인 103상의 신호 중의 대역내 주파수 성분들을 제거한다. 상기 대역내 주파수 성분들은 커플러 149를 이용하여 가변 감쇠기 148의 출력에 커플링된다. 마이크로컨트롤러 124는 대역내 신호 소거가 최고 수준에 이를 때까지 이상기 150 및 감쇠기 148을 반복적으로 조정할 수 있다.
도 15를 참고하면, 소거 네트워크의 다른 실시예 146'는 본 발명이 속하는 기술분야에서 믹서의 다이내믹 레인지를 효과적으로 증가시키는 것으로 알려진, 자동 이득 조절 소자(AGC) 158을 이용한다. AGC 158은 믹서 106'의 저역 변환 출력(down converted output)이 라인 159a상의 입력의 선형 함수(linear function)이고 소거 네트워크 146'에 대한 입력의 상승 함수(multiplicative function)가 되지 않도록 라인 159 상의 믹서 106'의 국부 발진기(LO) 입력을 일정하게 유지하도록 증폭기 156을 제어한다. AGC 158은 또한 증폭기 154 및 156의 출력들을 매치시킨다.위상 및 이득 네트워크 160은 마이크로컨트롤러 124가 믹서 106'에 입력되는 신호를 조정하게 하여 다이내믹 레인지를 증가시킨다.
제어시스템 104 및 104'는 전치 보상기 105 이외의 조정가능한 특성을 갖는 매우 다양한 증폭 시스템 네트워크들을 제어할 수 있다. 예를 들어, 특히, 각각 도 5 및 도 12에 대응되는 도 16 및 17을 참조하면, 제어시스템 104 및 104'는 증폭기의 바이어스 포인트(들)를 변화시킴으로써 증폭기의 증폭 특성을 제어할 수 있다. 전치 보상 회로(predistorter circuit)는 도시하지 않았지만, 원치않는 왜곡을 더 감소시키기 위해서 이용될 수 있다. 전문 내용이 본원에 참고자료로 첨부된, 1998년 8월 8일 출원되어 동시에 계류중인 미국특허원 제 09/057,380호에 설명된 바와 같이, 시간이 많이 경과되면(예컨대, 수백 시간) 증폭기는 자주 동작 바이어스 전압상에 드리프트를 나타낸다. 드리프트를 보이는 증폭기에 의한 증폭은 신호에 대역외 왜곡 성분을 포함시킬 수 있다. 제어시스템 104 및 104'는 증폭기의 바이어스 전류 드리프트를 보상하기 위해, 대역외 주파수 에너지에 기초하여 증폭기의 바이어스를 제어하는 제어 신호를 만들어 낼 수 있다. 이러한 보상 방법은 MOSFET 장치, 특히 게이트 바이어스가 중요한 횡형 MOSFET(lateral MOSFET)에 특히 유용하다.
또한 도 18 및 19를 참조하면, 제어시스템 104 및 104'는 피드포워드 네트워크 160의 특성을 조정함으로써 왜곡을 감소시킬 수도 있다. 도 16 및 17에서 설명한 바와 같이, 전치 보상 회로는 예컨대, 마이크로프로세서의 제아하에서 원치않는 왜곡 성분들을 추가로 감소시키기 위해 유리하게 이용될 수 있다. 도 20에 대역내 주파수 성분들과 대역외 주파수 성분들을 갖는 A/B급 증폭기 102를 통과한 후 라인 101상의 입력 신호의 대역외 주파수 성분들을 감소시키는 증폭 시스템 161을 도시하였다. 상기 증폭 시스템은 한 쌍의 신호들을 수신하는 결합기 162를 갖는 피드포워드 네트워크 160을 포함한다: 라인 161상의 제 1 신호(도 6a)는 대역내 주파수 성분들을 갖는 지연 소자 161a로부터의 신호이고, 라인 163상의 제 2의 신호(도 6b)는 대역내 주파수 성분들과 대역외 주파수 성분들을 모두 갖는 증폭기 출력에 커플링된 신호이다. 선택적으로 결합기 162는 제 2 신호로부터 제 1신호를 빼서 대역외 주파수 성분들만을 갖는 신호를 생성할 수 있다. 가변 이득-위상 네트워크 164, 166은 결합기 162의 출력을 수신하여 그의 출력을 에러 증폭기 168에 제공한다. 증폭기 168은 대역외 주파수 성분들을 증폭시킨다. 제 2의 결합기 170은 증폭기 168의 출력(즉, 180°쉬프트된 대역외 왜곡 성분들을 갖는 신호)을 대역외 및 대역내 주파수 성분들을 모두 갖는, 지연 소자 169로부터의 신호에 더한다. 이상적으로, 결합기 170은 본 발명이 속하는 기술분야에 잘 알려진 바와 같이 대역외 왜곡 성분들이 거의 없는 증폭된 신호를 만들어낸다.
그러나, 위에서 설명한 바와 같이, 피드포워드 네트워크 160 성분들 및 증폭기의 시간의 경과에 따른 변화는 왜곡을 감소시킴에 있어서 피드포워드 네트워크의 효율성을 떨어뜨릴 수 있다. 따라서, 결합기 170의 출력은 부분적으로 커플러 171에 의해 제어 시스템 104를 갖는 피드백 루프에 커플링된다. 제어시스템 104는 앞서 설명한 바와 같이, 대역외 주파수 성분들의 에너지를 검출하여 이러한 대역외주파수 성분들에서 측정된 에너지와 관련된 피드백 제어 신호를 생성한다.본 실시예에서 피드백 제어 신호들은 커플링되고 대역외 주파수 성분들에 따라서 이득-위상 네트워크 164, 166의 특성을 조정한다.
전술한 바와 같이, 도 5 및 도 12에 도시된 바와 같은 전치 보상 회로는 예컨대 도 20의 마이크로프로세서 122의 제어하에서 원치않는 왜곡 성분들을 추가로 감소시키기 위해 유리하게 이용될 수 있다. 또한, 예시적인 실시예 도 19 및 20과 관련하여, 마이크로프로세서 122는 전치 보상기, 주증폭기 102, 이득-위상 회로 또는 증폭된 출력 신호의 왜곡을 감소시키는 기타 장치들의 바이어스 파라미터를 조정하기 위해 이용될 수 있다.
도 21을 참조하면, 제어시스템 104 또는 104'는 증폭기 시스템의 여러 가지 구성요소들을 제어하여 전체적으로 왜곡이 감소된 증폭 출력 신호를 만들어 낸다. 도시된 바와 같이, 제어시스템 104는 전치보상기 105, 주증폭기 102의 바이어스 포인트 및 피드포워드 네트워크의 특성을 제어한다. 따라서, 상이한 개개의 증폭 시스템 네트워크(예를 들어, 전치보상기)들은 결합되어 대역외 주파수 성분들에서 검출된 에너지에 따라 제어시스템에 의해 제어될 수 있는 특성을 갖는 대형 네트워크(즉, 전치보상기, 및 증폭기 및 피드포워드 네트워크)을 형성한다.
본원의 설명 전반에서 라인 101 상의 입력 신호는 사전에 알려지지 않은 반송 주파수를 갖는 단일 채널, 대역제한 신호라고 암묵적으로 가정하였다. 예컨대 도 7 및 20과 관련하여 설명된 왜곡 보상 회로는 입력 신호가 각 채널이 대역 제한 신호를 갖는 다-채널 신호인 경우에도 이용될 수 있다. 다-채널 입력이 이용되는 경우에, 보상 시스템은 다른 채널(들)이 존재하지 않는 것처럼, 하나의 채널을 찾아 해당 채널에 대한 대역외 주파수 성분들을 최소화한다. 이어서, 하나의 채널에 대해 이용된 세팅이 모든 채널들에 대해 이용된다.
따라서 도 7 및 도 20의 실시예의 동작 구조 및 동작 방법은 동일하다. 마이크로프로세서 124에 의해 형성된 주파수 발생기 126 서치 패턴이 단일 채널의 경우와 동일하도록, 예컨대, 선형 또는 랜덤 소인(random sweep)이 되도록 채널을 최소화하는 것은 어렵지 않을 것으로 생각된다.
또한, 본원에 개시된 실시예 부가, 삭제 및 기타의 변형들은 본 발명이 속하는 기술분야의 실무자들에게 자명할 것이고 첨부된 특허청구범위의 정신 및 범위내에 포함될 것이다.
본 발명의 증폭 시스템은 반송 주파수를 갖는 RF 신호의 대역외 주파수 성분들을 감소시킴으로써 증폭기에 의한 왜곡을 감소시킬 수 있는 효과를 제공한다.

Claims (5)

  1. 증폭 RF 입력 신호의 대역외 주파수 성분을 감소시키는 장치에 있어서, 상기 증폭 신호는 대역내 주파수 성분(18) 및 대역외 주파수 성분(22a, 22b)을 갖고, 상기 입력 신호(101)는 대역내 주파수 성분을 가지며, 이러한 장치는 지연 입력 신호 및 상기 증폭 신호를 수신하고, 이러한 장치는:
    (A)(i) 입력 신호 및 증폭 신호에 커플링되는 제 1 결합기(162);
    (ii) 제 1 및 제 2 제어 신호에 의해 제어되는 가변 이득-위상 네트워크(164, 166); 및
    (iii) 상기 가변 이득-위상 네트워크의 출력단에 접속된 에러 증폭기에 있어서, 상기 에러 증폭기(168)는 상기 네크워크의 출력을 증폭하고 상기 증폭 출력이 제 2 결합기로 전송되며, 제 2 결합기(170)는 상기 증폭 신호의 지연 버전을 제 2 입력으로 수신하는 에러 증폭기를 포함하는 피드포워드 네트워크(160); 및
    (B) 증폭 신호 내 대역외 주파수 성분에 따라 가변 이득-위상 네트워크의 이득 및 위상을 조정하는 제 2 결합기의 출력단에 커플링된 피드백 루프(104)를 포함하고,
    상기 피드백 루프는, 마이크로프로세서(122)와; 상기 마이크로프로세서에 따라 반응하는 주파수 생성기(126)와; 제 2 결합기 출력에 커플링된 제 1 입력 및 주파수 생성기(126)에 커플링된 제 2 입력을 갖는 혼합기(106), 및 적어도 하나의 선택된 대역통과 주파수에 있어서 대역외 에너지를 측정하는 대역통과 필터(108) 및 아날로그-디지털 변환기(120)를 포함하는 필터링 및 분석 회로를 포함하며;
    상기 마이크로프로세서는 상기 필터링 및 분석 회로에 반응하여, 상기 주파수 생성기 출력을 선택된 주파수 대역을 따라 소인하여 상기 입력 신호의 반송 주파수를 발견하고, 그후에 증폭 신호 내에 존재하는 대역외 주파수 성분의 에너지를 줄이는 것을 특징으로 하는 증폭 RF 입력 신호의 대역외 주파수 성분을 감소시키는 장치.
  2. 삭제
  3. 제 1 항에 있어서,
    상기 피드백 루프(104)는 신호의 할당된 대역폭의 위치를 파악하는 구성요소를 갖는 제어 시스템을 포함하는 것을 특징으로 하는 증폭 RF 입력 신호의 대역외 주파수 성분을 감소시키는 장치.
  4. 제 1 항에 있어서,
    상기 입력 신호는 CDMA 신호를 포함하는 것을 특징으로 하는 증폭 RF 입력 신호의 대역외 주파수 성분을 감소시키는 장치.
  5. 증폭 RF 입력 신호의 대역외 주파수 성분을 감소시키는 장치에 있어서, 상기 입력 신호는 대역내 주파수 성분을 갖고, 상기 증폭 신호는 대역내 주파수 성분 및 대역외 주파수 성분을 가지며, 이러한 장치는 대역내 주파수 성분을 갖는 지연 입력 신호를 수신하고, 이러한 장치는:
    (A)(i) 지연 입력 신호 및 증폭 신호에 연결되는 제 1 결합기(162)와;
    (ii) 제 1 및 제 2 제어 신호에 의해 제어되고 상기 결합기의 출력단에 접속되는 가변 이득-위상 네트워크(164, 166); 및
    (iii) 상기 가변 이득-위상 네트워크의 출력단에 접속된 에러 증폭기로서, 상기 에러 증폭기는 제 2 결합기(170)에 접속된 출력단을 갖는 에러 증폭기(168)를 포함하는 피드포워드 네트워크(160)를 포함하고;
    여기서 상기 제어 신호가 에러 증폭기의 출력단이 증폭 신호의 지연 버전으로 커플링될 때 증폭 신호의 대역외 주파수 성분을 감소하도록 동작하며;
    (C) 대역외 주파수 성분 신호를 수신하고 신호를 기저대역까지 호모다인하여, 상기 신호의 대역외 주파수 성분 내 에너지를 검출하여 제어신호를 생성하는 제어 시스템으로서, 상기 제어 신호는 상기 이득-위상 네트워크에 상기 피드백 루프로부터 커플링되어 출력 신호 내 대역외 주파수 성분에 따라 이득-위상 네트워크의 특성을 조정하고, 상기 에러 증폭기의 결합된 출력 및 상기 입력 신호의 반송 주파수를 위치시키기 위한 상기 증폭된 신호에 반응하는 제어기를 갖는 제어 시스템을 포함하는 피드백 루프를 포함하는 것을 특징으로 하는 증폭 RF 입력 신호의 대역외 주파수 성분을 감소시키는 장치.
KR10-1999-0045114A 1998-10-19 1999-10-18 마스크 검출 보상을 포함하는 피드포워드 증폭 시스템 KR100382772B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US09/174,640 1998-10-19
US09/174,640 US6144255A (en) 1998-10-19 1998-10-19 Feedforward amplification system having mask detection compensation
US9/174,640 1998-10-19

Publications (2)

Publication Number Publication Date
KR20000029152A KR20000029152A (ko) 2000-05-25
KR100382772B1 true KR100382772B1 (ko) 2003-05-09

Family

ID=22636923

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-1999-0045114A KR100382772B1 (ko) 1998-10-19 1999-10-18 마스크 검출 보상을 포함하는 피드포워드 증폭 시스템

Country Status (5)

Country Link
US (1) US6144255A (ko)
EP (1) EP0996222B1 (ko)
KR (1) KR100382772B1 (ko)
CA (1) CA2286531C (ko)
FI (1) FI116495B (ko)

Families Citing this family (29)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6493543B1 (en) * 1998-10-19 2002-12-10 Powerwave Technologies, Inc. Multichannel amplification system using mask detection
ATE522023T1 (de) 2000-01-07 2011-09-15 Powerwave Technologies Inc Trägerunterdrückungsmechanismus für einen abtastdetector zum messen und korrigieren der verzerrung des hf-leistungsverstärkers
US6384681B1 (en) * 2000-01-07 2002-05-07 Spectrian Corporation Swept performance monitor for measuring and correcting RF power amplifier distortion
US6525589B1 (en) * 2000-07-05 2003-02-25 Cirrus Logic, Inc. Application of a conditionally stable instrumentation amplifier to industrial measurement
US6359508B1 (en) 2000-08-17 2002-03-19 Spectrian Corporation Distortion detection apparatus for controlling predistortion, carrier cancellation and feed-forward cancellation in linear RF power amplifiers
US20020146996A1 (en) * 2001-03-06 2002-10-10 Bachman Thomas A. Scanning receiver for use in power amplifier linearization
US6829471B2 (en) 2001-03-07 2004-12-07 Andrew Corporation Digital baseband receiver in a multi-carrier power amplifier
JP2002290157A (ja) * 2001-03-27 2002-10-04 Mobile Communications Tokyo Inc 高周波電力増幅装置
US6420929B1 (en) 2001-08-23 2002-07-16 Thomas Ha N way cancellation coupler for power amplifier
US6700442B2 (en) * 2001-11-20 2004-03-02 Thomas Quang Ha N way phase cancellation power amplifier
US6812786B2 (en) 2002-04-11 2004-11-02 Andrew Corporation Zero-bias bypass switching circuit using mismatched 90 degrees hybrid
US6700439B2 (en) 2002-04-11 2004-03-02 Andrew Corporation Zero-bias bypass switch
KR20040017167A (ko) * 2002-08-20 2004-02-26 알에프코어 주식회사 알에프 선형 전력 증폭기
WO2004054101A1 (en) * 2002-12-09 2004-06-24 Motorola, Inc. Decision feed forward equalizer system and method
CN100521524C (zh) * 2002-12-09 2009-07-29 飞思卡尔半导体公司 判决前馈均衡器系统和方法
US7038540B2 (en) * 2003-02-14 2006-05-02 Powerwave Technologies, Inc. Enhanced efficiency feed forward power amplifier utilizing reduced cancellation bandwidth and small error amplifier
US7403573B2 (en) * 2003-01-15 2008-07-22 Andrew Corporation Uncorrelated adaptive predistorter
US7729668B2 (en) 2003-04-03 2010-06-01 Andrew Llc Independence between paths that predistort for memory and memory-less distortion in power amplifiers
US7259630B2 (en) * 2003-07-23 2007-08-21 Andrew Corporation Elimination of peak clipping and improved efficiency for RF power amplifiers with a predistorter
US6963242B2 (en) * 2003-07-31 2005-11-08 Andrew Corporation Predistorter for phase modulated signals with low peak to average ratios
US7023273B2 (en) * 2003-10-06 2006-04-04 Andrew Corporation Architecture and implementation methods of digital predistortion circuitry
US7269039B2 (en) * 2005-08-19 2007-09-11 Honeywell International Inc. Method and device for producing rectifier gating signals using feed forward control
US8036260B2 (en) 2007-08-30 2011-10-11 Freescale Semiconductor, Inc. System and method for equalizing an incoming signal
FI20075690A0 (fi) * 2007-10-01 2007-10-01 Nokia Corp Signaalin esivääristäminen radiolähettimessä
DE102008052172B4 (de) 2008-10-17 2014-01-23 Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung e.V. Vorrichtung zum Erzeugen eines Korrektursignals
US9031567B2 (en) 2012-12-28 2015-05-12 Spreadtrum Communications Usa Inc. Method and apparatus for transmitter optimization based on allocated transmission band
US8995932B2 (en) * 2013-01-04 2015-03-31 Telefonaktiebolaget L M Ericsson (Publ) Transmitter noise suppression in receiver
US9077440B2 (en) * 2013-01-04 2015-07-07 Telefonaktiebolaget L M Ericsson (Publ) Digital suppression of transmitter intermodulation in receiver
US10826440B2 (en) * 2018-12-28 2020-11-03 Motorola Solutions, Inc. Extended operational bandwidth amplifiers with fractional instantaneous bandwidth feed forward correction

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5130663A (en) * 1991-04-15 1992-07-14 Motorola, Inc. Feed forward amplifier network with frequency swept pilot tone
US5485120A (en) * 1994-07-28 1996-01-16 Aval Communications Inc. Feed-forward power amplifier system with adaptive control and control method
AU7462896A (en) * 1995-08-23 1997-03-19 Motorola, Inc. Wideband power amplifier control systems
DE19650388A1 (de) * 1996-12-05 1998-06-18 Bosch Gmbh Robert Schaltung zur Linearisierung eines Verstärkers
US5808512A (en) * 1997-01-31 1998-09-15 Ophir Rf, Inc. Feed forward amplifiers and methods
US5923214A (en) * 1997-12-17 1999-07-13 Motorola, Inc. Feedforward amplifier network with swept pilot tone for reducing distortion generated by a power amplifier
US5912586A (en) * 1997-12-23 1999-06-15 Motorola, Inc. Feed forward amplifier with digital intermodulation control

Also Published As

Publication number Publication date
FI116495B (fi) 2005-11-30
KR20000029152A (ko) 2000-05-25
US6144255A (en) 2000-11-07
EP0996222B1 (en) 2004-01-02
EP0996222A1 (en) 2000-04-26
CA2286531A1 (en) 2000-04-19
CA2286531C (en) 2009-05-19
FI19992242A (fi) 2000-04-19

Similar Documents

Publication Publication Date Title
KR100382772B1 (ko) 마스크 검출 보상을 포함하는 피드포워드 증폭 시스템
US6118339A (en) Amplification system using baseband mixer
CA2286536C (en) Multichannel amplification system using mask detection
US6147555A (en) Amplification system having mask detection
KR100429962B1 (ko) 마스크 검출 및 바이어스 보상을 포함하는 증폭 시스템
US6829471B2 (en) Digital baseband receiver in a multi-carrier power amplifier
US6384681B1 (en) Swept performance monitor for measuring and correcting RF power amplifier distortion
KR100369416B1 (ko) 스위프 파일럿 톤을 갖는 피드포워드 증폭기 네트워크
EP0541789B1 (en) Feed forward amplifier network with frequency swept pilot tone
US6408168B1 (en) Receiver with automatic gain control circuit
EP1529339A2 (en) Intermodulation product cancellation circuit
AU775816B2 (en) Intermodulation product cancellation circuit
KR100399691B1 (ko) 위상 및 시간 변조를 이용한 피드 포워드 보상
WO1999045639A1 (en) Feed forward amplifier
JPH09153828A (ja) マルチキャリア共通増幅器
WO2000049711A1 (en) Distortion control
Braithwaite Positive feedback pilot generation and detection for use in feedforward loop control

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120413

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20130329

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20140911

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20170330

Year of fee payment: 15

LAPS Lapse due to unpaid annual fee