KR100363329B1 - Liquid cystal display module capable of reducing the number of source drive ic and method for driving source lines - Google Patents

Liquid cystal display module capable of reducing the number of source drive ic and method for driving source lines Download PDF

Info

Publication number
KR100363329B1
KR100363329B1 KR1020000035400A KR20000035400A KR100363329B1 KR 100363329 B1 KR100363329 B1 KR 100363329B1 KR 1020000035400 A KR1020000035400 A KR 1020000035400A KR 20000035400 A KR20000035400 A KR 20000035400A KR 100363329 B1 KR100363329 B1 KR 100363329B1
Authority
KR
South Korea
Prior art keywords
source
drive
lines
gate
source lines
Prior art date
Application number
KR1020000035400A
Other languages
Korean (ko)
Other versions
KR20020000606A (en
Inventor
이규수
박진혁
박진호
Original Assignee
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사 filed Critical 삼성전자 주식회사
Priority to KR1020000035400A priority Critical patent/KR100363329B1/en
Publication of KR20020000606A publication Critical patent/KR20020000606A/en
Application granted granted Critical
Publication of KR100363329B1 publication Critical patent/KR100363329B1/en

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3666Control of matrices with row and column drivers using an active matrix with the matrix divided into sections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only

Abstract

여기에 개시된 액정 디스플레이(LCD) 모듈은, 스위칭 제어 신호들에 응답해서, 소스 라인들 가운데 일군의 소스 라인들과 타군의 소스 라인들을 차례대로 소스 드라이브 IC의 출력단들과 연결하는 스위칭 수단을 포함한다. 소스 드라이브 IC는 게이트 드라이브 IC에 의해 소정의 게이트 라인이 활성화되어 있는 동안, 상기 일군의 소스 라인들로 제공하기 위한 데이터와 상기 타군의 소스 라인들로 제공하기 위한 데이터를 차례대로 출력한다. 이와 같은 소스 드라이브 IC는 하나의 출력단을 통해 K 개의 소스 라인들을 구동할 수 있다. 따라서, LCD 모듈에서 요구되는 소스 드라이브 IC는 종래에 비해 1/K로 감소된다. 이는 LCD 모듈의 생산 비용을 감소시킨다.The liquid crystal display (LCD) module disclosed herein includes switching means for connecting a group of source lines and another group of source lines, in turn, with output terminals of the source drive IC in response to switching control signals. . The source drive IC sequentially outputs data for providing to the group of source lines and data for providing to the other group of source lines while a predetermined gate line is activated by the gate drive IC. Such a source drive IC can drive K source lines through one output terminal. Therefore, the source drive IC required in the LCD module is reduced to 1 / K in comparison with the prior art. This reduces the production cost of the LCD module.

Description

소스 드라이브 아이씨의 개수가 감소된 액정 디스플레이 모듈 및 소스 라인들을 구동하는 방법{LIQUID CYSTAL DISPLAY MODULE CAPABLE OF REDUCING THE NUMBER OF SOURCE DRIVE IC AND METHOD FOR DRIVING SOURCE LINES}LIQUID CYSTAL DISPLAY MODULE CAPABLE OF REDUCING THE NUMBER OF SOURCE DRIVE IC AND METHOD FOR DRIVING SOURCE LINES}

본 발명은 액정 디스플레이(Liquid Crystal Display; LCD) 모듈에 관한 것으로, 좀 더 구체적으로는 액정 디스플레이 모듈을 구동시키기 위한 소스 드라이브 IC의 개수를 줄일 수 있는 액정 디스플레이 모듈 및 소스 라인들을 구동하는 방법에 관한 것이다.The present invention relates to a liquid crystal display (LCD) module, and more particularly to a method of driving a liquid crystal display module and a source line that can reduce the number of source drive ICs for driving the liquid crystal display module. will be.

도 1은 호스트 시스템과 TFT-LCD(Thin Film Transistor Liquid Crystal Display) 모듈의 일반적인 관계를 보여주기 위한 도면이다. 도 1을 참조하면, LCD 모듈(20)은 호스트 시스템(10)의 그래픽 컨트롤러(12)로부터 제공되는 컬러 데이터(Red; R, Green; G, Blue; B), 수평 동기 신호(Hsync), 수직 동기 신호(Vsync), 그리고 도트 클럭 신호(DCLK)를 받아들여 LCD 패널(40)에 컬러 영상을 표시한다.FIG. 1 is a diagram illustrating a general relationship between a host system and a thin film transistor liquid crystal display (TFT-LCD) module. Referring to FIG. 1, the LCD module 20 includes color data Red; R, Green; G, Blue; B, horizontal sync signal Hsync, and vertical provided from the graphics controller 12 of the host system 10. A color image is displayed on the LCD panel 40 by receiving the synchronization signal Vsync and the dot clock signal DCLK.

상기 LCD 모듈(20)은 계조(gray) 전압 발생부(22), 타이밍 컨트롤러(timingcontroller; 24), 다수 개의 게이트 드라이브 IC들(gate drive Integrated Circuits; 26A ~ 26C), 소스 드라이브 IC들(source drive Integrated Circuits; 28A ~ 28D), 그리고 LCD 패널(40)로 구성된다.The LCD module 20 includes a gray voltage generator 22, a timing controller 24, a plurality of gate drive integrated circuits 26A to 26C, and source drive ICs. Integrated Circuits (28A ~ 28D), and the LCD panel 40.

타이밍 컨트롤러(24)는 호스트 시스템(10)의 그래픽 컨트롤러(12)에서 제공된 컬러 데이터(R, G, B)들을 상기 게이트 드라이브 IC들(26A ~ 26C) 및 상기 소스 드라이브 IC들(28A ~ 28D)에서 요구하는 타이밍에 맞도록 조절하여 출력한다. 또한, 타이밍 컨트롤러(24)는 상기 게이트 드라이브 IC들(26A ~ 26C) 및 상기 소스 드라이브 IC들(28A ~ 28D)을 제어하기 위한 제어 신호들(예를 들면, 스타트 수평 신호, 로드 신호, 게이트 클럭, 스타트 수직 신호, 라인 반전 신호, 게이트 온 인에이블 신호 등)을 출력한다.The timing controller 24 stores the color data R, G, and B provided by the graphic controller 12 of the host system 10 in the gate drive ICs 26A to 26C and the source drive ICs 28A to 28D. Adjust the output to meet the timing required by the controller. The timing controller 24 also controls signals (eg, start horizontal signal, load signal, gate clock) for controlling the gate drive ICs 26A to 26C and the source drive ICs 28A to 28D. A start vertical signal, a line inversion signal, a gate on enable signal, and the like.

계조 전압 발생부(22)는 소스 드라이브 IC들(28A ~ 28D)로 m-계조에 대응하는 전압들(V1 ~ Vm)들을 제공한다. 예를 들어, 호스트 시스템(10)의 그래픽 컨트롤러(12)로부터 제공되는 컬러 데이터(R, G, B) 각각이 6-비트인 경우, LCD 패널(40)은 26에 대응하는 64-계조를 표시할 수 있고 이 때, 상기 계조 전압 발생부(22)는 64-계조에 대응하는 전압들(V1 ~ V64)을 발생해야 한다.The gray voltage generator 22 provides the voltages V1 to Vm corresponding to the m-gray levels to the source drive ICs 28A to 28D. For example, when each of the color data R, G, and B provided from the graphics controller 12 of the host system 10 is 6-bit, the LCD panel 40 produces 64-gradations corresponding to 2 6 . In this case, the gray voltage generator 22 should generate voltages V1 to V64 corresponding to 64-gradations.

게이트 드라이브 IC(26A)는 타이밍 컨트롤러(24)로부터 제공되는 제어 신호에 응답해서 게이트 라인들을 순차적으로 하나씩 활성화시키기 위한 전압들을 출력한다. 게이트 드라이브 IC(26A)는 자신과 연결된 게이트 라인들을 모두 활성화시킨 후에는 캐리 신호(GC1)를 발생하여 다음 게이트 드라이브 IC(26B)가 동작을 시작하도록 제어한다. 이러한 방법으로 LCD 패널(40)의 모든 게이트 라인들은 순차적으로 하나씩 활성화된다.The gate drive IC 26A outputs voltages for sequentially activating the gate lines one by one in response to a control signal provided from the timing controller 24. After activating the gate lines connected thereto, the gate drive IC 26A generates a carry signal GC1 to control the next gate drive IC 26B to start operation. In this way, all the gate lines of the LCD panel 40 are activated one by one in sequence.

소스 드라이브 IC(28A)의 상세한 블럭도가 도 2에 도시되어 있다. 도 2를 참조하면, 상기 소스 드라이브 IC(28A)는 쉬프트 레지스터(shift register; 30), 디지털/아날로그 컨버터(digital analog converter; 32), 그리고 출력 버퍼(34)를 포함한다.A detailed block diagram of the source drive IC 28A is shown in FIG. 2, the source drive IC 28A includes a shift register 30, a digital / analog converter 32, and an output buffer 34. Referring to FIG.

쉬프트 레지스터(30)는 타이밍 컨트롤러(24)로부터 제공되는 컬러 데이터(R, G, B)를 차례대로 쉬프트시켜가며 저장한다. 디지털/아날로그 컨버터(32)는 상기 계조 전압 발생부(22)로부터 제공되는 아날로그 전압들(V0 ~ Vm) 가운데 상기 쉬프트 레지스터(30)에 저장된 각각의 디지털 데이터에 대응하는 아날로그 전압을 출력한다. 출력 버퍼(34)는 상기 디지털/아날로그 컨버터(32)로부터 제공된 데이터들(D0 ~ Dn)을 래치하고 있다가 로드 신호(TP)에 응답해서 LCD 패널(40)의 소스 라인들로 제공한다.The shift register 30 shifts and stores the color data R, G, and B provided from the timing controller 24 in order. The digital / analog converter 32 outputs an analog voltage corresponding to each digital data stored in the shift register 30 among the analog voltages V0 to Vm provided from the gray voltage generator 22. The output buffer 34 latches the data D0 to Dn provided from the digital / analog converter 32 and provides them to the source lines of the LCD panel 40 in response to the load signal TP.

도 1 및 도 2를 참조하면, 소스 드라이브 IC(28A) 내의 쉬프트 레지스터(30)에 데이터가 다 채워지면 상기 쉬프트 레지스터(30)는 캐리 신호(SC1)를 출력하여 다음 소스 드라이브 IC(28B)로 제공한다. 다음 소스 드라이브 IC(28B)는 캐리 신호(SC1)가 입력되면 데이터 쉬프트 동작을 수행한다. 이렇게 해서 모든 소스 드라이브 IC들(28A ~ 28D) 내에 데이터가 다 채워지면, 각각의 소스 드라이브 IC에 구비된 디지털/아날로그 컨버터들이 변환 동작을 수행한다. 디지털/아날로그 변환 동작이 완료된 후 상기 로드 신호(TP)가 입력되면 상기 소스 드라이브 IC들(28A ~28D)은 소스 라인들로 동시에 데이터를 제공한다. 이러한 방법에 의해서 LCD 패널(30)의 소스 라인들이 구동된다.1 and 2, when data is filled in the shift register 30 in the source drive IC 28A, the shift register 30 outputs a carry signal SC1 to the next source drive IC 28B. to provide. The next source drive IC 28B performs a data shift operation when the carry signal SC1 is input. In this way, when all the data is filled in all the source drive ICs 28A to 28D, the digital / analog converters included in each source drive IC perform a conversion operation. When the load signal TP is input after the digital / analog conversion operation is completed, the source drive ICs 28A to 28D simultaneously provide data to source lines. In this way, the source lines of the LCD panel 30 are driven.

LCD 패널(30)은 상기 게이트 드라이브 IC(10)와 소스 드라이브 IC(20)로부터 입력된 각각의 픽셀 신호 전압에 응답해서, 백라이트 유닛(backlight unit; 미 도시됨)에서 입사된 백색 평면광이 화소에 투과되는 빛을 제어함으로써 컬러 영상을 표현하는 역할을 수행한다.In the LCD panel 30, in response to each pixel signal voltage input from the gate drive IC 10 and the source drive IC 20, a white plane light incident from a backlight unit (not shown) is a pixel. It controls the light transmitted to the color image.

도 3은 LCD 패널의 구성을 등가 회로로 표현한 도면이다.3 is a diagram illustrating the configuration of an LCD panel in an equivalent circuit.

도 3을 참조하면, 게이트 라인들(Gj~ Gj+3)과 소스 라인들(Si~ Si+3)은 격자 형태로 서로 교차하여 배열된다. 하나의 픽셀은 게이트 라인과 소스 라인과 각각 연결되는데 박막 트랜지스터(Thin Film Transistor; T1), 보조 용량 커패시터(CST), 그리고 액정 커패시터(CLC)로 구성된다. 박막 트랜지스터(T1)의 게이트는 게이트 라인과 연결되고, 그것의 소스는 소스 라인과 연결된다. 상기 보조 용량 커패시터(CST)와 액정 커패시터(CLC)의 일단들은 상기 박막 트랜지스터(T1)의 드레인 단자와 연결되고, 그들의 타단들은 공통 전극 전압(VCOM)과 연결된다.Referring to FIG. 3, the gate lines G j to G j + 3 and the source lines S i to S i + 3 are arranged to cross each other in a lattice form. One pixel is connected to the gate line and the source line, respectively, and includes a thin film transistor T1, a storage capacitor C ST , and a liquid crystal capacitor C LC . The gate of the thin film transistor T1 is connected with the gate line, and its source is connected with the source line. One end of the storage capacitor C ST and the liquid crystal capacitor C LC is connected to the drain terminal of the thin film transistor T1, and the other ends thereof are connected to the common electrode voltage V COM .

상기 게이트 드라이브 IC(26A)로부터 입력된 게이트 드라이브 신호에 응답해서 상기 박막 트랜지스터(T1)가 턴 온되면, 소스 라인을 통해 상기 소스 드라이브 IC(28A)로부터 입력된 인가 전압이 상기 보조 용량 커패시터(CST)와 액정 커패시터(CLC)에 충전된다. 이어서, 상기 박막 트랜지스터(T1)가 턴 오프되면 상기 보조 용량 커패시터(CST)와 액정 커패시터(CLC)에 축적된 전하가 한 프레임동안 충전된 전하를 유지한다. 상기 보조 용량 커패시터(CST)는 액정 커패시터(CLC) 만으로는 한 프레임동안 충전된 전하를 유지하기 어려우므로 이를 보조하여 전하를 저장하는 역할을 한다. 상술한 바와 같이 박막 트랜지스터(T1)의 턴 온/오프가 반복되면서 원하는 인가전압이 보조 용량 커패시터(CST) 및 액정 커패시터(CLC)에 전달되어 컬러 영상이 표현된다.When the thin film transistor T1 is turned on in response to a gate drive signal input from the gate drive IC 26A, an applied voltage input from the source drive IC 28A through a source line is applied to the storage capacitor C. ST ) and the liquid crystal capacitor C LC . Subsequently, when the thin film transistor T1 is turned off, the charge accumulated in the storage capacitor C ST and the liquid crystal capacitor C LC maintains the charged charge for one frame. Since the storage capacitor C ST is difficult to maintain the charged charge for one frame only with the liquid crystal capacitor C LC , the storage capacitor C ST serves to store the charge. As described above, as the turn-on / off of the thin film transistor T1 is repeated, a desired applied voltage is transferred to the storage capacitor C ST and the liquid crystal capacitor C LC to express a color image.

상술한 바와 같은 구성을 가지는 액정 디스플레이 모듈에 있어서, 소스 드라이브 IC(28A)는 게이트 드라이브 IC(26A)에 의해 활성화된 게이트 라인에 대응하는 데이터를 소스 라인들(Si~ Si+3)로 동시에 제공함으로써 컬러 영상이 표현된다. 예를 들어, XGA(Extended Graphics Array) 표시 모드를 채용한 액정 디스플레이 장치는 1024 * 768 * 3(R, G, B)개의 화소를 가지므로 소스 라인은 총 3072 개가 되고, 이 소스 라인들을 구동하기 위한 다수 개의 소스 드라이브 IC가 요구된다.In the liquid crystal display module having the above-described configuration, the source drive IC 28A transfers data corresponding to the gate line activated by the gate drive IC 26A to the source lines S i to S i + 3 . By providing at the same time a color image is represented. For example, a liquid crystal display device employing an extended graphics array (XGA) display mode has 1024 * 768 * 3 (R, G, B) pixels, so that the total number of source lines is 3072. Multiple source drive ICs are required.

일반적으로 TFT-LCD 모듈을 생산하는데 소요되는 총 원가 가운데 소스 드라이브 IC가 차지하는 비중은 대략 50%에 달한다. 따라서, 하나의 TFT-LCD 모듈에 구비되는 소스 드라이브 IC의 개수를 줄인다면 TFT-LCD 모듈의 생산 비용이 현저히 감소할 것이다. 그러므로, TFT-LCD 모듈에 구비되는 소스 드라이브 IC의 개수를 줄일 수 있는 소스 라인 구동 방법 및 장치가 요구된다.In general, the source drive IC accounts for about 50% of the total cost of producing TFT-LCD modules. Therefore, if the number of source drive ICs included in one TFT-LCD module is reduced, the production cost of the TFT-LCD module will be significantly reduced. Therefore, there is a need for a source line driving method and apparatus capable of reducing the number of source drive ICs provided in a TFT-LCD module.

따라서, 본 발명의 목적은 상술한 제반 문제점을 해결하기 위해 제안된 것으로, TFT-LCD 모듈에 구비되는 소스 드라이브 IC의 개수를 줄일 수 있는 소스 라인 구동 방법 및 장치를 제공하는데 있다.Accordingly, it is an object of the present invention to provide a source line driving method and apparatus capable of reducing the number of source drive ICs provided in a TFT-LCD module.

도 1은 호스트 시스템과 TFT-LCD 모듈의 일반적인 관계를 보여주기 위한 도면;1 is a diagram for showing a general relationship between a host system and a TFT-LCD module;

도 2는 도 1에 도시된 소스 드라이브 IC의 상세한 블럭도;2 is a detailed block diagram of the source drive IC shown in FIG. 1;

도 3은 LCD 패널의 구성을 등가 회로로 표현한 도면;3 is a diagram representing the configuration of an LCD panel in an equivalent circuit;

도 4는 본 발명의 바람직한 실시예에 따른 LCD 모듈의 구성을 보여주는 도면;4 is a view showing the configuration of an LCD module according to a preferred embodiment of the present invention;

도 5는 본 발명의 바람직한 실시예에 따른 LCD 모듈의 동작을 보여주는 타이밍도;5 is a timing diagram showing the operation of the LCD module according to the preferred embodiment of the present invention;

도 6은 소스 드라이브 IC가 컬러 영상을 표시하기 위한 데이터를 소스 라인들로 제공하는 수순을 보여주는 플로우차트; 그리고FIG. 6 is a flowchart showing a procedure in which a source drive IC provides data to source lines for displaying a color image; FIG. And

도 7A 내지 도 7D는 소스 라인을 스캐닝하는 방법을 예시적으로 보여주는 도면들이다.7A through 7D are exemplary views illustrating a method of scanning a source line.

*도면의 주요 부분에 대한 부호의 설명** Description of the symbols for the main parts of the drawings *

100 : LCD 모듈 110A : 게이트 드라이브 IC100: LCD module 110A: gate drive IC

120A : 소스 드라이브 IC 130 : LCD 패널120A: Source Drive IC 130: LCD Panel

140 : 스위칭부 T1 : 박막 트랜지스터140: switching unit T1: thin film transistor

CLC: 액정 커패시터 CST: 보조 용량 커패시터C LC : Liquid Crystal Capacitor C ST : Auxiliary Capacitor

Gj~ Gj+3: 게이트 라인 Sai, Sbi, Sai+1, Sbi+1: 소스 라인G j to G j + 3 : Gate line S ai , S bi , S ai + 1 , S bi + 1 : Source line

Si, Si+1: 소스 드라이브 IC 출력단S i , S i + 1 : Source drive IC output

상술한 바와 같은 본 발명의 목적을 달성하기 위한 본 발명의 일 특징에 의하면, 액정 디스플레이 모듈은, 격자 형태로 배열된 복수 개의 소스 라인들 및 게이트 라인들, 상기 소스 라인 및 게이트 라인과 연결되는 픽셀들의 어레이, 상기 게이트 라인들을 순차적으로 활성화시키기 위한 게이트 드라이브 IC, 다수 개의 출력단들을 구비하고, 상기 게이트 드라이브 IC에 의해 활성화된 게이트 라인과 연결된 픽셀들에 컬러 영상을 표시하기 위한 데이터를 제공하는 소스 드라이브 IC, 그리고 제 1 및 제 2 스위칭 제어 신호들에 응답해서, 상기 소스 라인들 가운데 일군의 소스 라인들과 타군의 소스 라인들을 차례대로 상기 소스 드라이브 IC의 출력단들과 연결하는 스위칭 수단을 포함한다. 상기 소스 드라이브 IC는, 상기 게이트 드라이브 IC에 의해 소정의 게이트 라인이 활성화되어 있는 동안, 상기 일군의 소스 라인들로 제공하기 위한 데이터와 상기 타군의 소스 라인들로 제공하기 위한 데이터를 차례대로 출력한다.According to an aspect of the present invention for achieving the object of the present invention as described above, the liquid crystal display module, a plurality of source lines and gate lines arranged in a grid form, the pixel connected to the source line and the gate line Array of pixels, a gate drive IC for sequentially activating the gate lines, a source drive having a plurality of output stages and providing data for displaying a color image to pixels connected to the gate line activated by the gate drive IC. And switching means for connecting a group of source lines and another group of source lines with the output terminals of the source drive IC in order, in response to the first and second switching control signals. The source drive IC sequentially outputs data for providing to the group of source lines and data for providing to the other group of source lines while a predetermined gate line is activated by the gate drive IC. .

바람직한 실시예에 있어서, 상기 일군의 소스 라인들은 홀수 번째 소스 라인들로 구성되고, 상기 타군의 소스 라인들은 짝수 번째 소스 라인들로 구성된다.In a preferred embodiment, the group of source lines is composed of odd-numbered source lines, and the other group of source lines is composed of even-numbered source lines.

이 경우, 상기 스위칭 수단은, 상기 소스 드라이브 IC의 출력단과 대응하는 홀수 번째 소스 라인 사이에 형성된 전류 통로 및 상기 제 1 스위칭 제어 신호에 의해 제어되는 게이트를 가지는 제 1 트랜지스터들의 어레이, 및 상기 소스 드라이브 IC의 출력단과 대응하는 짝수 번째 소스 라인 사이에 형성된 전류 통로 및 상기 제 2 스위칭 제어 신호에 의해 제어되는 게이트를 가지는 제 2 트랜지스터들의 어레이를 포함한다.In this case, the switching means comprises: an array of first transistors having a current path formed between an output terminal of the source drive IC and a corresponding odd-numbered source line and a gate controlled by the first switching control signal, and the source drive And an array of second transistors having a current path formed between an output terminal of the IC and a corresponding even source line and a gate controlled by the second switching control signal.

본 발명의 다른 특징에 의하면, 격자 형태로 배열된 복수 개의 소스 라인들 및 게이트 라인들, 상기 게이트 라인들을 순차적으로 활성화시키기 위한 게이트 드라이브 IC, 그리고 다수 개의 출력단들을 구비하고, 상기 소스 라인들을 구동하기 위한 데이터를 제공하는 소스 드라이브 IC를 포함하는 액정 디스플레이 장치에서 소정의 게이트 라인이 활성화되어 있는 동안 상기 소스 라인들을 구동하는 방법은, 상기 복수 개의 소스 라인들 가운데 일군의 소스 라인들을 상기 소스 드라이브 IC의 출력단들과 연결하는 단계, 상기 소스 드라이브 IC가 출력단들을 통해 상기 일군의 소스 라인들로 데이터를 제공하는 단계, 상기 복수 개의 소스 라인들 가운데 타군의 소스 라인들을 상기 소스 드라이브 IC의 출력단들과 연결하는 단계, 그리고 상기 소스 드라이브 IC가 출력단들을 통해 상기 타군의 소스 라인들로 데이터를 제공하는 단계를 포함한다.According to another aspect of the present invention, a plurality of source lines and gate lines arranged in a lattice form, a gate drive IC for sequentially activating the gate lines, and a plurality of output stages, and driving the source lines A method of driving the source lines while a predetermined gate line is activated in a liquid crystal display device including a source drive IC providing data for supplying a group of source lines of the plurality of source lines may include: Connecting the output terminals, providing data to the group of source lines through the output terminals, and connecting other source lines among the plurality of source lines with the output terminals of the source drive IC. Step, and the source drive IC Through the output terminal comprises the step of providing the data to the source line of the other groups.

(실시예)(Example)

이하 본 발명에 따른 실시예를 첨부된 도면 도 4 내지 도 7을 참조하여 상세히 설명한다.Hereinafter, exemplary embodiments of the present invention will be described in detail with reference to FIGS. 4 to 7.

본 발명의 신규한 액정 디스플레이 모듈은, 스위칭 제어 신호들에 응답해서, 소스 라인들 가운데 일군의 소스 라인들과 타군의 소스 라인들을 차례대로 소스 드라이브 IC의 출력단들과 연결하는 스위칭 수단을 포함한다. 소스 드라이브 IC는게이트 드라이브 IC에 의해 소정의 게이트 라인이 활성화되어 있는 동안, 상기 일군의 소스 라인들로 제공하기 위한 데이터와 상기 타군의 소스 라인들로 제공하기 위한 데이터를 차례대로 출력한다. 이와 같은 소스 드라이브 IC는 하나의 출력단을 통해 K 개의 소스 라인들을 구동할 수 있다. 따라서, LCD 모듈에서 요구되는 소스 드라이브 IC는 종래에 비해 1/K로 감소된다.The novel liquid crystal display module of the present invention includes switching means for connecting a group of source lines and another group of source lines, in turn, with output terminals of the source drive IC in response to switching control signals. The source drive IC sequentially outputs data for providing to the group of source lines and data for providing to the other group of source lines while a predetermined gate line is activated by the gate drive IC. Such a source drive IC can drive K source lines through one output terminal. Therefore, the source drive IC required in the LCD module is reduced to 1 / K in comparison with the prior art.

도 4는 본 발명의 바람직한 실시예에 따른 LCD 모듈의 구성을 보여주는 도면이다. 도 4를 참조하면, LCD 패널(130)은 격자 형태로 서로 교차하여 배열된 게이트 라인들(Gj~ Gj+3)과 소스 라인들(Sai, Sbi, Sai+1, Sbi+1), 상기 게이트 라인과 소스 라인에 연결된 픽셀들의 어레이 그리고 스위칭부(140)를 포함한다.4 is a view showing the configuration of an LCD module according to a preferred embodiment of the present invention. Referring to FIG. 4, the LCD panel 130 includes gate lines G j to G j + 3 and source lines S ai , S bi , S ai + 1 , and S bi arranged in a lattice form. + 1 ), an array of pixels connected to the gate line and the source line, and a switching unit 140.

하나의 픽셀은 게이트 라인 및 소스 라인과 각각 연결되는데 박막 트랜지스터(Thin Film Transistor; T1), 보조 용량 커패시터(CST), 그리고 액정 커패시터(CLC)로 구성된다. 박막 트랜지스터(T1)의 게이트는 게이트 라인과 연결되고, 그것의 소스는 소스 라인과 연결된다. 상기 보조 용량 커패시터(CST)와 액정 커패시터(CLC)의 일단들은 상기 박막 트랜지스터(T1)의 드레인 단자와 연결되고, 그들의 타단들은 공통 전극 전압(VCOM)과 연결된다.One pixel is connected to a gate line and a source line, respectively, and includes a thin film transistor (T1), a storage capacitor C ST , and a liquid crystal capacitor C LC . The gate of the thin film transistor T1 is connected with the gate line, and its source is connected with the source line. One end of the storage capacitor C ST and the liquid crystal capacitor C LC is connected to the drain terminal of the thin film transistor T1, and the other ends thereof are connected to the common electrode voltage V COM .

상기 LCD 패널(130) 내에 구성되는 스위칭부(140)는 제 1 트랜지스터들의 어레이(MNai, MNai+1)와 제 2 트랜지스터들의 어레이(MNbi, MNbi+1)를 포함한다. 상기 제 1 트랜지스터들의 어레이에 구성되는 NMOS 트랜지스터(MNai)는 소스 드라이브IC(120A)의 출력단(Si)과 소스 라인(Sai) 사이에 형성된 전류 통로 및 제 1 스위칭 제어 신호(SWa)에 의해 제어되는 게이트를 갖는다. NMOS 트랜지스터(MNai+1)는 소스 드라이브 IC(120A)의 출력단(Si+1)과 소스 라인(Sai+1) 사이에 형성된 전류 통로 및 상기 제 1 스위칭 제어 신호(SWa)에 의해 제어되는 게이트를 갖는다. 상기 제 2 트랜지스터들의 어레이에 구성되는 NMOS 트랜지스터(MNbi)는 소스 드라이브 IC(120A)의 출력단(Si)과 소스 라인(Sbi) 사이에 형성된 전류 통로 및 제 2 스위칭 제어 신호(SWb)에 의해 제어되는 게이트를 갖는다. NMOS 트랜지스터(MNbi+1)는 소스 드라이브 IC(120A)의 출력단(Si+1)과 소스 라인(Sbi+1) 사이에 형성된 전류 통로 및 상기 제 2 스위칭 제어 신호(SWa)에 의해 제어되는 게이트를 갖는다.The switching unit 140 configured in the LCD panel 130 includes an array of first transistors MN ai and MN ai + 1 and an array of second transistors MN bi and MN bi + 1 . NMOS transistor (MN ai) is a current path and a first switching control signal is formed between the source drives the output terminal of the IC (120A) (S i) and the source line (S ai) consisting in an array of the first transistor (SW a) Has a gate controlled by. By the NMOS transistor (MN ai + 1) is the source output terminal of the drive IC (120A) (S i + 1) and the source line (S ai + 1) a current path, and the first switching control signal (SW a) formed between Has a gate controlled. NMOS transistor (MN bi) is a current path and a second switching control signals is formed between the source drives the output terminal of the IC (120A) (S i) and the source line (S bi) comprising the array of the second transistor (SW b) Has a gate controlled by. By the NMOS transistor (MN bi + 1) is the output (S i + 1) and the source line (S bi + 1) a current path, and the second switching control signal (SW a) formed between the source drive IC (120A) Has a gate controlled.

즉, 홀수 번째 소스 라인들(Sai, Sai+1)은 제 1 트랜지스터들의 어레이(MNai, MNai+1)를 통해 소스 드라이브 IC(120A)의 출력단들(Si, Si+1)과 연결되고, 짝수 번째 소스 라인들(Sbi, Sbi+1)은 제 2 트랜지스터들의 어레이(MNbi, MNbi+1)를 통해 소스 드라이브 IC(120A)의 출력단들(Si, Si+1)과 각각 연결된다. 그러므로, 본 발명에 따른 소스 드라이브 IC(120A)는 하나의 출력단을 통해 두 개의 소스 라인들을 구동할 수 있다.That is, the odd-numbered source lines S ai and S ai + 1 are output terminals S i and S i + 1 of the source drive IC 120A through the array of first transistors MN ai and MN ai + 1 . ) and the connection is, the output terminal of the even-numbered source lines (s bi, s bi + 1) is a second transistor array (MN bi, MN bi + 1), the source drive IC (120A through by) (s i, s i + 1 ), respectively. Therefore, the source drive IC 120A according to the present invention can drive two source lines through one output terminal.

계속해서 도 5를 참조하여 도 4에 도시된 본 발명의 바람직한 실시예에 따른LCD 모듈의 소스 라인들을 구동하는 방법이 설명된다.Subsequently, a method of driving the source lines of the LCD module according to the preferred embodiment of the present invention shown in FIG. 4 will be described with reference to FIG.

도 5는 본 발명의 바람직한 실시예에 따른 LCD 모듈의 동작을 보여주는 타이밍도이다.5 is a timing diagram showing the operation of the LCD module according to an embodiment of the present invention.

도 4 및 도 5를 참조하면, 게이트 드라이브 IC(110A)는 게이트 라인들(Gj~ Gj+3)을 순차적으로 하나씩 활성화시킨다. 상기 소스 드라이브 IC(120A)는 소정의 게이트 라인(Gj)이 활성화되어 있는 동안(H), 활성화된 게이트 라인과 연결된 픽셀들에 컬러 영상을 표시하기 위한 데이터를 소스 라인들(Sai, Sbi, Sai+1,Sbi+1)로 제공한다.4 and 5, the gate drive IC 110A sequentially activates the gate lines G j to G j + 3 one by one. The source drive IC (120A) has a predetermined gate line (G j) to (H), a source line data for displaying a color image on that is associated with the active gate line of pixels while it is enabled (S ai, S bi , S ai + 1 , S bi + 1 ).

상기 소스 드라이브 IC(120A)가 컬러 영상을 표시하기 위한 데이터를 소스 라인들(Sai, Sbi, Sai+1,Sbi+1)로 제공하는 방법에 대한 플로우챠트가 도 6에 도시되어 있다.6 is a flowchart illustrating a method of providing data for displaying a color image to the source lines Sa , S bi , S a + 1 , and S bi + 1 by the source drive IC 120A. have.

도 5 및 도 6을 참조하면, 소정의 게이트 라인(Gj)이 활성화되면, 제 1 스위칭 신호(SWa)가 하이 레벨로 천이하고, 제 2 스위칭 신호(SWb)는 로우 레벨로 천이한다. 상기 제 1 및 제 2 스위칭 신호들(SWa, SWb)은 상보적인 신호들로서 소정의 펄스 폭을 가지고 반복적으로 반전된다.5 and 6, when a predetermined gate line G j is activated, the first switching signal SW a transitions to a high level and the second switching signal SW b transitions to a low level. . The first and second switching signals SW a and SW b are repeatedly inverted with a predetermined pulse width as complementary signals.

상기 제 1 및 제 2 스위칭 신호들(SWa, SWb)에 응답해서, 제 1 트랜지스터들의 어레이(MNai, MNai+1)는 모두 턴 온되고, 제 2 트랜지스터들의 어레이(MNbi, MNbi+1)는 모두 턴 오프된다. 그러므로, 홀수 번째 소스 라인들(Sai, Sai+1)이 제 1 트랜지스터들의 어레이(MNai, MNai+1)를 통해 소스 드라이브 IC(120A)의 출력단들(Si, Si+1)과 연결된다(단계 S210).In response to the first and second switching signals SW a and SW b , the arrays of first transistors MN ai and MN ai + 1 are all turned on and the arrays of second transistors MN bi , MN bi + 1 ) are all turned off. Therefore, the odd-numbered source lines S ai and S ai + 1 are output terminals S i and S i + 1 of the source drive IC 120A through the array of first transistors MN ai and MN ai + 1 . (Step S210).

단계 S220에서는, 상기 소스 드라이브 IC(120A)가 홀수 번째 소스 라인들(Sai, Sai+1)을 구동하기 위한 데이터들을 출력단들(Si, Si+1)을 통해 출력한다. 홀수 번째 소스 라인들(Sai, Sai+1)은 상기 소스 드라이브 IC(120A)로부터 제공되는 데이터에 의해 구동된다.In step S220, the source drive IC 120A outputs data for driving the odd-numbered source lines S ai and S a + 1 through output terminals Si and S i + 1 . The odd-numbered source lines S ai and S ai + 1 are driven by data provided from the source drive IC 120A.

계속해서, 단계 S230에서는, 상기 게이트 라인이 활성화되는 시간의 1/2 지점에서 상기 제 1 및 제 2 스위칭 신호들(SWa, SWb)이 반전된다. 즉, 상기 제 1 스위칭 신호(SWa)는 하이 레벨에서 로우 레벨로 천이하고, 상기 제 2 스위칭 신호(SWb)는 로우 레벨로 하이 레벨로 천이한다. 상기 제 1 및 제 2 스위칭 신호들(SWa, SWb)에 응답해서, 제 1 트랜지스터들의 어레이(MNai, MNai+1)는 모두 턴 오프되고, 제 2 트랜지스터들의 어레이(MNbi, MNbi+1)는 모두 턴 온된다. 그러므로, 짝수 번째 소스 라인들(Sbi, Sbi+1)이 제 2 트랜지스터들의 어레이(MNbi, MNbi+1)를 통해 소스 드라이브 IC(120A)의 출력단들(Si, Si+1)과 연결된다.Subsequently, in step S230, the first and second switching signals SW a and SW b are inverted at a half point of the time when the gate line is activated. That is, the first switching signal SW a transitions from a high level to a low level, and the second switching signal SW b transitions from a low level to a high level. In response to the first and second switching signals SW a and SW b , the arrays of first transistors MN ai and MN ai + 1 are both turned off and the array of second transistors MN bi , MN bi + 1 ) are all turned on. Therefore, even-numbered source lines S bi , S bi + 1 are output terminals S i , S i + 1 of source drive IC 120A via array of second transistors MN bi , MN bi + 1 . ).

단계 S240에서는, 상기 소스 드라이브 IC(120A)가 짝수 번째 소스라인들(Sbi, Sbi+1)을 구동하기 위한 데이터들을 출력단들(Si, Si+1)을 통해 출력한다. 짝수 번째 소스 라인들(Sbi, Sbi+1)은 상기 소스 드라이브 IC(120A)로부터 제공되는 데이터에 의해 구동된다.In step S240, the source drive IC 120A outputs data for driving even-numbered source lines S bi and S bi + 1 through output terminals S i and S i + 1 . Even-numbered source lines S bi and S bi + 1 are driven by data provided from the source drive IC 120A.

상술한 바와 같이 동작하는 스위칭부(140)를 구비한 LCD 패널(130)의 픽셀들은 다음과 같이 동작한다. 우선, 상기 게이트 드라이브 IC(110A)로부터 입력된 게이트 드라이브 신호에 응답해서 게이트 라인(Gj)과 연결된 박막 트랜지스터들(T1)이 턴 온된다. 스위칭부(140) 내의 제 1 트랜지스터들의 어레이(MNai, MNai+1)가 모두 턴 온되어 홀수 번째 소스 라인들(Sai, Sai+1)이 소스 드라이브 IC(120A)의 출력단들(Si, Si+1)에 연결된다. 상기 소스 드라이브 IC(120A)로부터 제공된 인가 전압이 홀수 번째 픽셀들의 보조 용량 커패시터(CST)와 액정 커패시터(CLC)에 충전된다. 이어서, 상기 게이트 라인이 활성화되는 시간의 1/2 지점에 제 1 트랜지스터들의 어레이(MNai, MNai+1)가 모두 턴 오프되면 상기 보조 용량 커패시터(CST)와 액정 커패시터(CLC)에 축적된 전하가 1/2 프레임 동안 충전된 전하를 유지한다. 한편, 상기 게이트 라인이 활성화되는 시간의 1/2 지점에 제 2 트랜지스터들의 어레이(MNbi, MNbi+1)가 모두 턴 온되면 짝수 번째 소스 라인들(Sai, Sai+1)이 소스 드라이브 IC(120A)의 출력단들(Si, Si+1)에 연결된다. 상기 소스 드라이브 IC(120A)로부터 제공된 인가 전압이 짝수 번째 픽셀들의 보조 용량 커패시터(CST)와 액정 커패시터(CLC)에 충전된다. 즉, 원하는 인가전압이 활성화된 게이트 라인과 연결된 픽셀들 가운데 홀수 번째 픽셀들과 짝수 번째 픽셀들의 보조 용량 커패시터(CST) 및 액정 커패시터(CLC)에 차례대로 전달되어 컬러 영상이 표현된다.The pixels of the LCD panel 130 including the switching unit 140 operating as described above operate as follows. First, the thin film transistors T1 connected to the gate line Gj are turned on in response to the gate drive signal input from the gate drive IC 110A. The arrays of the first transistors MN ai and MN ai + 1 in the switching unit 140 are all turned on so that the odd-numbered source lines S ai and S ai + 1 are output stages of the source drive IC 120A. S i , S i + 1 ). The applied voltage provided from the source drive IC 120A is charged in the storage capacitor C ST and the liquid crystal capacitor C LC of odd pixels. Subsequently, when the arrays of first transistors MN ai and MN ai + 1 are turned off at half of the time when the gate line is activated, the storage capacitor C ST and the liquid crystal capacitor C LC are turned off. Accumulated charge maintains charged charge for half a frame. On the other hand, when all of the arrays of second transistors MN bi and MN bi + 1 are turned on at half of the time when the gate line is activated, even-numbered source lines Sa and S ai + 1 are sourced. the output terminal of the drive IC (120A) is coupled to (s i, s i + 1 ). The applied voltage provided from the source drive IC 120A is charged to the storage capacitor C ST and the liquid crystal capacitor C LC of even pixels. That is, a color image is expressed by sequentially transferring the storage capacitor C ST and the liquid crystal capacitor C LC of odd and even pixels among the pixels connected to the gate line where the desired applied voltage is activated.

이와 같이, 소스 드라이브 IC(120A)의 하나의 출력단으로 두 개의 소스 라인을 차례대로 구동하는 경우 LCD 모듈 전체에서 요구되는 소스 드라이브 IC의 개수는 종래에 비해 1/2로 감소된다. 그러므로, LCD 모듈의 생산 비용이 현저히 감소된다.As described above, when two source lines are sequentially driven to one output terminal of the source drive IC 120A, the number of source drive ICs required in the entire LCD module is reduced to 1/2 compared with the related art. Therefore, the production cost of the LCD module is significantly reduced.

도 7A 내지 도 7D는 소스 라인을 스캐닝하는 방법을 예시적으로 보여주는 도면들이다.7A through 7D are exemplary views illustrating a method of scanning a source line.

특히, 도 7A는 도 5에 도시된 타이밍도와 도 6에 도시된 플로우차트에 따른 스캐닝 방법을 보여주고 있다. 도 7A 내지 도 7D에 도시된 바와 같이, 홀수 번째 소스 라인과 짝수 번째 소스 라인을 차례대로 스캐닝할 수도 있으나 스캐닝 순서는 다양하게 변형될 수 있다.In particular, FIG. 7A illustrates a timing diagram of FIG. 5 and a scanning method according to the flowchart of FIG. 6. As shown in FIGS. 7A to 7D, the odd-numbered source lines and the even-numbered source lines may be sequentially scanned, but the scanning order may be variously modified.

또한, 이 실시예에서는 LCD 패널에 배열된 소스 라인들을 홀수 번째 소스 라인들과 짝수 번째 소스 라인들로 분리하고, 소스 드라이브 IC의 하나의 출력단으로 인접한 홀수 번째 소스 라인과 짝수 번째 소스 라인을 구동하였으나, 하나의 출력단으로 세 개 또는 그 이상의 소스 라인들을 구동할 수 있음은 이 분야에 대한 통상의 지식을 가진 자들에게 자명하다. 하나의 출력단으로 세 개의 소스 라인을 구동하는 경우 LCD 모듈에서 요구되는 소스 드라이브 IC의 개수는 종래에 비해 1/3로 감소된다.In this embodiment, the source lines arranged on the LCD panel are separated into odd-numbered source lines and even-numbered source lines, and the adjacent odd-numbered source lines and even-numbered source lines are driven to one output terminal of the source drive IC. It is apparent to those skilled in the art that three or more source lines can be driven by one output stage. When driving three source lines with one output stage, the number of source drive ICs required by the LCD module is reduced to one third compared to the conventional method.

이 실시예에서는 스위칭부(140)에 구성되는 NMOS 트랜지스터들을 a-Si 박막 트랜지스터 또는 p-Si 박막 트랜지스터로 구성하여 LCD 패널(130) 내에 배열하였으나, 소스 드라이브 IC(120A) 내부에 형성할 수도 있다.In this embodiment, the NMOS transistors included in the switching unit 140 are arranged in the LCD panel 130 by being composed of an a-Si thin film transistor or a p-Si thin film transistor, but may be formed inside the source drive IC 120A. .

이상과 같은 본 발명에 의하면, LCD 모듈에 구성되는 소스 드라이브 IC의 개수가 감소된다. 따라서 LCD 모듈의 생산 비용이 절감된다.According to the present invention as described above, the number of source drive ICs configured in the LCD module is reduced. Therefore, the production cost of the LCD module is reduced.

Claims (4)

액정 디스플레이 모듈에 있어서:In the liquid crystal display module: 격자 형태로 배열된 복수 개의 소스 라인들 및 게이트 라인들과;A plurality of source lines and gate lines arranged in a lattice form; 상기 소스 라인 및 게이트 라인과 연결되는 픽셀들의 어레이와;An array of pixels connected to the source line and the gate line; 상기 게이트 라인들을 순차적으로 활성화시키기 위한 게이트 드라이브 IC와;A gate drive IC for activating the gate lines sequentially; 다수 개의 출력단들을 구비하고, 상기 게이트 드라이브 IC에 의해 활성화된 게이트 라인과 연결된 픽셀들을 구동하기 위한 위한 데이터 신호들을 상기 출력단들을 통해 출력하는 소스 드라이브 IC; 그리고A source drive IC having a plurality of output terminals and outputting data signals for driving pixels connected to the gate line activated by the gate drive IC through the output terminals; And 제 1 및 제 2 스위칭 제어 신호들에 응답해서, 상기 소스 라인들 가운데 일군의 소스 라인들과 타군의 소스 라인들을 차례대로 상기 소스 드라이브 IC의 출력단들과 연결하는 스위칭 수단을 포함하되;In response to first and second switching control signals, switching means for connecting a group of source lines and another group of source lines with the output terminals of the source drive IC in sequence; 상기 소스 드라이브 IC는, 상기 게이트 드라이브 IC에 의해 소정의 게이트 라인이 활성화되어 있는 동안, 상기 일군의 소스 라인들을 구동하기 위한 데이터 신호들과 상기 타군의 소스 라인들로 제공하기 위한 데이터 신호들을 차례대로 출력하는 것을 특징으로 하는 액정 디스플레이 모듈.The source drive IC sequentially supplies data signals for driving the group of source lines and data signals for providing the other group of source lines while a gate line is activated by the gate drive IC. Outputting a liquid crystal display module. 제 1 항에 있어서,The method of claim 1, 상기 일군의 소스 라인들은 홀수 번째 소스 라인들로 구성되고, 상기 타군의 소스 라인들은 짝수 번째 소스 라인들로 구성되는 것을 특징으로 하는 액정 디스플레이 모듈.And the source group of the source group is composed of odd-numbered source lines, and the source group of the other group is composed of even-numbered source lines. 제 2 항에 있어서,The method of claim 2, 상기 스위칭 수단은,The switching means, 상기 소스 드라이브 IC의 출력단과 대응하는 홀수 번째 소스 라인 사이에 형성된 전류 통로 및 상기 제 1 스위칭 제어 신호에 의해 제어되는 게이트를 가지는 제 1 트랜지스터들의 어레이; 및An array of first transistors having a current path formed between an output terminal of the source drive IC and a corresponding odd-numbered source line and a gate controlled by the first switching control signal; And 상기 소스 드라이브 IC의 출력단과 대응하는 짝수 번째 소스 라인 사이에 형성된 전류 통로 및 상기 제 2 스위칭 제어 신호에 의해 제어되는 게이트를 가지는 제 2 트랜지스터들의 어레이를 포함하는 것을 특징으로 하는 액정 디스플레이 모듈.And an array of second transistors having a current path formed between an output terminal of the source drive IC and a corresponding even source line and a gate controlled by the second switching control signal. 격자 형태로 배열된 복수 개의 소스 라인들 및 게이트 라인들, 상기 게이트 라인들을 순차적으로 활성화시키기 위한 게이트 드라이브 IC, 그리고 다수 개의 출력단들을 구비하고, 상기 소스 라인들을 구동하기 위한 데이터 신호들을 제공하는 소스 드라이브 IC를 포함하는 액정 디스플레이 장치에서 소정의 게이트 라인이 활성화되어 있는 동안 상기 소스 라인들을 구동하는 방법에 있어서:A source drive having a plurality of source lines and gate lines arranged in a lattice form, a gate drive IC for sequentially activating the gate lines, and a plurality of output terminals and providing data signals for driving the source lines A method of driving the source lines while a predetermined gate line is activated in a liquid crystal display device comprising an IC: 상기 복수 개의 소스 라인들 가운데 일군의 소스 라인들을 상기 소스 드라이브 IC의 출력단들과 연결하는 단계와;Coupling a group of source lines of the plurality of source lines with output terminals of the source drive IC; 상기 소스 드라이브 IC가 출력단들을 통해 상기 일군의 소스 라인들로 데이터 신호들을 제공하는 단계와;Providing, by the source drive IC, data signals to the group of source lines through output terminals; 상기 복수 개의 소스 라인들 가운데 타군의 소스 라인들을 상기 소스 드라이브 IC의 출력단들과 연결하는 단계; 그리고Connecting other source lines among the plurality of source lines with output terminals of the source drive IC; And 상기 소스 드라이브 IC가 출력단들을 통해 상기 타군의 소스 라인들로 데이터 신호들을 제공하는 단계를 포함하는 것을 특징으로 하는 액정 디스플레이 장치의 소스 라인들을 구동하는 방법.And the source drive IC providing data signals to the other group of source lines through output terminals.
KR1020000035400A 2000-06-26 2000-06-26 Liquid cystal display module capable of reducing the number of source drive ic and method for driving source lines KR100363329B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020000035400A KR100363329B1 (en) 2000-06-26 2000-06-26 Liquid cystal display module capable of reducing the number of source drive ic and method for driving source lines

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020000035400A KR100363329B1 (en) 2000-06-26 2000-06-26 Liquid cystal display module capable of reducing the number of source drive ic and method for driving source lines

Publications (2)

Publication Number Publication Date
KR20020000606A KR20020000606A (en) 2002-01-05
KR100363329B1 true KR100363329B1 (en) 2002-11-30

Family

ID=19673974

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020000035400A KR100363329B1 (en) 2000-06-26 2000-06-26 Liquid cystal display module capable of reducing the number of source drive ic and method for driving source lines

Country Status (1)

Country Link
KR (1) KR100363329B1 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101147099B1 (en) * 2005-03-23 2012-05-17 엘지디스플레이 주식회사 The device and method for driving the substrate of Thin Film Transistor

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4540219B2 (en) * 2000-12-07 2010-09-08 エーユー オプトロニクス コーポレイション Image display element, image display device, and driving method of image display element
JP2002297109A (en) * 2001-03-30 2002-10-11 Fujitsu Ltd Liquid crystal display device and driving circuit therefor
KR20220049405A (en) 2020-10-14 2022-04-21 한국전력공사 Arc flash detection device and judgment method

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101147099B1 (en) * 2005-03-23 2012-05-17 엘지디스플레이 주식회사 The device and method for driving the substrate of Thin Film Transistor

Also Published As

Publication number Publication date
KR20020000606A (en) 2002-01-05

Similar Documents

Publication Publication Date Title
US7508479B2 (en) Liquid crystal display
KR101082909B1 (en) Gate driving method and gate driver and display device having the same
KR100859467B1 (en) Liquid crystal display and driving method thereof
KR101388588B1 (en) Liquid crystal display apparatus
US8334862B2 (en) Display panel drive technique for reducing power consumption
US7133013B2 (en) Display device driving circuit, driving method of display device, and image display device
JP4168339B2 (en) Display drive device, drive control method thereof, and display device
KR101493276B1 (en) Timing controller, liquid crystal display comprising the same and driving method of the liquid crystal display
US6922189B2 (en) Image-signal driving circuit eliminating the need to change order of inputting image data to source driver
US7649521B2 (en) Image display apparatus
KR100445123B1 (en) Image display device
KR101703875B1 (en) LCD and method of driving the same
EP2610852B1 (en) Liquid crystal display device, driving device for liquid crystal display panel, and liquid crystal diplay panel
US20060193002A1 (en) Drive circuit chip and display device
US6417847B1 (en) Flat-panel display device, array substrate, and method for driving flat-panel display device
KR100764047B1 (en) Liquid cystal display device and method for driving thereof
KR100363329B1 (en) Liquid cystal display module capable of reducing the number of source drive ic and method for driving source lines
KR101284940B1 (en) Apparatus and method for driving a liquid crystal display
KR100806898B1 (en) Liquid crystal display
JP5035165B2 (en) Display driving device and display device
KR19980071743A (en) Liquid crystal display
JP4692871B2 (en) Display driving device and display device
KR100764051B1 (en) THIN FLIM TRANSISTER LIQUID CRYSTAL DISPLAY DEVICE INCLUDING DUAL TFTs PER ONE PIXEL
KR100719053B1 (en) Driving circuit achieving fast processing and low power consumption, image display device with the same and portable device with the same
KR101075250B1 (en) Delay time correction circuit video data processing circuit and flat display apparatus

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20121115

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20131031

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20141030

Year of fee payment: 13

FPAY Annual fee payment

Payment date: 20151030

Year of fee payment: 14

FPAY Annual fee payment

Payment date: 20171101

Year of fee payment: 16

FPAY Annual fee payment

Payment date: 20181101

Year of fee payment: 17