KR100349367B1 - Method of manufacturing semiconductor device - Google Patents

Method of manufacturing semiconductor device Download PDF

Info

Publication number
KR100349367B1
KR100349367B1 KR1019990024624A KR19990024624A KR100349367B1 KR 100349367 B1 KR100349367 B1 KR 100349367B1 KR 1019990024624 A KR1019990024624 A KR 1019990024624A KR 19990024624 A KR19990024624 A KR 19990024624A KR 100349367 B1 KR100349367 B1 KR 100349367B1
Authority
KR
South Korea
Prior art keywords
gate
spacer
film
insulating film
forming
Prior art date
Application number
KR1019990024624A
Other languages
Korean (ko)
Other versions
KR20010004039A (en
Inventor
정승조
황창선
Original Assignee
주식회사 하이닉스반도체
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 하이닉스반도체 filed Critical 주식회사 하이닉스반도체
Priority to KR1019990024624A priority Critical patent/KR100349367B1/en
Publication of KR20010004039A publication Critical patent/KR20010004039A/en
Application granted granted Critical
Publication of KR100349367B1 publication Critical patent/KR100349367B1/en

Links

Classifications

    • BPERFORMING OPERATIONS; TRANSPORTING
    • B25HAND TOOLS; PORTABLE POWER-DRIVEN TOOLS; MANIPULATORS
    • B25BTOOLS OR BENCH DEVICES NOT OTHERWISE PROVIDED FOR, FOR FASTENING, CONNECTING, DISENGAGING OR HOLDING
    • B25B5/00Clamps
    • B25B5/14Clamps for work of special profile
    • B25B5/147Clamps for work of special profile for pipes
    • EFIXED CONSTRUCTIONS
    • E04BUILDING
    • E04HBUILDINGS OR LIKE STRUCTURES FOR PARTICULAR PURPOSES; SWIMMING OR SPLASH BATHS OR POOLS; MASTS; FENCING; TENTS OR CANOPIES, IN GENERAL
    • E04H17/00Fencing, e.g. fences, enclosures, corrals
    • E04H17/02Wire fencing, e.g. made of wire mesh
    • E04H17/10Wire fencing, e.g. made of wire mesh characterised by the way of connecting wire to posts; Droppers

Landscapes

  • Engineering & Computer Science (AREA)
  • Architecture (AREA)
  • Civil Engineering (AREA)
  • Structural Engineering (AREA)
  • Mechanical Engineering (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)

Abstract

본 발명은 게이트를 역 T형으로 형성하여 핫캐리어 및 펀치쓰루현상을 방지하면서 제조비용을 감소시킬 수 있는 반도체 소자의 제조방법을 제공한다.The present invention provides a method of manufacturing a semiconductor device that can reduce the manufacturing cost while forming a gate in an inverted T shape to prevent hot carrier and punch-through phenomenon.

본 발명에 따라, 제 1 도전형 반도체 기판 상에 게이트 산화막, 제 1 도전형과 반대 도전형의 제 2 도전형의 제 1 도전막 및 제 1 절연막을 순차적으로 형성하고, 제 1 절연막에 제 1 도전막의 일부를 노출시키는 트렌치를 형성한다. 그런 다음, 트렌치의 측벽에 제 2 절연막의 제 1 스페이서를 형성하고, 제 1 스페이서가 형성된 상기 트렌치에 제 2 도전막을 매립시켜 상부 게이트를 형성한 후, 상부 게이트 및 제 1 스페이서를 식각 마스크로하여 제 1 절연막 및 제 1 도전막을 식각하여 하부 게이트를 형성하여 상부 게이트 및 하부 게이트로 이루어진 역 T형 게이트를 형성한다. 그런 다음, 하부 게이트의 양 측 기판에 제 2 도전형의 LDD 영역을 형성하고, 제 1 스페이서를 제거하여 역 T형 게이트를 완전히 노출시킨 후, 상부 게이트 양 측의 기판에 상기 LDD 영역을 둘러싸도록 제 1 도전형의 펀치스톱층을 형성한다. 그리고 나서, 상부 게이트의 측벽에 제 3 절연막의 제 2 스페이서를 형성하고, 제 2 스페이서가 형성된 상기 역 T형 게이트의 측벽에 제 4 절연막의 제 3 스페이서를 형성한 후, 제 3 스페이서 양 측의 펀치스톱층 내에 제 2 도전형 소오스/드레인을 형성한다.According to the present invention, a gate oxide film, a first conductive film of a second conductive type opposite to the first conductive type, and a first insulating film are sequentially formed on the first conductive semiconductor substrate, and the first insulating film is formed on the first insulating film. A trench for exposing a part of the conductive film is formed. Then, a first spacer of the second insulating film is formed on the sidewalls of the trench, and a second conductive film is embedded in the trench where the first spacer is formed to form an upper gate, and then the upper gate and the first spacer are used as an etching mask. The lower insulating layer is formed by etching the first insulating layer and the first conductive layer to form an inverted T-type gate including an upper gate and a lower gate. Then, the LDD regions of the second conductivity type are formed on the substrates on both sides of the lower gate, the first spacer is removed to completely expose the inverse T-type gate, and the substrates on both sides of the upper gate are surrounded by the LDD regions. A punch stop layer of the first conductivity type is formed. Then, a second spacer of the third insulating film is formed on the sidewall of the upper gate, and a third spacer of the fourth insulating film is formed on the sidewall of the inverted T-type gate on which the second spacer is formed. A second conductivity type source / drain is formed in the punch stop layer.

Description

반도체 소자의 제조방법{Method of manufacturing semiconductor device}Method of manufacturing semiconductor device

본 발명은 반도체 소자의 제조방법에 관한 것으로, 특히 역 T형 게이트를 구비한 반도체 소자의 제조방법에 관한 것이다.The present invention relates to a method for manufacturing a semiconductor device, and more particularly, to a method for manufacturing a semiconductor device having an inverted T-type gate.

반도체 소자의 고집적화에 따라, MOS 소자의 소오스 및 드레인 간의 채널길이가 짧아지면서 높은 전류하에서도 신뢰성을 유지할 수 있는 소자에 대한 연구가 지속되고 있다. 한편, 짧은 채널 길이를 갖는 MOS 소자는 드레인 전압이 증가함에 따라 핀치 오프(pinch-off) 보다는 펀치 쓰루(punchthrough)가 발생하게 되고, 이러한 채널 내의 전기적 포텐셜과 전기장을 결정하는 것이 소자의 특성을 좌우하게 된다. 한편, 소오스에서 드레인으로의 채널상의 전위가 높아져 단위 MOS의 채널에 강한 전계가 걸리게 되어 전계내의 전자들이 높은 에너지를 갖게 됨에 따라 핫 캐리어(hot carrier) 현상이 발생하여 문턱전압을 불안정하게 할 뿐만 아니라, 심각한 펀치쓰루(punch-through) 문제를 야기시켜 소자의 신뢰성을 저하시킨다.As semiconductor devices become more integrated, research on devices capable of maintaining reliability under high current while reducing channel length between sources and drains of MOS devices continues. On the other hand, in a MOS device having a short channel length, punchthrough occurs rather than pinch-off as the drain voltage increases, and determining the electrical potential and the electric field in the channel determines the characteristics of the device. Done. On the other hand, as the potential on the channel from the source to the drain becomes high, a strong electric field is applied to the channel of the unit MOS, and the electrons in the electric field have high energy, resulting in a hot carrier phenomenon, which makes the threshold voltage unstable. As a result, severe punch-through problems may occur, thereby reducing the reliability of the device.

이에 대하여 MOS 소자의 제조시 소오스/드레인을 LDD(Lightly Doped Drain) 구조로 형성하는 방법과 별도의 펀치스톱(punch-stop)층을 형성하는 방법이 적용되고 있다. 여기서, 펀치스톱층은 소자의 채널영역보다 이온을 깊게 주입하거나 웨이퍼를 소정의 각도로 회전시키면서 게이트 저부 양 측의 코너로 이온을 주입함으로써 형성한다.In contrast, a method of forming a source / drain in a lightly doped drain (LDD) structure and a method of forming a separate punch-stop layer in forming a MOS device have been applied. Here, the punch stop layer is formed by implanting ions deeper than the channel region of the device or implanting ions into corners on both sides of the gate bottom while rotating the wafer at a predetermined angle.

그러나, 상기한 펀치스톱층을 적용하는 경우, 펀치쓰루 현상은 방지되는 반면, 상기한 이온주입에 의해 게이트의 스윙(swing) 전압과 문턱전압(threshold voltage)의 변동을 유발하여 소자의 특성 및 신뢰성이 저하된다. 또한, 웨이퍼 전체에 대하여 균일한 이온주입이 어렵고, 별도의 이온주입 마스크가 요구되므로 제조비용이 증가된다.However, when the punch stop layer is applied, the punch through phenomenon is prevented, whereas the ion implantation causes variations in the swing voltage and the threshold voltage of the gate, resulting in characteristics and reliability of the device. Is lowered. In addition, uniform ion implantation is difficult for the entire wafer, and a separate ion implantation mask is required, thereby increasing manufacturing costs.

따라서, 본 발명은 상기한 종래의 문제점을 해결하기 위한 것으로서, 게이트를 역 T형으로 형성하여 핫캐리어 및 펀치쓰루현상을 방지하면서 제조비용을 감소시킬 수 있는 반도체 소자의 제조방법을 제공함에 그 목적이 있다.Accordingly, an object of the present invention is to provide a method of manufacturing a semiconductor device capable of reducing the manufacturing cost while preventing the hot carrier and punch-through phenomenon by forming the gate in an inverted T-shape. There is this.

도 1a 내지 도 1j는 본 발명의 실시예에 따른 반도체 소자의 제조방법을 설명하기 위한 단면도.1A to 1J are cross-sectional views illustrating a method of manufacturing a semiconductor device in accordance with an embodiment of the present invention.

(도면의 주요부분에 대한 부호의 설명)(Explanation of symbols for the main parts of the drawing)

10 : 반도체 기판 11 : 게이트 산화막10 semiconductor substrate 11 gate oxide film

12 : 제 1 도전막 12A : 하부 게이트12: first conductive film 12A: lower gate

13 : 산화막 14 : 제 1 스페이서13 oxide film 14 first spacer

15 : 상부 게이트 16 : LDD 영역15: upper gate 16: LDD region

17 : 펀치스톱층 18 : 제 2 스페이서17: punch stop layer 18: second spacer

19 : 제 2 스페이서 20 : 소오스/드레인19: second spacer 20: source / drain

100 : 트렌치 200 : 역 T형 게이트100: trench 200: reverse T-gate

상기한 본 발명의 목적을 달성하기 위하여, 본 발명에 따라, 제 1 도전형 반도체 기판 상에 게이트 산화막, 제 1 도전형과 반대 도전형의 제 2 도전형의 제 1 도전막 및 제 1 절연막을 순차적으로 형성하고, 제 1 절연막에 제 1 도전막의 일부를 노출시키는 트렌치를 형성한다. 그런 다음, 트렌치의 측벽에 제 2 절연막의 제 1 스페이서를 형성하고, 제 1 스페이서가 형성된 상기 트렌치에 제 2 도전막을 매립시켜 상부 게이트를 형성한 후, 상부 게이트 및 제 1 스페이서를 식각 마스크로하여 제 1 절연막 및 제 1 도전막을 식각하여 하부 게이트를 형성하여 상부 게이트 및 하부 게이트로 이루어진 역 T형 게이트를 형성한다. 그런 다음, 하부 게이트의 양 측 기판에 제 2 도전형의 LDD 영역을 형성하고, 제 1 스페이서를 제거하여 역 T형 게이트를 완전히 노출시킨 후, 상부 게이트 양 측의 기판에 상기 LDD 영역을 둘러싸도록 제 1 도전형의 펀치스톱층을 형성한다. 그리고 나서, 상부 게이트의 측벽에 제 3 절연막의 제 2 스페이서를 형성하고, 제 2 스페이서가 형성된 상기 역 T형 게이트의 측벽에 제 4 절연막의 제 3 스페이서를 형성한 후, 제 3 스페이서 양 측의 펀치스톱층 내에 제 2 도전형 소오스/드레인을 형성한다.In order to achieve the above object of the present invention, according to the present invention, a gate oxide film, a first conductive film of a second conductivity type opposite to the first conductivity type, and a first insulating film are formed on a first conductivity type semiconductor substrate. It forms sequentially and forms the trench which exposes a part of 1st conductive film in a 1st insulating film. Then, a first spacer of the second insulating film is formed on the sidewalls of the trench, and a second conductive film is embedded in the trench where the first spacer is formed to form an upper gate, and then the upper gate and the first spacer are used as an etching mask. The lower insulating layer is formed by etching the first insulating layer and the first conductive layer to form an inverted T-type gate including an upper gate and a lower gate. Then, the LDD regions of the second conductivity type are formed on the substrates on both sides of the lower gate, the first spacer is removed to completely expose the inverse T-type gate, and the substrates on both sides of the upper gate are surrounded by the LDD regions. A punch stop layer of the first conductivity type is formed. Then, a second spacer of the third insulating film is formed on the sidewall of the upper gate, and a third spacer of the fourth insulating film is formed on the sidewall of the inverted T-type gate on which the second spacer is formed. A second conductivity type source / drain is formed in the punch stop layer.

이하, 첨부된 도면을 참조하여 본 발명의 실시예를 설명한다.Hereinafter, with reference to the accompanying drawings will be described an embodiment of the present invention.

도 1a 내지 도 1j는 본 발명의 실시예에 따른 반도체 소자의 제조방법을 설명하기 위한 단면도이다.1A to 1J are cross-sectional views illustrating a method of manufacturing a semiconductor device in accordance with an embodiment of the present invention.

도 1a를 참조하면, P형 반도체 기판(10) 상에 게이트 산화막(11)을 형성하고, 게이트 산화막(11) 상에 하부 게이트용 제 1 도전막(12)을 형성한다. 여기서, 제 1 도전막(12)은 N형 폴리실리콘막으로 250 내지 350Å의 두께로 형성한다. 그런 다음, 제 1 도전막(12) 상에 제 1 절연막으로서 2,000 내지 3,000Å의 두께로 산화막(13)을 형성하고, 하고, 포토리소그라피 및 식각공정으로 산화막(13)을 패터닝하여, 도 1b에 도시된 바와 같이, 산화막(13)에 제 1 도전막(12)의 일부를 노출시키는 트렌치(100)를 형성한다.Referring to FIG. 1A, a gate oxide film 11 is formed on a P-type semiconductor substrate 10, and a first conductive film 12 for lower gate is formed on the gate oxide film 11. Here, the first conductive film 12 is formed of an N-type polysilicon film with a thickness of 250 to 350 GPa. Then, an oxide film 13 is formed on the first conductive film 12 as a first insulating film with a thickness of 2,000 to 3,000 kPa, and the oxide film 13 is patterned by photolithography and etching, and the result is shown in FIG. 1B. As shown, a trench 100 exposing a part of the first conductive film 12 is formed in the oxide film 13.

도 1c를 참조하면, 도 1b의 구조 상에 제 2 절연막으로서 산화막(13)에 대한 식각저지막으로서 작용하는 막으로, 바람직하게 질화막을 증착하고, 건식식각으로 식각하여 트렌치(100)의 측벽에 질화막의 제 1 스페이서(14)를 형성한다. 도 1d를 참조하면, 제 1 스페이서(14)가 형성된 트렌치(100)에 매립되도록 산화막(13) 상부에 상부 게이트용 제 2 도전막을 증착하고 산화막(13) 표면이 노출되도록 식각하여 트렌치(100) 내에만 제 2 도전막이 남도록 하여 역 T형 게이트의 상부 게이트(15)를 형성한다. 여기서, 제 2 도전막은 금속 실리사이드막, 바람직하게 티타늄 실리사이드막으로 형성한다.Referring to FIG. 1C, a film serving as an etch stop film for the oxide film 13 as the second insulating film on the structure of FIG. 1B is preferably deposited with a nitride film and etched by dry etching to form sidewalls of the trench 100. The first spacer 14 of the nitride film is formed. Referring to FIG. 1D, the second conductive layer for the upper gate is deposited on the oxide layer 13 so as to be embedded in the trench 100 on which the first spacer 14 is formed, and the trench 100 is etched to expose the surface of the oxide layer 13. The upper gate 15 of the inverted T-type gate is formed by leaving the second conductive film only inside. Here, the second conductive film is formed of a metal silicide film, preferably a titanium silicide film.

그런 다음, 상부 게이트(15) 및 제 1 스페이서(14)를 식각 마스크로서 산화막(13) 및 제 1 도전막(12)을 식각하여, 도 1e에 도시된 바와 같이, 하부 게이트 (12A)를 형성하여, 하부 게이트(12A) 및 상부 게이트(15)로 이루어진 역 T형 게이트(200)를 형성한다. 도 1f를 참조하면, 역 T형 게이트(200) 및 제 1 스페이서 (14)를 이용하여 기판(10)으로 저농도 N형 불순물 이온을 주입하여, 하부게이트(12A)의 양 측 기판(10)에 LDD 영역(16)을 형성한다.Then, the oxide film 13 and the first conductive film 12 are etched using the upper gate 15 and the first spacer 14 as an etch mask to form the lower gate 12A, as shown in FIG. 1E. As a result, an inverted T-type gate 200 including the lower gate 12A and the upper gate 15 is formed. Referring to FIG. 1F, low concentration N-type impurity ions are implanted into the substrate 10 by using the inverted T-type gate 200 and the first spacers 14, and then formed on both substrates 10 of the lower gate 12A. LDD region 16 is formed.

도 1g에 도시된 바와 같이, 제 1 스페이서(14)를 제거하여, 역 T형 게이트(200)를 완전히 노출시킨다. 그런 다음, 역 T형 게이트(200)를 이용하여 기판(10)으로 P형 불순물 이온을 주입하여, 도 1h에 도시된 바와 같이, 상부 게이트 (15) 양 측의 기판(10)에 LDD 영역(16)을 둘러싸도록 펀치스톱층(17)을 형성한다.As shown in FIG. 1G, the first spacer 14 is removed to fully expose the inverse T-type gate 200. Then, P-type impurity ions are implanted into the substrate 10 using the inverted T-type gate 200, and as shown in FIG. 1H, the LDD region ( The punch stop layer 17 is formed to surround 16.

도 1i를 참조하면, 도 1h의 구조 상에 제 3 절연막으로서 산화막을 증착하고 건식식각하여 상부 게이트(15)의 측벽에 산화막의 제 2 스페이서(18)를 형성한다. 그런 다음, 기판 전면에 제 4 절연막으로서 산화막에 대한 식각저지막으로서 작용하는 막으로서, 바람직하게 질화막을 증착하고 기판(10)의 표면이 노출되도록 건식식각하여 제 2 스페이서(18)가 형성된 역 T형 게이트(200)의 측벽에 질화막의 제 3 스페이서(19)를 형성한다. 그리고 나서, 역 T형 게이트(200), 제 2 및 제 3 스페이서(18, 19)를 이용하여 기판(10)으로 고농도 N형 불순물 이온을 주입하여, 도 1j에 도시된 바와 같이, 제 3 스페이서(19) 양 측의 펀치스톱층(17) 내에 소오스/드레인 (20)을 형성한다.Referring to FIG. 1I, an oxide film is deposited and dry-etched as a third insulating film on the structure of FIG. 1H to form second spacers 18 of the oxide film on sidewalls of the upper gate 15. Then, as a film acting as an etch stop film for the oxide film as a fourth insulating film on the entire surface of the substrate, an inverse T on which the second spacer 18 is formed by depositing a nitride film and dry etching so that the surface of the substrate 10 is exposed. A third spacer 19 of the nitride film is formed on the sidewall of the type gate 200. Then, a high concentration of N-type impurity ions are implanted into the substrate 10 by using the inverse T-type gate 200, the second and third spacers 18 and 19, and as shown in FIG. 1J, the third spacer (19) A source / drain 20 is formed in the punch stop layer 17 on both sides.

상기한 본 발명에 의하면, 역 T형 게이트를 이용한 이온주입공정에 의해 소오스 및 드레인 영역을 완전히 감싸도록 드레인 영역을 완전히 감싸도록 펀치스톱층이 형성되므로 펀치쓰루 현상이 효과적으로 방지된다. 또한, 소오스/드레인을 이중 스페이서를 이용하여 형성하기 때문에, 종래보다 안정한 LDD 구조를 얻을 수 있고, 이러한 LDD 구조에 의해 핫캐리어 현상이 효과적으로 방지된다. 결과로서, 소자의 특성 및 신뢰성이 향상된다. 또한, 별도의 마스크 적용없이 트렌치 기술로 역 T형 게이트를 형성하고 이러한 역 T형 게이트 및 스페이서를 이용하여 펀치스톱층을 자기정렬(self-align)로 형성하기 때문에 제조비용이 감소되고 웨이퍼 내에서 균일하게 이온주입이 이루어진다.According to the present invention described above, the punch-through phenomenon is effectively prevented because the punch stop layer is formed to completely surround the drain region to completely surround the source and drain regions by an ion implantation process using an inverted T-type gate. In addition, since the source / drain is formed using the double spacer, a more stable LDD structure can be obtained, and the hot carrier phenomenon is effectively prevented by this LDD structure. As a result, the characteristics and reliability of the device are improved. In addition, since the inverse T-type gate is formed by the trench technology without using a mask and the inverse T-type gate and the spacer are used to form the punch stop layer by self-alignment, manufacturing cost is reduced and in the wafer. Ion implantation is performed uniformly.

또한, 본 발명은 상기 실시예에 한정되지 않고, 본 발명의 기술적 요지를 벗어나지 않는 범위내에서 다양하게 변형시켜 실시할 수 있다.In addition, this invention is not limited to the said Example, It can variously deform and implement within the range which does not deviate from the technical summary of this invention.

Claims (10)

제 1 도전형 반도체 기판 상에 게이트 산화막, 상기 제 1 도전형과 반대 도전형의 제 2 도전형의 제 1 도전막 및 제 1 절연막을 순차적으로 형성하는 단계;Sequentially forming a gate oxide film, a first conductive film of a second conductivity type opposite to the first conductivity type, and a first insulating film on a first conductivity type semiconductor substrate; 상기 제 1 절연막에 상기 제 1 도전막의 일부를 노출시키는 트렌치를 형성하는 단계;Forming a trench in the first insulating film to expose a portion of the first conductive film; 상기 트렌치의 측벽에 제 2 절연막의 제 1 스페이서를 형성하는 단계;Forming a first spacer of a second insulating film on sidewalls of the trench; 상기 제 1 스페이서가 형성된 상기 트렌치에 제 2 도전막을 매립시켜 상부 게이트를 형성하는 단계;Forming an upper gate by filling a second conductive layer in the trench in which the first spacer is formed; 상기 상부 게이트 및 제 1 스페이서를 식각 마스크로하여 상기 제 1 절연막 및 제 1 도전막을 식각하여 하부 게이트를 형성하여 상부 게이트 및 하부 게이트로 이루어진 역 T형 게이트를 형성하는 단계;Forming a lower gate by etching the first insulating layer and the first conductive layer using the upper gate and the first spacer as an etching mask to form an inverted T-type gate including an upper gate and a lower gate; 상기 하부 게이트의 양 측 기판에 제 2 도전형의 LDD 영역을 형성하는 단계;Forming LDD regions of a second conductivity type on substrates on both sides of the lower gate; 상기 제 1 스페이서를 제거하여 상기 역 T형 게이트를 완전히 노출시키는 단계;Removing the first spacer to completely expose the inverse T-type gate; 상기 상부 게이트 양 측의 기판에 상기 LDD 영역을 둘러싸도록 제 1 도전형의 펀치스톱층을 형성하는 단계;Forming a punch stop layer of a first conductivity type on the substrate on both sides of the upper gate to surround the LDD region; 상기 상부 게이트의 측벽에 제 3 절연막의 제 2 스페이서를 형성하는 단계;Forming a second spacer of a third insulating film on sidewalls of the upper gate; 상기 제 2 스페이서가 형성된 상기 역 T형 게이트의 측벽에 제 4 절연막의 제 3 스페이서를 형성하는 단계; 및Forming a third spacer of a fourth insulating film on sidewalls of the inverted T-type gate on which the second spacer is formed; And 상기 제 3 스페이서 양 측의 상기 펀치스톱층 내에 제 2 도전형 소오스/드레인을 형성하는 단계를 포함하는 것을 특징으로 하는 반도체 소자의 제조방법.Forming a second conductivity type source / drain in the punchstop layer on both sides of the third spacer. 제 1 항에 있어서, 상기 제 1 도전막은 폴리실리콘막으로 형성하고, 제 2 도전막은 금속 실리사이드막으로 형성하는 것을 특징으로 하는 반도체 소자의 제조방법.The method of claim 1, wherein the first conductive film is formed of a polysilicon film, and the second conductive film is formed of a metal silicide film. 제 3 항에 있어서, 상기 금속 실리사이드막은 티타늄 실리사이드막인 것을 특징으로 하는 반도체 소자의 제조방법.4. The method of claim 3, wherein the metal silicide film is a titanium silicide film. 제 3 항에 있어서, 상기 제 1 도전막은 250 내지 350Å의 두께로 형성하는 것을 특징으로 하는 반도체 소자의 제조방법.The method of manufacturing a semiconductor device according to claim 3, wherein the first conductive film is formed to a thickness of 250 to 350 GPa. 제 1 항에 있어서, 상기 제 1 절연막은 산화막이고 상기 제 2 절연막은 질화막인 것을 특징으로 하는 반도체 소자의 제조방법.The method of claim 1, wherein the first insulating film is an oxide film and the second insulating film is a nitride film. 제 1 항 또는 제 5 항에 있어서, 상기 제 1 절연막은 2,000 내지 3,000Å의 두께로 형성하는 것을 특징으로 하는 반도체 소자의 제조방법.The method of manufacturing a semiconductor device according to claim 1 or 5, wherein the first insulating film is formed to a thickness of 2,000 to 3,000 kPa. 제 1 항에 있어서, 상기 LDD 영역을 형성하는 단계는The method of claim 1, wherein the forming of the LDD region is performed. 상기 역 T형 게이트 및 제 1 스페이서를 이용하여 상기 기판으로 제 2 도전형 저농도 불순물 이온을 주입하는 것을 특징으로 하는 반도체 소자의 제조방법.And injecting a second conductivity type low concentration impurity ion into the substrate using the inverted T-type gate and the first spacer. 제 1 항에 있어서, 상기 펀치스톱층을 형성하는 단계는The method of claim 1, wherein forming the punch stop layer 상기 역 T형 게이트를 이용하여 상기 기판으로 제 1 도전형 불순물 이온을 주입하는 것을 특징으로 하는 반도체 소자의 제조방법.And injecting first conductivity type impurity ions into the substrate using the inverted T-type gate. 제 1 항에 있어서, 상기 소오스/드레인을 형성하는 단계는The method of claim 1, wherein forming the source / drain is 상기 제 2 및 제 3 스페이서 및 상기 역 T형 게이트를 이용하여 제 2 도전형 고농도 불순물 이온을 주입하는 것을 특징으로 하는 반도체 소자의 제조방법.And a second conductivity type high concentration impurity ion is implanted using the second and third spacers and the inverted T-type gate. 제 1 항에 있어서, 상기 제 3 절연막은 산화막이고, 상기 제 4 절연막은 질화막인 것을 특징으로 하는 반도체 소자의 제조방법.The method of claim 1, wherein the third insulating film is an oxide film, and the fourth insulating film is a nitride film.
KR1019990024624A 1999-06-28 1999-06-28 Method of manufacturing semiconductor device KR100349367B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019990024624A KR100349367B1 (en) 1999-06-28 1999-06-28 Method of manufacturing semiconductor device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019990024624A KR100349367B1 (en) 1999-06-28 1999-06-28 Method of manufacturing semiconductor device

Publications (2)

Publication Number Publication Date
KR20010004039A KR20010004039A (en) 2001-01-15
KR100349367B1 true KR100349367B1 (en) 2002-08-21

Family

ID=19595855

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990024624A KR100349367B1 (en) 1999-06-28 1999-06-28 Method of manufacturing semiconductor device

Country Status (1)

Country Link
KR (1) KR100349367B1 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100572316B1 (en) * 2002-10-11 2006-04-19 삼성전자주식회사 Morse transistors having inverted-type gate electrodes and methods of manufacturing the same

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101119159B1 (en) * 2005-08-03 2012-03-19 주식회사 하이닉스반도체 Method for forming semiconductor device
KR100973267B1 (en) * 2008-01-10 2010-07-30 주식회사 하이닉스반도체 Method of manufacturing MOSFET device

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR950021531A (en) * 1993-12-29 1995-07-26 김광호 Semiconductor device and manufacturing method
US5583067A (en) * 1993-01-22 1996-12-10 Intel Corporation Inverse T-gate semiconductor device with self-aligned punchthrough stops and method of fabrication
US5858867A (en) * 1996-05-20 1999-01-12 Mosel Vitelic, Inc. Method of making an inverse-T tungsten gate
KR100189968B1 (en) * 1995-07-24 1999-06-01 윤종용 High breakdown voltage transistor and method for manufacturing the same
US5986305A (en) * 1998-03-30 1999-11-16 Texas Instruments - Acer Incorporated Semiconductor device with an inverse-T gate lightly-doped drain structure

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5583067A (en) * 1993-01-22 1996-12-10 Intel Corporation Inverse T-gate semiconductor device with self-aligned punchthrough stops and method of fabrication
KR950021531A (en) * 1993-12-29 1995-07-26 김광호 Semiconductor device and manufacturing method
KR100189968B1 (en) * 1995-07-24 1999-06-01 윤종용 High breakdown voltage transistor and method for manufacturing the same
US5858867A (en) * 1996-05-20 1999-01-12 Mosel Vitelic, Inc. Method of making an inverse-T tungsten gate
US5986305A (en) * 1998-03-30 1999-11-16 Texas Instruments - Acer Incorporated Semiconductor device with an inverse-T gate lightly-doped drain structure

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100572316B1 (en) * 2002-10-11 2006-04-19 삼성전자주식회사 Morse transistors having inverted-type gate electrodes and methods of manufacturing the same

Also Published As

Publication number Publication date
KR20010004039A (en) 2001-01-15

Similar Documents

Publication Publication Date Title
KR100223846B1 (en) Semiconductor device and method of manufacturing the same
KR19980029024A (en) MOSFET and manufacturing method
KR100223847B1 (en) Semiconductor device and method of manufacturing the same
US6566208B2 (en) Method to form elevated source/drain using poly spacer
KR100840661B1 (en) Semiconductor Device and Manufacturing Method Thereof
US6380021B1 (en) Ultra-shallow junction formation by novel process sequence for PMOSFET
KR950008257B1 (en) Mos fet and its making method
KR100349367B1 (en) Method of manufacturing semiconductor device
KR100257074B1 (en) Mosfet and method for manufacturing the same
KR100320436B1 (en) Method for manufacturing mosfet
KR100916120B1 (en) method for fabricating MOS transistor
US6936517B2 (en) Method for fabricating transistor of semiconductor device
KR100260366B1 (en) Method for fabricating semiconductor device
KR0161873B1 (en) Method of manufacturing semiconductor device
JPH07273329A (en) Semiconductor device and its manufacture
KR100334967B1 (en) Method for forming transistor of a semiconductor device
KR100421899B1 (en) Method for fabricating semiconductor device
KR20010057381A (en) Method for manufacturing semiconductor device
KR100250690B1 (en) Semiconductor device and manufacturing method thereof
KR100487503B1 (en) A semiconductor device and method of fabricating the same
KR100243015B1 (en) Method of fabricating semiconductor device
KR100226744B1 (en) Method of manufacturing semiconductor device
KR20030058437A (en) Method for manufacturing semiconductor device by using a groove
KR19990009248A (en) Transistors and manufacturing methods thereof
KR19980039621A (en) MOS transistor and manufacturing method thereof

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20100726

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee