KR100267535B1 - 에이티엠단말정합장치의에프아이에프오관리시스템 - Google Patents

에이티엠단말정합장치의에프아이에프오관리시스템 Download PDF

Info

Publication number
KR100267535B1
KR100267535B1 KR1019970079472A KR19970079472A KR100267535B1 KR 100267535 B1 KR100267535 B1 KR 100267535B1 KR 1019970079472 A KR1019970079472 A KR 1019970079472A KR 19970079472 A KR19970079472 A KR 19970079472A KR 100267535 B1 KR100267535 B1 KR 100267535B1
Authority
KR
South Korea
Prior art keywords
transmission
counter
unit
cell
fifo
Prior art date
Application number
KR1019970079472A
Other languages
English (en)
Other versions
KR19990059274A (ko
Inventor
문의철
Original Assignee
서평원
엘지정보통신주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 서평원, 엘지정보통신주식회사 filed Critical 서평원
Priority to KR1019970079472A priority Critical patent/KR100267535B1/ko
Publication of KR19990059274A publication Critical patent/KR19990059274A/ko
Application granted granted Critical
Publication of KR100267535B1 publication Critical patent/KR100267535B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L47/00Traffic control in data switching networks
    • H04L47/50Queue scheduling
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/90Buffering arrangements
    • H04L49/9057Arrangements for supporting packet reassembly or resequencing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5638Services, e.g. multimedia, GOS, QOS
    • H04L2012/5646Cell characteristics, e.g. loss, delay, jitter, sequence integrity
    • H04L2012/5652Cell construction, e.g. including header, packetisation, depacketisation, assembly, reassembly
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5678Traffic aspects, e.g. arbitration, load balancing, smoothing, buffer management
    • H04L2012/5681Buffer or queue management

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

본 발명은 다수의 가입자 장치를 수용한 ATM 단말 정합 장치에 관한 것으로, 특히 셀 카운터를 이용해 송신 FIFO를 감시하고 관리하여 송신 FIFO의 넘침을 방지하도록 한 ATM 단말 정합 장치의 FIFO 관리 시스템에 관한 것이다.
종래에는 멀티플렉서부의 송신 버스 사용 승인이 지연되는 경우에 송신 FIFO에 송신할 ATM 셀이 계속해서 쌓였으나, 본 발명에 의해 헤더 처리부로부터 인가되는 셀 송신 신호와 멀티플렉서부로부터 인가되는 송신 버스 사용 승인 신호를 셀 카운터부에서 카운팅하여 해당 카운팅 값을 서로 비교하고 서로 일치할 때까지 제어 신호를 송신 제어부에 인가시켜 송신 FIFO에 저장시킨 ATM 셀을 멀티플렉서부로 전송하도록 함으로써, 멀티플렉서부의 송신 버스 사용 승인이 지연되는 경우에도 송신 FIFO를 감시하고 관리하여 송신 FIFO의 넘침에 의한 ATM 셀의 손실없이 전송할 수 있다.

Description

에이티엠 단말 정합 장치의 에프아이에프오 관리 시스템
본 발명은 다수의 가입자 장치를 수용한 ATM 단말 정합 장치에 관한 것으로, 특히 셀 카운터를 이용해 송신 FIFO를 감시하고 관리하여 송신 FIFO의 넘침을 방지하도록 한 ATM 단말 정합 장치의 FIFO 관리 시스템에 관한 것이다.
일반적인 ATM 단말 정합 장치는 도 1에 도시된 바와 같이, 가입자 단말기로부터 송신할 데이타를 인터페이스하는 가입자 단말 접속부(11)와, 해당 송신 데이타에 헤더를 부착시켜 ATM 셀을 생성하는 헤더 처리부(12)와, 해당 송신할 ATM 셀을 기록함과 동시에 송신 요청을 하는 송신 제어부(13)와, 해당 송신할 ATM 셀을 저장하는 송신 FIFO(14)와, 해당 송신할 ATM 셀을 다중화하는 멀티플렉서부(15)와, 해당 다중화된 ATM 셀을 ATM망에 송출하는 ATM망 접속부(16)를 포함하여 이루어져 있다.
상술한 바와 같이 구성된 ATM 단말 정합 장치는 다음과 같이 동작을 수행하는데, 먼저 가입자 단말에서 송신 데이타를 해당 가입자 단말 접속부(11) 측으로 송신하는 경우, 해당 가입자 단말 접속부(11)는 해당 가입자 단말로부터 송신 데이타를 수신받아 47(Byte) 단위의 SDU(Service Data Unit)를 생성시켜 해당 헤더 처리부(12)에 인가한다.
이에, 해당 헤더 처리부(12)는 해당 가입자 단말 접속부(11)로부터 인가되는 47(Byte) 단위의 SDU에 헤더를 부착시켜 53(Byte)의 ATM 셀로 만들어 주며, 해당 송신할 ATM 셀이 있음을 알려주는 셀 송신 신호(DRDYTX)를 해당 송신 제어부(13)에 인가시켜 준다.
그러면, 해당 송신 제어부(13)에서 해당 헤더 처리부(12)로부터 셀 송신 신호(DRDYTX)를 인가받아 송신할 ATM 셀이 있음을 확인하고 해당 송신할 ATM 셀을 해당 송신 FIFO(14)에 기록시킴과 동시에 송신 버스 사용 요청 신호(TBRS ; Transmit Bus Request Signal)를 생성시켜 해당 멀티플렉서부(15)에 인가한다.
이에, 해당 멀티플렉서부(15)에서 해당 송신 제어부(13)로부터 송신 버스 사용 요청 신호(TBRS)를 인가받아 송신 버스의 사용를 허가하기 위한 송신 버스 사용 승인 신호(TBGS ; Transmit Bus Grant Signal)를 생성시켜 해당 송신 제어부(13)에 인가하면, 해당 송신 제어부(13)는 해당 멀티플렉서부(15)로부터 송신 버스 사용 승인 신호(TBGS)를 인가받아 해당 송신 FIFO(14)에 저장시킨 ATM 셀을 송신 버스에 실어 해당 멀티플렉서부(15)로 전송시킴과 동시에 송신 버스 사용 요청을 해제하도록 한다.
이에 따라, 해당 멀티플렉서부(15)는 해당 송신 FIFO(14)로부터 해당 송신 버스를 통해 인가되는 ATM 셀들을 다중화하여 해당 ATM망 접속부(16)에 인가시키며, 해당 ATM망 접속부(16)는 해당 멀티플렉서부(15)로부터 인가되는 다중화된 ATM 셀을 ATM망으로 송출하게 된다.
그런데, 버스 아비트레이션(Arbitration)의 결과로 해당 송신 버스 사용 승인 신호(TBGS)가 지연(Delay)되는 경우, 도 2에 도시된 타이밍도와 같이 해당 송신 FIFO(14)에는 해당 송신할 ATM 셀이 계속해서 쌓이게 되므로, 일반적으로 해당 송신 FIFO(14)를 약 256(Byte)로 사용한다고 하면 5개의 ATM 셀이 쌓일 경우에 해당 송신 FIFO(14)가 넘쳐 해당 ATM 셀의 손실이 발생하게 된다.
한편, 하나의 가입자 장치만을 수용하는 경우에는 도 3에 도시된 타이밍도와 같이 송신 버스 사용 승인이 송신할 ATM 셀의 발생 주기와 동일하게 되므로써, 해당 송신 FIFO(14)의 넘침은 발생되지 않지만, 2개 이상의 가입자를 수용하는 경우에는 해당 송신 FIFO(14)의 넘침이 발생할 수 있다.
상술한 바와 같이, 종래에는 멀티플렉서부의 송신 버스 사용 승인이 지연되는 경우에 송신 FIFO에 송신할 ATM 셀이 계속해서 쌓이게 되어 넘침으로써 ATM 셀의 손실이 발생하는 문제점이 있었다.
상술한 바와 같은 문제점을 해결하기 위해, 본 발명은 다수의 가입자 장치를 수용한 ATM 단말 정합 장치에서 멀티플렉서부의 송신 버스 사용 승인이 지연되는 경우에도 셀 카운터를 이용해 송신 FIFO를 감시하고 관리하여 해당 송신 FIFO의 넘침을 방지함으로써, 즉 개선된 FIFO 관리 기법으로 버스 아비트레이션을 사용하여 딜레이로 인한 ATM 셀 손실이 발생하지 않도록 하고자 하는데, 그 목적이 있다.
도 1은 일반적인 ATM 단말 정합 장치를 나타낸 구성 블록도.
도 2는 도 1에 있어 송신 버스 사용 승인 신호의 지연 시에 ATM 셀의 전송을 나타낸 타이밍도.
도 3은 도 1에 있어 단일 가입자인 경우에 ATM 셀의 전송을 나타낸 타이밍도.
도 4는 본 발명의 실시예에 따른 ATM 단말 정합 장치를 나타낸 구성 블록도.
도 5는 도 4에 있어 ATM 셀의 전송을 나타낸 타이밍도.
* 도면의 주요부분에 대한 부호의 설명 *
21 : 가입자 단말 접속부 22 : 헤더 처리부
23 : 송신 제어부 24 : 송신 FIFO
25 : 멀티플렉서부 26 : ATM망 접속부
27 : 셀 카운터부
상기와 같은 목적을 달성하기 위한 본 발명은 가입자 단말 접속부와, 헤더 처리부와, 송신 FIFO와, 멀티플렉서부와, ATM망 접속부를 구비하는 ATM 단말 정합 장치에 있어서, 송신 카운터와 수신 카운터를 구비하며, 상기 헤더 처리부로부터 인가되는 셀 송신 신호를 해당 수신 카운터에서 카운팅하고 상기 멀티플렉서부로부터 인가되는 송신 버스 사용 승인 신호를 해당 송신 카운터에서 카운팅하여 해당 카운팅 값을 서로 비교하며, 해당 카운팅 값이 서로 일치할 때까지 제어 신호를 생성시키는 셀 카운터부와; 상기 셀 카운터부로부터 인가되는 제어 신호에 의해 상기 송신 FIFO에 저장시킨 ATM 셀을 상기 멀티플렉서부로 전송시키는 송신 제어부를 포함하여 이루어진 것을 특징으로 한다.
이하 첨부된 도면을 참고하여 다음과 같이 설명한다.
도 4는 본 발명의 실시예에 따른 ATM 단말 정합 장치를 나타낸 구성 블록도이고, 도 5는 도 4에 있어 ATM 셀의 전송을 나타낸 타이밍도이다.
본 발명의 실시예에 따른 ATM 단말 정합 장치는 도 4에 도시된 바와 같이, 가입자 단말 접속부(21)와, 헤더 처리부(22)와, 송신 제어부(23)와, 송신 FIFO(24)와, 멀티플렉서부(25)와, ATM망 접속부(26)와, 셀 카운터부(27)를 포함하여 이루어진다.
상기 가입자 단말 접속부(21)와, 헤더 처리부(22)와, 송신 FIFO(24)와, 멀티플렉서부(25)와, ATM망 접속부(26)는 종래의 구성과 동일하므로, 그 설명을 생략한다.
상기 송신 제어부(23)는 상기 셀 카운터부(27)로부터 인가되는 제어 신호(CS)에 의해 상기 셀 카운터부(27)의 수신 카운터와 송신 카운터에서 각각 카운팅한 값이 서로 일치할 때까지 상기 송신 FIFO(24)에 저장시킨 ATM 셀을 상기 송신 FIFO(24)의 넘침없이 상기 멀티플렉서부(25)로 전송시키도록 한다.
상기 셀 카운터부(27)는 송신 카운터와 수신 카운터를 구비하고 있는데, 해당 수신 카운터는 상기 헤더 처리부(22)로부터 셀 송신 신호(DRDYTX)를 인가받아 카운팅하며, 해당 송신 카운터는 상기 멀티플렉서부(25)로부터 송신 버스 사용 승인 신호(TBGS)를 인가받아 카운팅하며, 해당 수신 카운터와 송신 카운터에서 각각 카운팅한 값을 계속적으로 비교하고 해당 카운팅 값이 서로 일치하지 않을 경우에 해당 수신 카운터에서 카운팅한 값과 송신 카운터에서 카운팅한 값이 일치할 때까지 제어 신호(CS)를 생성시키고 해당 생성한 제어 신호(CS)를 상기 송신 제어부(23)에 인가한다.
본 발명의 실시예에 따른 ATM 단말 정합 장치의 FIFO 관리 시스템은 다음과 같이 동작을 수행한다.
본 발명은 송신 FIFO(24)의 넘침 현상을 방지하기 위하여 송신 카운터와 수신 카운터를 각각 내장하고 있는 셀 카운터부(27)를 사용하여 이루어진다.
먼저, 제1가입자 단말 또는 다른 가입자 단말에서 송신할 데이타가 발생하여 해당 송신 데이타를 가입자 단말 접속부(21) 측으로 송신하는 경우, 해당 각 가입자 단말 접속부(21)는 해당 접속되어 있는 가입자 단말로부터 송신 데이타를 수신받아 47(Byte) 단위의 SDU를 생성시키고 해당 생성시킨 SDU를 헤더 처리부(22)에 인가시켜 준다.
이에, 상기 헤더 처리부(22)는 상기 가입자 단말 접속부(21)로부터 인가되는 47(Byte) 단위의 SDU에 헤더를 부착시켜 53(Byte)의 ATM 셀로 만들어 줌과 동시에, 셀 송신 신호(DRDYTX)를 생성시키고 해당 생성한 셀 송신 신호(DRDYTX)를 송신 제어부(23)와 셀 카운터부(27)에 인가시켜 주므로써 해당 생성한 ATM 셀을 송신해야 함을 알려 준다.
그러면, 상기 셀 카운터부(27)의 수신 카운터에서는 상기 헤더 처리부(22)로부터 셀 송신 신호(DRDYTX)를 인가받아 카운팅하는데, 즉 `1'를 카운트 업(Count-up)시켜 주며, 상기 송신 제어부(23)에서는 상기 헤더 처리부(22)로부터 셀 송신 신호(DRDYTX)를 인가받아 상기 송신해야 할 ATM 셀이 있음을 확인하고 상기 헤더 처리부(22)로부터 송신 FIFO(24)로 상기 송신할 ATM 셀을 기록시켜 줌과 동시에 송신 버스 사용 요청 신호(TBRS)를 생성시키고 해당 생성한 송신 버스 사용 요청 신호(TBRS)를 멀티플렉서부(25)에 인가한 후 송신 버스 사용 승인을 기다리게 된다.
그런 후, 상기 다수 개의 송신 제어부(23)로부터 송신 버스 사용 요청 신호(TBRS)를 각각 인가받은 상기 멀티플렉서부(25)에서 송신 버스 사용 승인 신호(TBGS)를 생성시켜 해당 생성한 송신 버스 사용 승인 신호(TBGS)를 상기 송신 제어부(23)와 셀 카운터부(27)에 인가하게 된다.
그러면, 상기 셀 카운터부(27)의 송신 카운터에서는 상기 멀티플렉서부(25)로부터 송신 버스 사용 승인 신호(TBGS)를 인가받아 카운팅하는데, 즉 `1'를 카운트 업시켜 주며, 상기 송신 제어부(23)에서는 상기 멀티플렉서부(25)로부터 송신 버스 사용 승인 신호(TBGS)를 인가받아 상기 송신 FIFO(24)에 저장시킨 ATM 셀을 송신 버스에 실어 상기 멀티플렉서부(25)로 전송시킴과 동시에 송신 버스 사용 요청을 해제하도록 한다.
만약, 상기 송신 제어부(23)와 셀 카운터부(27)의 송신 카운터에서 상기 멀티플렉서부(25)로부터 송신 버스 사용 승인 신호(TBGS)를 인가받지 못 하는 경우, 이 때에도 상기 송신 제어부(23)에서는 상기 헤더 처리부(22)로부터 셀 송신 신호(DRDYTX)를 인가받지 않더라도 연속적으로 계속해서 송신 버스 사용 요청 신호(TBRS)를 생성시키고 해당 생성한 송신 버스 사용 요청 신호(TBRS)를 멀티플렉서부(25)에 인가한 후 송신 버스 사용 승인을 기다리게 된다.
즉, 도 5에 도시된 타이밍도와 같이, 상기 송신 버스의 사용 승인이 지연되어 상기 송신 FIFO(24)에 상기 송신할 ATM 셀이 계속 쌓이게 되면, 즉 상기 셀 카운터부(27)의 수신 카운터와 송신 카운터에서 각각 카운팅한 값이 일치하지 않게 되면, 상기 셀 카운터부(27)에서는 수신 카운터와 송신 카운터에서 각각 카운팅한 값을 계속적으로 비교하여 수신 카운터에서 카운팅한 값과 송신 카운터에서 카운팅한 값이 일치할 때까지 제어 신호(CS)를 생성시켜 해당 생성한 제어 신호(CS)를 상기 송신 제어부(23)에 인가시켜 준다.
이에 따라, 상기 송신 제어부(23)에서는 상기 셀 카운터부(27)로부터 인가되는 제어 신호(CS)에 의해 상기 셀 카운터부(27)의 수신 카운터와 송신 카운터에서 각각 카운팅한 값이 서로 일치할 때까지 상기 송신 FIFO(24)에 저장시킨 ATM 셀을 상기 송신 FIFO(24)의 넘침없이 상기 멀티플렉서부(25)로 전송하게 된다.
그러면, 상기 멀티플렉서부(25)는 상기 다수 개의 송신 FIFO(24)로부터 상기 송신 버스를 통해 인가되는 각각의 ATM 셀들을 다중화시키고 해당 다중화된 ATM 셀을 ATM망 접속부(26)에 인가하며, 해당 ATM망 접속부(26)는 상기 멀티플렉서부(25)로부터 인가되는 다중화된 ATM 셀을 ATM망으로 송출하게 된다.
이상과 같이, 본 발명에 의해 헤더 처리부로부터 인가되는 셀 송신 신호와 멀티플렉서부로부터 인가되는 송신 버스 사용 승인 신호를 셀 카운터부에서 카운팅하여 해당 카운팅 값을 서로 비교하고 서로 일치할 때까지 제어 신호를 송신 제어부에 인가시켜 송신 FIFO에 저장시킨 ATM 셀을 멀티플렉서부로 전송하도록 함으로써, 멀티플렉서부의 송신 버스 사용 승인이 지연되는 경우에도 송신 FIFO를 감시하고 관리하여 송신 FIFO의 넘침에 의한 ATM 셀의 손실없이 전송할 수 있다.

Claims (1)

  1. 가입자 단말 접속부(21)와, 헤더 처리부(22)와, 송신 FIFO(24)와, 멀티플렉서부(25)와, ATM망 접속부(26)를 구비하는 ATM 단말 정합 장치에 있어서,
    송신 카운터와 수신 카운터를 구비하며, 상기 헤더 처리부(22)로부터 인가되는 셀 송신 신호(DRDYTX)를 해당 수신 카운터에서 카운팅하고 상기 멀티플렉서부(25)로부터 인가되는 송신 버스 사용 승인 신호(TBGS)를 해당 송신 카운터에서 카운팅하여 해당 카운팅 값을 서로 비교하며, 해당 카운팅 값이 서로 일치할 때까지 제어 신호(CS)를 생성시키는 셀 카운터부(27)와;
    상기 셀 카운터부(27)로부터 인가되는 제어 신호(CS)에 의해 상기 송신 FIFO(24)에 저장시킨 ATM 셀을 상기 멀티플렉서부(25)로 전송시키는 송신 제어부(23)를 포함하여 이루어진 것을 특징으로 하는 ATM 단말 정합 장치의 FIFO 관리 시스템.
KR1019970079472A 1997-12-30 1997-12-30 에이티엠단말정합장치의에프아이에프오관리시스템 KR100267535B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019970079472A KR100267535B1 (ko) 1997-12-30 1997-12-30 에이티엠단말정합장치의에프아이에프오관리시스템

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970079472A KR100267535B1 (ko) 1997-12-30 1997-12-30 에이티엠단말정합장치의에프아이에프오관리시스템

Publications (2)

Publication Number Publication Date
KR19990059274A KR19990059274A (ko) 1999-07-26
KR100267535B1 true KR100267535B1 (ko) 2000-10-16

Family

ID=19530128

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970079472A KR100267535B1 (ko) 1997-12-30 1997-12-30 에이티엠단말정합장치의에프아이에프오관리시스템

Country Status (1)

Country Link
KR (1) KR100267535B1 (ko)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR970056444A (ko) * 1995-12-26 1997-07-31 김광호 비동기 전송모드의 셀을 다중화하는 장치 및 방법

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR970056444A (ko) * 1995-12-26 1997-07-31 김광호 비동기 전송모드의 셀을 다중화하는 장치 및 방법

Also Published As

Publication number Publication date
KR19990059274A (ko) 1999-07-26

Similar Documents

Publication Publication Date Title
AU634930B2 (en) Logical channel setting system for atm network
US6088360A (en) Dynamic rate control technique for video multiplexer
US6636527B1 (en) Optical line termination in ATM-based PON
US7142544B2 (en) ATM-PON ONU controlling apparatus
US6122279A (en) Asynchronous transfer mode switch
US6061348A (en) Method and apparatus for dynamically allocating bandwidth for a time division multiplexed data bus
GB2344030A (en) Credit-based scheme for packet communication system.
US5732079A (en) Method and apparatus for skewing the start of transmission on multiple data highways
CA2060559A1 (en) Congestion relieving system in a communication system
EP0492390B1 (en) Data transfer method for broadband integrated services digital network and broadband integrated services digital network using the data transfer method
US5912890A (en) Statistical multiplexing apparatus in a time division multiplexing bus
US6418144B1 (en) AAL terminal system of duplex configuration and synchronization method
KR100267535B1 (ko) 에이티엠단말정합장치의에프아이에프오관리시스템
US5875174A (en) Time-division multiplex communication control circuit for ATM terminal
KR100367091B1 (ko) 버스에 기반한 셀 스위칭 장치
KR960003225B1 (ko) 서비스 품질(qos)등급에 따른 atm 셀 다중화 처리 장치
US20040008703A1 (en) Asynchronous transfer mode, passive optical network slave device and method for transmitting/receiving data in such device
KR100480293B1 (ko) 비동기 전송 모드에서의 셀 전송 제어 방법 및 장치
KR100233241B1 (ko) 비동기 전달 모드 교환기의 고속 디지털 가입자 회선 정합 장치
US7286470B1 (en) Messaging system for a packet transport system and method of operation thereof
KR100251717B1 (ko) 이속도를 가지는 비동기 전송 모드망 셀들의다중화/역다중화 방법 및 장치
KR0161753B1 (ko) 비동기 전달 모드 셀 다중화 제어장치
KR100265059B1 (ko) 스완2 케이블티브이 시스템의 프레임 처리장치
JP2873628B2 (ja) セルトラヒック監視方法および装置
KR0136499B1 (ko) 비동기식 전달 모드 셀 버퍼

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee