KR100257711B1 - Method for fabricating a semiconductor device - Google Patents

Method for fabricating a semiconductor device Download PDF

Info

Publication number
KR100257711B1
KR100257711B1 KR1019970081298A KR19970081298A KR100257711B1 KR 100257711 B1 KR100257711 B1 KR 100257711B1 KR 1019970081298 A KR1019970081298 A KR 1019970081298A KR 19970081298 A KR19970081298 A KR 19970081298A KR 100257711 B1 KR100257711 B1 KR 100257711B1
Authority
KR
South Korea
Prior art keywords
storage electrode
electrode contact
forming
bit line
contact plug
Prior art date
Application number
KR1019970081298A
Other languages
Korean (ko)
Other versions
KR19990061044A (en
Inventor
황치선
Original Assignee
김영환
현대전자산업주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김영환, 현대전자산업주식회사 filed Critical 김영환
Priority to KR1019970081298A priority Critical patent/KR100257711B1/en
Publication of KR19990061044A publication Critical patent/KR19990061044A/en
Application granted granted Critical
Publication of KR100257711B1 publication Critical patent/KR100257711B1/en

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/01Manufacture or treatment
    • H10B12/02Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
    • H10B12/03Making the capacitor or connections thereto
    • H10B12/033Making the capacitor or connections thereto the capacitor extending over the transistor
    • H10B12/0335Making a connection between the transistor and the capacitor, e.g. plug
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • H10B12/48Data lines or contacts therefor
    • H10B12/482Bit lines
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • H10B12/48Data lines or contacts therefor
    • H10B12/485Bit line contacts

Abstract

PURPOSE: A manufacturing method of a semiconductor element is provided to improve the process yield and reliability of the element by stabilizing bit line of the semiconductor element. CONSTITUTION: An insulating film is formed on a semiconductor plate. A storage electrode contact is formed by removing a determined part of the insulating film. A storage electrode contact plug is formed by filling the storage electrode contact hole. A bit line contact plug is formed inside the bit line contact hole at a lower level than the storage electrode contact plug. The storage electrode contact plug is exposed by removing part of the insulating film. An insulation spacer is formed at the side wall of the exposed storage electrode contact plug. A conduction film for bit line is formed on the entire surface. The surface of this semiconductor plate is flattened by etching, for the conduction film to be separated to form bit lines.

Description

반도체 소자의 제조방법Manufacturing method of semiconductor device

본 발명은 반도체 소자의 제조 방법에 관한 것으로, 특히 반도체 메모리 셀 제조 공정에서 저장전극 콘택 플러그 형성 후에 비트라인 콘택 및 비트라인을 저장전극 콘택과 오정렬 마진을 가지면서 동시에 플러그의 면적을 충분히 확보하여 저장전극를 형성할 수 있도록 한, 반도체 소자의 비트라인 형성 방법에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a method for manufacturing a semiconductor device. In particular, in a semiconductor memory cell manufacturing process, after forming a storage electrode contact plug, the bit line contact and the bit line have a storage electrode contact and misalignment margin, and at the same time, sufficiently secure the area of the plug. The present invention relates to a method for forming a bit line of a semiconductor device in which an electrode can be formed.

일반적으로, 반도체 소자의 고집적화가 진행됨에 따라 메모리 셀의 면적은 점점 줄어 메모리 셀 내부에서 여러 콘택들과 라인들 및 저장전극 사이의 거리가 점점 좁아지거나 없어지게 되어버리는 상황이다.In general, as the integration of semiconductor devices proceeds, the area of the memory cell is gradually reduced, and the distance between various contacts, lines, and storage electrodes in the memory cell becomes narrow or disappears.

따라서, 이러한 셀 구성요소들 사이의 절연 및 연결이 메모리셀의 면적 축소와 상관없이 자기 정렬이 이루어지도록 하는 공정이 도입되어 가고 있다.Thus, a process has been introduced in which insulation and connection between these cell components are self-aligned regardless of the area reduction of the memory cell.

지금까지의 추세는 대개 이러한 공정이 게이트 전도체와 그 주변부에 뚫리는 콘택들 사이에 주로 사용되었으나, 앞으로는 비트라인과 저장전극 사이의 절연 및 영역 확보가 관심사가 될 것으로 예상된다.Up to now, the trend has been that the process has been mainly used between the gate conductors and the contacts in their periphery, but in the future it is expected that the insulation and area between the bit line and the storage electrode will be of concern.

이에 본 발명은 상기한 바와 같은 종래의 제 문제점 들을 해소시키기 위하여 창안된 것으로, 반도체 메모리 셀 제조 공정에서 저장전극 콘택 플러그 형성 후에 비트라인 콘택 및 비트라인을 저장전극 콘택과 오정렬 마진을 가지면서 동시에 플러그의 면적을 충분히 확보하여 저장전극를 형성할 수 있도록 한, 반도체 소자의 비트라인 형성 방법을 제공하는데 그 목적이 있다.Accordingly, the present invention has been devised to solve the above-mentioned problems. In the semiconductor memory cell manufacturing process, the bit line contact and the bit line are plugged with the storage electrode contact and misalignment margin after the storage electrode contact plug is formed. SUMMARY OF THE INVENTION An object of the present invention is to provide a method for forming a bit line of a semiconductor device in which a storage electrode can be formed by sufficiently securing an area of s.

도 1a 내지 도 1l 는 본 발명에 따른 반도체소자에서 저장전극 콘택 플러그 및 비트라인 콘택 플러그를 형성하는 방법의 공정 단면도,1A to 1L are cross-sectional views illustrating a method of forming a storage electrode contact plug and a bit line contact plug in a semiconductor device according to the present invention;

도 2a 내지 도 2d 는 본 발명에 따른 반도체소자에서 저장전극를 형성하는 방법의 공정 단면도,2A to 2D are cross-sectional views of a method of forming a storage electrode in a semiconductor device according to the present invention;

도 3a 내지 도 3d 는 본 발명에 따른 반도체소자에서 저장전극를 형성하는 다른 방법의 공정 단면도,3A to 3D are cross-sectional views of another method of forming a storage electrode in a semiconductor device according to the present invention;

도 4a 내지 도 4j 는 본 발명에 따른 반도체소자에서 비트라인을 형성하는 방법의 공정 단면도이다.4A to 4J are cross-sectional views illustrating a method of forming a bit line in a semiconductor device according to the present invention.

< 도면의 주요부분에 대한 부호의 설명 ><Description of Symbols for Major Parts of Drawings>

1 : 반도체 기판 2 : 제 1 절연막1 semiconductor substrate 2 first insulating film

3 : 제 1 희생막 4 : 제 1 감광막 패턴3: first sacrificial film 4: first photosensitive film pattern

5 : 제 1 도전층 6 : 제 2 희생막5: first conductive layer 6: second sacrificial film

7 : 제 2 감광막 패턴 8 : 제 2 도전층7: second photosensitive film pattern 8: second conductive layer

9 : 제 3 감광막 패턴 10 : 제 2 절연막9: third photosensitive film pattern 10: second insulating film

11 : 제 3 도전층 12 : 금속 배선층11: third conductive layer 12: metal wiring layer

13 : 제 3 절연막 14 : 제 4 감광막 패턴13: 3rd insulating film 14: 4th photosensitive film pattern

15 : 제 3 희생막 16 : 제 5 감광막 패턴15: third sacrificial film 16: fifth photosensitive film pattern

17 : 제 4 도전층 18 : 제 5 도전층17: fourth conductive layer 18: fifth conductive layer

19 : 제 4 희생막 20 : 제 6 감광막 패턴19: fourth sacrificial film 20: sixth photosensitive film pattern

21 : 제 6 도전층21: sixth conductive layer

상기한 바와 같은 목적을 달성하기 위한 본 발명은, 반도체 소자의 제조방법에 있어서,In the present invention for achieving the above object, in the manufacturing method of a semiconductor device,

반도체기판상에 절연막을 형성하는 공정과,Forming an insulating film on the semiconductor substrate;

상기 절연막에서 저장전극 콘택으로 에정되어있는 부분을 제거하여 저장전극 콘택을 형성하는 공정과,Forming a storage electrode contact by removing a portion of the insulating layer defined as the storage electrode contact;

상기 저장전극 콘택홀을 메우는 저장전극 콘택 플러그를 형성하는 공정과,Forming a storage electrode contact plug filling the storage electrode contact hole;

상기 저장전극 콘택홀들 사이에 비트라인 콘택홀을 형성하는 공정과,Forming a bit line contact hole between the storage electrode contact holes;

상기 비트라인 콘택홀내에 비트라인 콘택 플러그를 형성하되, 상기 저장전극 콘택 플러그 보다 낮은 높이로 형성하는 공정과,Forming a bit line contact plug in the bit line contact hole but having a lower height than the storage electrode contact plug;

상기 저장전극 콘택 플러그의 높은 부분 만끔의 절연막을 제거하여 저장전극 콘택 플러그를 노출시키는 공정과,Exposing the storage electrode contact plug by removing an insulating layer of the high portion of the storage electrode contact plug;

상기 노출되어있는 저장전극 콘택 플러그의 측벽에 절연 스페이서를 형성하는 공정과,Forming an insulating spacer on sidewalls of the exposed storage electrode contact plugs;

상기 구조의 전표면에 비트라인용 도전층을 형성하는 공정과,Forming a conductive layer for bit lines on the entire surface of the structure;

상기 구조의 반도체기판 표면을 식각하여 평탄화시키되, 상기 도전층이 상호 분리되어 비트라인이 되도록하는 공정을 구비하는 것을 특징으로한다.Etching and planarizing the surface of the semiconductor substrate having the structure, wherein the conductive layers are separated from each other to form a bit line.

또한 본 발명의 다른 특징은, 상기의 공정을 진행하여 분리된 비트라인을 형성하는 공정과,In addition, another aspect of the present invention, the process of forming the separated bit line by the above process,

상기 구조의 상부에 저장전극 콘택플러그의 상부를 노출시키는 희생막패턴을 형성하는 공정과,Forming a sacrificial layer pattern exposing an upper portion of the storage electrode contact plug on the structure;

상기 저장전극 콘택 플러그와 그 부근의 희생막 패턴의 일부를 노출시키는 제1절연막 패턴을 형성하는 공정과,Forming a first insulating film pattern exposing the storage electrode contact plug and a portion of the sacrificial film pattern adjacent thereto;

상기 구조의 전표면에 도전층을 도포하여 상기 저장전극 콘택 플러그와 접촉되도록하는 공정과,Applying a conductive layer to the entire surface of the structure to make contact with the storage electrode contact plug;

상기 제1절연막 패턴 상부의 도전층을 제거하여 분리시켜 저장전극을 형성하는 공정을 구비하는 것을 특징으로한다.And removing and separating the conductive layer on the first insulating layer pattern to form a storage electrode.

본 발명의 또다른 특징은, 처음의 공정으로 분리된 비트라인을 형성하는 공정과,Another feature of the invention is the process of forming a bit line separated in the first step,

상기 구조의 상부에 저장전극 콘택플러그의 상부를 노출시키는 희생막패턴을 형성하는 공정과,Forming a sacrificial layer pattern exposing an upper portion of the storage electrode contact plug on the structure;

상기 구조의 전표면에 제1도전층을 형성하여 상기 저장전극 콘택 플러그와 접촉되도록하는 공정과,Forming a first conductive layer on the entire surface of the structure to be in contact with the storage electrode contact plug;

상기 비트라인상의 제1도전층을 노출시키는 제1절연막 패턴을 형성하는 공정과,Forming a first insulating film pattern exposing the first conductive layer on the bit line;

상기 구조의 전표면에 제2도전층을 도포하여 상기 제1도전층과 접촉되도록하는 공정과,Applying a second conductive layer to the entire surface of the structure to make contact with the first conductive layer;

상기 제1절연막 패턴 상부의 제2도전층과 비트라인상의 제2 및 제1도층을 제거 저장전극을 형성하는 공정을 구비하는 것을 특징으로한다.And removing the second conductive layer on the first insulating layer pattern and the second and first conductive layers on the bit line to form a storage electrode.

본 발명의 또다른 특징은, 처음의 공정에서 비트라인 콘택 플러그와 저장전극 콘택 플러그를 함께 형성하고 이후 동일한 공정을 진행하는 것을 특징으로 한다.Another feature of the present invention is that the bit line contact plug and the storage electrode contact plug are formed together in the first step, and then the same step is performed.

이하, 본 발명에 따른 반도체소자의 제조방법에 관하여 첨부도면을 참조하여 상세히 설명한다.Hereinafter, a method of manufacturing a semiconductor device according to the present invention will be described in detail with reference to the accompanying drawings.

도 1a 내지 도 1l 은 본발명에 따른 반도체소자의 제조 공정에서 저장전극 콘택 플러그와 비트라인 콘택 플러그를 형성하되, 비트라인 콘택 플러그를 저장전극 콘택에 비하여 낮게 형성한 예이다.1A to 1L illustrate an example in which a storage electrode contact plug and a bit line contact plug are formed in a manufacturing process of a semiconductor device according to the present invention, but the bit line contact plug is formed lower than the storage electrode contact.

먼저, 반도체 기판(1)위에 층간절연막인 제 1 절연막(2)과 제 1 희생막(3)을 순차적으로 증착한 후, 상기 제1희생막(3)상에 리소그래피(Lithography) 공정을 위한 저장전극 콘택을 형성하기 위한 제 1 감광막 패턴(4)을 형성하고, 상기 제 1 감광막패턴(4)을 이용하여 제 1 희생막(3) 및 제 1 절연막(2)을 차례로 식각하여 저장전극 콘택홀을 형성한다. (도 1a).First, the first insulating film 2 and the first sacrificial film 3, which are interlayer insulating films, are sequentially deposited on the semiconductor substrate 1, and then stored for lithography on the first sacrificial film 3. A first photoresist layer pattern 4 for forming an electrode contact is formed, and the first sacrificial layer 3 and the first insulating layer 2 are sequentially etched using the first photoresist layer pattern 4 to form storage electrode contact holes. To form. (FIG. 1A).

그다음 제 1 감광막패턴(4)을 제거한 후, 상기 구조의 전표면에 제 1 도전층(5), 예를 들어 도핑된 폴리 실리콘층을 형성하여 콘택홀 내부를 채운다. (도 1b).After removing the first photoresist pattern 4, a first conductive layer 5, for example, a doped polysilicon layer, is formed on the entire surface of the structure to fill the inside of the contact hole. (FIG. 1B).

그후, 상기 제1절연막(2)상의 제 1 도전층(5)과 제 1 희생막(3)을 식각하여 제1도전층(5) 패턴으로된 저장전극 콘택플러그를 형성하고, 그위에 다시 제 2 희생막(6)을 형성한다. (도 1c).Thereafter, the first conductive layer 5 and the first sacrificial layer 3 on the first insulating layer 2 are etched to form a storage electrode contact plug having a pattern of the first conductive layer 5 and thereon again. 2 the sacrificial film 6 is formed. (FIG. 1C).

그다음 상기 제 2 희생막(6)위에 상기 저장전극 콘택홀들의 사이에 위치하는 비트라인 콘택홀을 형성하기 위한 제 2 감광막 패턴(7)을 형성하고, (도 1d), 상기 제 2 감광막패턴(7)을 이용하여 제 2 희생막(6)과 제 1 절연막(2)을 순차적으로 식각하여 비트라인 콘택홀을 형성한 후, 상기 구조의 전표면에 제 2 도전층(8)을 , 예를들어 도핑된 다결정실리콘층으로 증착하여 콘택홀 내부를 채운다. (도 1e).Next, a second photoresist pattern 7 is formed on the second sacrificial layer 6 to form bit line contact holes between the storage electrode contact holes (FIG. 1D), and the second photoresist pattern ( 7) sequentially etching the second sacrificial layer 6 and the first insulating layer 2 to form a bit line contact hole, and then forming the second conductive layer 8 on the entire surface of the structure. For example, a doped polysilicon layer is deposited to fill the inside of the contact hole. (FIG. 1E).

그후, 상기 제 2 도전층(8)을 비트라인 콘택홀 내부까지 식각하여 상기 저장전극 콘택플러그에 비해 낮은 높이를 가지는 비트라인 콘택플러그인 제2도전층(87) 패턴을 형성한다. (도 1f).Thereafter, the second conductive layer 8 is etched into the bit line contact hole to form a second conductive layer 87 pattern, which is a bit line contact plug having a lower height than the storage electrode contact plug. (FIG. 1F).

그다음 상기 제2희생막(6)을 제거하고, 상기 저장전극 콘택 플러그상에 제 3 감광막 패턴(9)을 형성하고, 이를 이용하여 제 1 절연막(2)을 상기 제 2 도전층(8)과 같은 깊이까지 식각한 후, (도 1g), 상기 제3감광막패턴(9)을 제거하고, 전체 구조 상부에 제 2 절연막(10)을 증착한다. (도 1h).Next, the second sacrificial layer 6 is removed, and a third photoresist layer pattern 9 is formed on the storage electrode contact plug, and the first insulating layer 2 is formed on the second conductive layer 8. After etching to the same depth (FIG. 1G), the third photoresist pattern 9 is removed and a second insulating film 10 is deposited over the entire structure. (FIG. 1H).

그후, 상기 제 2 절연막(10)을 전면 식각하여, 제 2 절연막(10)이 저장전극 콘택의 플러그 부분에 스페이서 형태로 남은 제2절연막(10) 패턴을 형성하거, (도 1i), 상기 구조의 전표면에 비트라인을 형성하기 위한 도핑된 다결정실리콘층으로된 제 3 도전층(11)과 금속성 배선층(12)을 증착한다. (도 1j).Thereafter, the second insulating film 10 is entirely etched to form a pattern of the second insulating film 10 in which the second insulating film 10 is left in the form of a spacer in the plug portion of the storage electrode contact (FIG. 1I). A third conductive layer 11 and a metallic wiring layer 12 made of a doped polycrystalline silicon layer for forming a bit line are deposited on the entire surface of the substrate. (FIG. 1J).

그다음 상기 금속성의 배선층(12)과 제 3 도전층(11)을 CMP 방법으로 전면 식각을 행하여, 비트라인 들이 서로 분리되도록 한 후, 상기 구조의 전표면에 배선층(12)과 저장전극의 절연을 위한 제 3 절연막(13)을 증착하고, 저장전극 콘택 형성을 위한 제 4 감광막패턴(14)을 형성한다. (도 1k).Then, the metallization layer 12 and the third conductive layer 11 are etched by CMP method so that the bit lines are separated from each other, and then the insulation of the wiring layer 12 and the storage electrode is formed on the entire surface of the structure. A third insulating film 13 is deposited and a fourth photoresist pattern 14 is formed to form a storage electrode contact. (FIG. 1K).

그후, 상기 제 4 감광막패턴(14)을 이용하여 제 3 절연막(13)을 식각하여 저장전극 콘택 플러그인 제1도전층(5) 패턴을 노출시킨 후, 상기 제4감광막패턴(14)을 제거한다. (도 1l).Thereafter, the third insulating layer 13 is etched using the fourth photoresist pattern 14 to expose the storage electrode contact plug-in first conductive layer 5 pattern, and then the fourth photoresist pattern 14 is removed. . (FIG. 1L).

상기와 같은 공정에 의해 저장전극 및 비트라인 콘택 플러그와 비트라인을 형성한다.By the above process, the storage electrode, the bit line contact plug, and the bit line are formed.

도 2a 내지 도 2d는 본 발명에 따른 반도체소자에서 저장전극을 형성하는 제조 공정도이다.2A to 2D are manufacturing process diagrams for forming a storage electrode in the semiconductor device according to the present invention.

먼저, 도 1l의 공정후에 저장전극 형성을 위한 제 3 희생막(15)을 증착하고, 상기 제 3 희생막(15) 위에 제 5 감광막패턴(16)을 형성한 후, (도 2a), 상기 제 5 감광막패턴(16)을 이용하여 저장전극 형성을 의한 제 3 희생막(15)을 식각하여 코아가 되는 제3희생막(15) 패턴을 형성하여 저장전극 콘택플러그를 노출시킨 후, 상기 제5감광막패턴(16)을 제거한다. 이때, 제 3 희생막(15)과 제 3 절연막(13) 사이의 식각 선택비를 이용하여 비트라인과의 절연을 도모한다. (도 2b).First, after the process of FIG. 1L, the third sacrificial layer 15 for forming the storage electrode is deposited, and the fifth photoresist layer pattern 16 is formed on the third sacrificial layer 15. The third sacrificial layer 15 is formed by etching the third sacrificial layer 15 by forming the storage electrode using the fifth photoresist layer pattern 16 to expose the storage electrode contact plug after exposing the storage electrode contact plug. 5 The photosensitive film pattern 16 is removed. In this case, insulation is performed with the bit line by using an etching selectivity between the third sacrificial layer 15 and the third insulating layer 13. (FIG. 2B).

그다음 상기 구조의 전표면에 도핑된 다결정실리콘층 재질의 제 4 도전층(17)을 증착하고, (도 2c), 이어서, CMP 혹은 리필링 산화막(Refilling Oxide)을 이용하는 방법으로, 제3희생막(15) 패턴상부의 제 4 도전층(17)을 제거하여 저장전극을 고립시키고, 상기 제 3 희생막(15) 패턴을 제거하여 저장전극를 형성한다. (도 2d).Then, a fourth conductive layer 17 of a polysilicon layer material doped on the entire surface of the structure is deposited (FIG. 2C), followed by using a CMP or a refilling oxide film. (15) The storage electrode is isolated by removing the fourth conductive layer 17 over the pattern, and the storage pattern is formed by removing the pattern of the third sacrificial layer 15. (FIG. 2D).

도 3a 내지 도 3d 는 본 발명에 따른 반도체소자에서 다른 방법의 저장전극 제조 공정도이다.3A to 3D are flowcharts illustrating another method of manufacturing the storage electrode in the semiconductor device according to the present invention.

먼저, 도 1l의 공정 단계후에 형성되 구조의 전표면에 도핑된 다결정실리콘층 재질의 제 5 도전층(18)을 전면 증착하여 저장전극 콘택플러그에 접촉시킨 후, 상기 제 5 도전층(18) 위에 저장전극에 쓰이는 제 4 희생막(19)을 증착하고, 상기 제 4 희생막(19)상에 저장전극 형성을 의한 제 6 감광막패턴(20)을 형성한 후, (도 3a), 상기 제 6 감광막패턴(20)을 이용한 식각 공정으로 저장전극 콘택 플러그의 상부에 코아가 되는 제 4 희생막(19) 패턴을 형성한다. (도 3b).First, a fifth conductive layer 18 of polycrystalline silicon layer material formed after the process step of FIG. 1L and doped on the entire surface of the structure is deposited on the whole surface to contact the storage electrode contact plug, and then on the fifth conductive layer 18. After depositing the fourth sacrificial layer 19 used for the storage electrode and forming the sixth photoresist layer pattern 20 by forming the storage electrode on the fourth sacrificial layer 19 (FIG. 3A), the sixth In the etching process using the photoresist pattern 20, a fourth sacrificial layer 19 pattern which becomes a core is formed on the storage electrode contact plug. (FIG. 3B).

그다음 상기 전체 구조 상부에 도핑된 다결정실리콘층 재질의 제 6 도전층(21)을 형성하고, (도 3c), 상기 도핑된 제 6 도전층(21)을 전면 식각한 후, 제 4 희생막(19) 패턴을 제거하여 저장전극를 완성한다. (도 3d).Thereafter, a sixth conductive layer 21 of a doped polysilicon layer is formed on the entire structure, FIG. 3C, and then the entire doped sixth conductive layer 21 is etched, followed by a fourth sacrificial layer ( 19) Remove the pattern to complete the storage electrode. (FIG. 3D).

도 4a 내지 도 4j 는 본 발명에 따른 반도체소자에서 비트라인을 형성하는 방법의 공정 단면도이다.4A to 4J are cross-sectional views illustrating a method of forming a bit line in a semiconductor device according to the present invention.

먼저, 반도체 기판(1)상에 제 1 절연막(2)과 제 1 희생막(3)을 순차적으로 증착한 후, 저장전극 콘택과 비트라인 콘택을 형성하기 위한 제 1 감광막패턴(4)을 형성하고, 이를 이용하여 제 1 희생막(3)과 제 1 절연막(2)을 순차적으로 식각하여 저장전극 및 비트라인 콘택홀들을 형성한 후, (도 4a), 상기 제 1 감광막패턴(4)을 제거하고, 상기 구조의 전표면에 콘택홀 내부를 채울 수 있는 도핑된 다결정실리콘층 재질의 제 1 도전층(5)을 증착한다. (도 4b).First, after sequentially depositing the first insulating film 2 and the first sacrificial film 3 on the semiconductor substrate 1, the first photoresist film pattern 4 for forming the storage electrode contact and the bit line contact is formed. By using the same, the first sacrificial layer 3 and the first insulating layer 2 are sequentially etched to form storage electrodes and bit line contact holes (FIG. 4A), and then the first photoresist layer pattern 4 is formed. And a first conductive layer 5 of a doped polysilicon layer material is deposited on the entire surface of the structure to fill the inside of the contact hole. (FIG. 4B).

그다음 상기 제 1 도전층(5)을 전면 식각하고, 아울러 제 1 희생막(3)도 제거하여 비트라인 및 저장전극 콘택플러그를 형성한 후, 상기 구조의 전표면에 제 2 희생막(6)을 형성하고, (도 4c), 상기 저장전극 콘택플러그상의 제 2 희생막(6) 위에 제 3 감광막패턴(9)을 형성한다. (도 4d).Then, the first conductive layer 5 is etched entirely, and the first sacrificial layer 3 is also removed to form bit lines and storage electrode contact plugs, and then the second sacrificial layer 6 is formed on the entire surface of the structure. 4C, a third photoresist layer pattern 9 is formed on the second sacrificial layer 6 on the storage electrode contact plug. (FIG. 4D).

그다음 상기 제 3 감광막패턴(9)을 이용하여 제 2 희생막(6)과 제 1 절연막(2) 및 비트라인 콘택플러그가 되는 제 1 도전층(5) 패턴을 식각하여, 저장전극 콘택플러그와 비트라인 콘택 플러그간에 높이차가 나도록한 후, (도 4e), 상기 제3감광막패턴(9)을 제거하고, 상기 구조의 전표면에 제 2 절연막(10)을 증착하고, (도 4f), 상기 제 2 절연막(10)을 전면 식각하여, 저장전극 콘택의 플러그의 측벽에 스페이서 형태의 상기 제 2 절연막(10) 패턴을 형성한다. (도 4g).Next, the second sacrificial layer 6, the first insulating layer 2, and the first conductive layer 5, which are bit line contact plugs, are etched using the third photoresist pattern 9, and the storage electrode contact plugs are etched. After allowing the height difference between the bit line contact plugs (FIG. 4E), the third photoresist pattern 9 is removed, and the second insulating film 10 is deposited on the entire surface of the structure (FIG. 4F). The second insulating film 10 is entirely etched to form the second insulating film 10 pattern in the form of a spacer on the sidewall of the plug of the storage electrode contact. (Figure 4g).

그후, 상기 구조의 전표면에 비트라인을 형성하기 위하여 도핑된 다결정실리콘층 재질의 제 3 도전층(11)과 금속성의 배선층(12)을 순차적으로 증착하고, (도 4h), 이어서 CMP를 이용하여 전면 식각을 행하여, 비트라인 들이 서로 분리되도록 한 후, 그 위에 비트라인과 저장전극와의 절연을 위한 제 3 절연막(13)을 증착하고, 저장전극 콘택 형성을 위한 제 4 감광막패턴(14)을 형성한다. (도 4i).Thereafter, a third conductive layer 11 of a doped polysilicon layer and a metallic wiring layer 12 are sequentially deposited to form a bit line on the entire surface of the structure (FIG. 4H), and then using CMP. The entire surface is etched so that the bit lines are separated from each other, and then the third insulating film 13 for insulating the bit line and the storage electrode is deposited thereon, and the fourth photoresist pattern 14 for forming the storage electrode contact is formed. Form. (FIG. 4i).

그다음 상기 제 4 감광막패턴(14)을 이용하여 제 3 절연막(13)을 식각하여 저장전극 콘택 플러그가 되는 제1도전층(5) 패턴을 노출시킨 후, 상기 제 4 감광막패턴(14)을 제거한다. (도 4j).Next, the third insulating layer 13 is etched using the fourth photoresist pattern 14 to expose the first conductive layer 5 pattern serving as a storage electrode contact plug, and then the fourth photoresist pattern 14 is removed. do. (FIG. 4J).

따라서, 본 발명에서는 이러한 면에 초점을 맞추어 미리 형성시켜 놓은 저장전극 콘택이 그 위의 저장전극와의 접합이 용이하도록 하면서, 동시에 저장전극 콘택 사이를 지나가는 비트라인 들과는 절연이 확보되는 공정을 제시한다.Accordingly, the present invention proposes a process in which a storage electrode contact formed in advance focusing on such a surface makes it easy to bond with the storage electrode thereon, and at the same time, insulation is secured from bit lines passing between the storage electrode contacts.

이상에서 상세히 설명한 바와 같이 본 발명은, 반도체 메모리 셀 제조 공정에서 저장전극 콘택 플러그와 비트라인 콘택 플러그를 형성하고, 상기 비트라인 콘택 플러그를 저장전극 콘택 플러그 보다 낮게 형성하고, 저장전극 콘택 플러그와 절연된 비트라인을 형성한 후에 저장전극을 형성하였으므로, 비트라인이 저장전극 콘택 플러그의 옆부분에만 안정적으로 형성되어 공정여유도가 증가되므로 소자의 고집적화에 유리하고, 콘택플러그와 저장전극 하단부와의 접촉 면적을 증대시킬 수 있어 공정수율 및 소자동작의 신뢰성을 향상시킬 수 있는 이점이 있다.As described in detail above, the present invention provides a storage electrode contact plug and a bit line contact plug in a semiconductor memory cell manufacturing process, and forms the bit line contact plug lower than the storage electrode contact plug, and insulates the storage electrode contact plug. Since the storage electrodes were formed after the formed bit lines were formed, the bit lines were stably formed only at the sides of the storage electrode contact plugs, and thus the process margin was increased, which is advantageous for the high integration of the device, and the contact plugs contacted with the storage electrode lower ends. Since the area can be increased, there is an advantage of improving process yield and reliability of device operation.

본 발명의 바람직한 실시예들은 예시의 목적을 위해 개시된 것이며, 당업자라면 본 발명의 사상과 범위안에서 다양한 수정, 변경, 부가등이 가능할 것이며, 이러한 수정 변경 등은 이하의 특허 청구의 범위에 속하는 것으로 보아야 할 것이다.Preferred embodiments of the present invention are disclosed for purposes of illustration, and those skilled in the art will be able to make various modifications, changes, additions, and the like within the spirit and scope of the present invention, and such modifications and changes should be regarded as belonging to the following claims. something to do.

Claims (4)

반도체 소자의 제조방법에 있어서,In the manufacturing method of a semiconductor device, 반도체기판상에 절연막을 형성하는 공정과,Forming an insulating film on the semiconductor substrate; 상기 절연막에서 저장전극 콘택으로 에정되어있는 부분을 제거하여 저장전극 콘택을 형성하는 공정과,Forming a storage electrode contact by removing a portion of the insulating layer defined as the storage electrode contact; 상기 저장전극 콘택홀을 메우는 저장전극 콘택 플러그를 형성하는 공정과,Forming a storage electrode contact plug filling the storage electrode contact hole; 상기 저장전극 콘택홀들 사이에 비트라인 콘택홀을 형성하는 공정과,Forming a bit line contact hole between the storage electrode contact holes; 상기 비트라인 콘택홀내에 비트라인 콘택 플러그를 형성하되, 상기 저장전극 콘택 플러그 보다 낮은 높이로 형성하는 공정과,Forming a bit line contact plug in the bit line contact hole but having a lower height than the storage electrode contact plug; 상기 저장전극 콘택 플러그의 높은 부분 만끔의 절연막을 제거하여 저장전극 콘택 플러그를 노출시키는 공정과,Exposing the storage electrode contact plug by removing an insulating layer of the high portion of the storage electrode contact plug; 상기 노출되어있는 저장전극 콘택 플러그의 측벽에 절연 스페이서를 형성하는 공정과,Forming an insulating spacer on sidewalls of the exposed storage electrode contact plugs; 상기 구조의 전표면에 비트라인용 도전층을 형성하는 공정과,Forming a conductive layer for bit lines on the entire surface of the structure; 상기 구조의 반도체기판 표면을 식각하여 평탄화시키되, 상기 도전층이 상호 분리되어 비트라인이 되도록하는 공정을 구비하는 반도체소자의 제조방법.Etching and planarizing the surface of the semiconductor substrate having the structure, wherein the conductive layers are separated from each other to form a bit line. 제1항의 공정을 진행하여 분리된 비트라인을 형성하는 공정과,A process of forming a separated bit line by the process of claim 1, 상기 구조의 상부에 저장전극 콘택플러그의 상부를 노출시키는 희생막패턴을 형성하는 공정과,Forming a sacrificial layer pattern exposing an upper portion of the storage electrode contact plug on the structure; 상기 저장전극 콘택 플러그와 그 부근의 희생막 패턴의 일부를 노출시키는 제1절연막 패턴을 형성하는 공정과,Forming a first insulating film pattern exposing the storage electrode contact plug and a portion of the sacrificial film pattern adjacent thereto; 상기 구조의 전표면에 도전층을 도포하여 상기 저장전극 콘택 플러그와 접촉되도록하는 공정과,Applying a conductive layer to the entire surface of the structure to make contact with the storage electrode contact plug; 상기 제1절연막 패턴 상부의 도전층을 제거하여 분리시켜 저장전극을 형성하는 공정을 구비하는 반도체소자의 제조방법.And removing and separating the conductive layer on the first insulating layer pattern to form a storage electrode. 제1항의 공정을 진행하여 분리된 비트라인을 형성하는 공정과,A process of forming a separated bit line by the process of claim 1, 상기 구조의 상부에 저장전극 콘택플러그의 상부를 노출시키는 희생막패턴을 형성하는 공정과,Forming a sacrificial layer pattern exposing an upper portion of the storage electrode contact plug on the structure; 상기 구조의 전표면에 제1도전층을 형성하여 상기 저장전극 콘택 플러그와 접촉되도록하는 공정과,Forming a first conductive layer on the entire surface of the structure to be in contact with the storage electrode contact plug; 상기 비트라인상의 제1도전층을 노출시키는 제1절연막 패턴을 형성하는 공정과,Forming a first insulating film pattern exposing the first conductive layer on the bit line; 상기 구조의 전표면에 제2도전층을 도포하여 상기 제1도전층과 접촉되도록하는 공정과,Applying a second conductive layer to the entire surface of the structure to make contact with the first conductive layer; 상기 제1절연막 패턴 상부의 제2도전층과 비트라인상의 제2 및 제1도층을 제거 저장전극을 형성하는 공정을 구비하는 반도체소자의 제조방법.And removing the second conductive layer on the first insulating layer pattern and the second and first conductive layers on the bit line to form a storage electrode. 제1항의 공정에서 비트라인 콘택 플러그와 저장전극 콘택 플러그를 함께 형성하고 이후 동일한 공정을 진행하는 것을 특징으로하는 반도체소자의 제조방법.The method of claim 1, wherein the bit line contact plug and the storage electrode contact plug are formed together, and then the same process is performed.
KR1019970081298A 1997-12-31 1997-12-31 Method for fabricating a semiconductor device KR100257711B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019970081298A KR100257711B1 (en) 1997-12-31 1997-12-31 Method for fabricating a semiconductor device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970081298A KR100257711B1 (en) 1997-12-31 1997-12-31 Method for fabricating a semiconductor device

Publications (2)

Publication Number Publication Date
KR19990061044A KR19990061044A (en) 1999-07-26
KR100257711B1 true KR100257711B1 (en) 2000-06-01

Family

ID=19530552

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970081298A KR100257711B1 (en) 1997-12-31 1997-12-31 Method for fabricating a semiconductor device

Country Status (1)

Country Link
KR (1) KR100257711B1 (en)

Also Published As

Publication number Publication date
KR19990061044A (en) 1999-07-26

Similar Documents

Publication Publication Date Title
KR950000660B1 (en) Fine patterning method for high density integrated circuit device
KR970007830B1 (en) Semiconductor device and fabricating method thereof
CN110707083B (en) Semiconductor memory device and method of forming the same
US6255224B1 (en) Method of forming contact for semiconductor device
KR100448719B1 (en) Semiconductor device and method for fabricating the same using damascene process
KR950010876B1 (en) Method of making a capacitor and semiconductor memory cell
KR100257711B1 (en) Method for fabricating a semiconductor device
KR100261329B1 (en) Manufacturing method of semiconductor device
KR100537204B1 (en) Method of manufacturing capacitor for semiconductor device
KR960013643B1 (en) Manufacture method of capacitor storage electrode
KR100487915B1 (en) Capacitor Formation Method of Semiconductor Device
KR100691484B1 (en) Method for fabricating plug in semiconductor device
KR100506050B1 (en) Contact formation method of semiconductor device
JPH10209402A (en) Semiconductor element and its manufacturing method
KR100546122B1 (en) Capacitor Formation Method of Semiconductor Device
KR20050094118A (en) Method for fabricating semiconductor devices
KR19990005450A (en) Method of manufacturing semiconductor memory device
KR970010681B1 (en) Method of manufacturing a storage node
KR960001038B1 (en) Method of manufacturing a dram cell having wordline buried
KR100257752B1 (en) Method for forming semiconductor device
KR20020005231A (en) Method for manufacturing capacitor of semiconductor device
KR20020002690A (en) Manufacturing method for semiconductor device
KR20020032707A (en) Method of forming a contact plug in a semiconductor device
KR20050079795A (en) Method for manufacturing semiconductor device
KR19990055805A (en) Capacitor Formation Method of Semiconductor Device

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20110222

Year of fee payment: 12

LAPS Lapse due to unpaid annual fee