KR100255870B1 - 에이티엠 교환망을 이용한 에이디에스엘 시스템 - Google Patents

에이티엠 교환망을 이용한 에이디에스엘 시스템 Download PDF

Info

Publication number
KR100255870B1
KR100255870B1 KR1019970079216A KR19970079216A KR100255870B1 KR 100255870 B1 KR100255870 B1 KR 100255870B1 KR 1019970079216 A KR1019970079216 A KR 1019970079216A KR 19970079216 A KR19970079216 A KR 19970079216A KR 100255870 B1 KR100255870 B1 KR 100255870B1
Authority
KR
South Korea
Prior art keywords
unit
atm
data
cell
adsl
Prior art date
Application number
KR1019970079216A
Other languages
English (en)
Other versions
KR19990059021A (ko
Inventor
조두형
Original Assignee
김영환
현대전자산업주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김영환, 현대전자산업주식회사 filed Critical 김영환
Priority to KR1019970079216A priority Critical patent/KR100255870B1/ko
Publication of KR19990059021A publication Critical patent/KR19990059021A/ko
Application granted granted Critical
Publication of KR100255870B1 publication Critical patent/KR100255870B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L41/00Arrangements for maintenance, administration or management of data switching networks, e.g. of packet switching networks
    • H04L41/50Network service management, e.g. ensuring proper service fulfilment according to agreements
    • H04L41/5041Network service management, e.g. ensuring proper service fulfilment according to agreements characterised by the time relationship between creation and deployment of a service
    • H04L41/5051Service on demand, e.g. definition and deployment of services in real time
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L41/00Arrangements for maintenance, administration or management of data switching networks, e.g. of packet switching networks
    • H04L41/50Network service management, e.g. ensuring proper service fulfilment according to agreements
    • H04L41/508Network service management, e.g. ensuring proper service fulfilment according to agreements based on type of value added network service under agreement
    • H04L41/509Network service management, e.g. ensuring proper service fulfilment according to agreements based on type of value added network service under agreement wherein the managed service relates to media content delivery, e.g. audio, video or TV
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5638Services, e.g. multimedia, GOS, QOS
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5638Services, e.g. multimedia, GOS, QOS
    • H04L2012/5665Interaction of ATM with other protocols

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Multimedia (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

본 발명은 ATM 교환망에 의한 기존 전화선을 이용하여 양방향 데이터를 송/수신할 수 있도록 저비용의 광대역 가입자망인 ADSL 시스템을 구축함으로써 VOD 서비스와 고속의 인터넷 서비스를 제공하기 위한 것으로, 이러한 본 발명은 ADSL 교환국에서 ATM 교환망을 이용하여 양방향 데이터를 송/수신하여 주문형 비디오 서비스와 고속의 인터넷 서비스를 제공하고, ATM 교환부에서 비동기식 시분할 다중화 방식에 의한 패킷전달을 수행하며, 서버는 ATM 교환부와 연결되어 주문형 비디오 등의 서비스를 제공하고, 명령어 집합 프로세서는 마이크로 프로그래밍 제어에 따라 ATM 교환부와 인터넷 망과의 연결을 수행하며, 라우터는 ATM 교환부와 인터넷 망을 연결시키고, ADSL 가입자부는 ADSL 교환국에서 주문형 비디오 서비스와 인터넷 서비스용 데이터를 전송받아 개인용 컴퓨터 및 전화기에 제공함으로써, 전화서비스 뿐만 아니라 1~8Mbps의 데이터 전송 서비스를 가능하게 광대역 가입자망 시스템을 구축할 수 있고, 다양한 멀티미디어 서비스를 실현할 수 있도록 망 하부구조를 고속화하여 광대역 인프라를 구축할 수 있으며, 음성전화 교환망의 부하를 줄여 전체적인 공중망의 효율적인 활용이 이루어지고, 구내 전화 전화기(PABX)와 결합되어 CS 구조에 적합한 구내망을 구축할 수 있게 되는 것이다.

Description

에이티엠 교환망을 이용한 에이디에스엘 시스템
본 발명은 ADSL(Asynchronous Digital Subscriber Line, 비동기 디지털 가입자선)에 관한 것으로, 특히 ATM(Asynchronous Transfer Mode, 비동기 전송 방식) 교환망에 의한 기존 전화선을 이용하여 양방향 데이터를 송/수신할 수 있도록 저비용의 광대역 가입자망인 ADSL 시스템을 구축함으로써 VOD(Video on Demand, 주문형 비디오) 서비스와 고속의 인터넷 서비스를 제공할 수 있는 시스템에 관한 것이다.
일반적으로 ADSL은 기존의 전화회선(꼬임 쌍선 동선)을 이용하여, 전화국에서 가정까지 내려가는 방향으로 1.5M비트/초(또는 6M비트/초), 올라가는 방향으로 16k비트/초의 통신(비대칭)을 실현할 수 있는 기술이다. 그래서 동일한 전화 회선으로 기존의 전화나 ISDN(Integrated Services Digital Network, 종합정보통신망)의 기본 인터페이스(2B+D)와 공존한 이용할 수 있다. 이러한 ADSL은 미국 지역 전화 회상의 영상 전송 서비스인 "비디오 다이얼톤"의 실험 서비스 등으로 이용되고 있다.
도1은 종래 VOD 서비스용 ADSL 시스템의 블록구성도이다.
이에 도시된 바와 같이, 주문형 비디오 서비스를 제공하는 VOD와의 연결을 수행하는 VOD 서버(1)와; 일반전화와의 접속을 수행하는 전화교환기(2)와; 상기 VOD 서버(1)와 전화교환기(2)와 연결되어 가입자의 채널정보를 저장하고 모뎀을 탑재한 ATU-C(ADSL Terminal Unit Central Office)(3)와; 상기 ATU-C(3)와 기존 전화선을 이용한 모뎀을 통해 연결되어 가입자 장비와의 연결을 수행하는 ATU-R(ADSL Terminal Unit Central Office Receive Unit)(4)과; 상기 ATU-R(4)과 가입자의 텔레비젼을 연결시켜 주문형 비디오 서비스가 이루어지도록 하는 셋탑박스(5)로 구성되었다.
이와 같이 구성된 종래의 VOD 서비스용 ADSL 시스템은, 기존 전화선을 이용하여 VOD 서버(1)에서 비디오 데이터가 전송되면 ATU-C(3)에서 가입자의 채널정보를 판별한 다음 ATU-R(4)과 셋탑박스(5)를 통해 가입자 댁내의 텔레비젼으로 연결시켜 단방향 비디오 서비스가 수행되도록 하고, 전화 서비스도 동시에 수행될 수 있도록 동작하였다.
그러나 종래의 시스템에서 인터넷 서비스를 수행하기 위해서는 기존 전화선 이외에 데이터 서비스용 전용선과 모뎀들을 설치하여야 하기 때문에 전용선 추가 설치 비용이 발생하고, VOD 서비스를 위한 광대역 서비스와 인터넷 서비스를 위한 고속 서비스를 동시에 만족시킬 수 없는 문제점이 있었다.
또한 종래에는 ATM 네트워크와 접속하여 종단간(End To End) 풀(Full) ATM 시스템으로 고속의 인터넷 서비스를 실현할 수 있는 시스템이 없어서, ATM 교환망을 이용한 인터넷 서비스가 불가능한 문제점도 있었다.
이에 본 발명은 상기와 같은 종래의 제반 문제점을 해소하기 위해 제안된 것으로, 본 발명의 목적은 ATM 교환망에 의한 기존 전화선을 이용하여 양방향 데이터를 송/수신할 수 있도록 저비용의 광대역 가입자망인 ADSL 시스템을 구축함으로써 VOD 서비스와 고속의 인터넷 서비스를 제공할 수 있는 ATM 교환망을 이용한 ADSL 시스템을 제공하는 데 있다.
상기와 같은 목적을 달성하기 위하여 본 발명에 의한 ATM 교환망을 이용한 ADSL 시스템은,
ATM 교환망을 이용하여 양방향 데이터를 송/수신하여 주문형 비디오 서비스와 고속의 인터넷 서비스를 제공하는 ADSL 교환국과; 상기 ADSL 교환국과 연결되어 비동기식 시분할 다중화 방식에 의한 패킷전달을 수행하는 ATM 교환부와; 상기 ATM 교환부와 연결되어 주문형 비디오 등의 서비스가 제공될 수 있도록 하는 서버와; 마이크로 프로그래밍 제어에 따라 상기 ATM 교환부와 인터넷 망과의 연결을 수행하는 명령어 집합 프로세서(ISP, Instruction Set Processor)와; 상기 ATM 교환부와 인터넷 망을 연결시키는 라우터(Router)와; 상기 ADSL 교환국에서 주문형 비디오 서비스와 인터넷 서비스용 데이터를 전송받아 개인용 컴퓨터 및 전화기에 제공하는 ADSL 가입자부로 이루어짐을 그 기술적 구성상의 특징으로 한다.
도 1은 종래 VOD 서비스용 ADSL 시스템의 블록구성도,
도 2는 본 발명에 의한 ATM 교환망을 이용한 ADSL 시스템의 블록구성도,
도 3은 도2에서 ADSL 망접속부의 상세블록도,
도 4는 도3에서 OC-3C 인터페이스부의 상세블록도,
도 5는 도3에서 T3 인터페이스부의 상세블록도,
도 6은 도3에서 ADSL 인터페이스부의 상세블록도,
도 7은 도3에서 SNMP 에이젼트부의 상세블록도,
도 8은 도2에서 ADSL 가입자부의 상세블록도,
도 9는 도8에서 DMT 트랜시버의 상세블록도,
도 10은 도8에서 ATM 핸들러의 상세블록도,
도 11은 도8에서 ATM 인터페이스부의 상세블록도.
〈도면의 주요 부분에 대한 부호의 설명〉
11: ADSL 교환국 12: ADSL 망접속부
13: ADSL 망관리부 14: 전화교환기
15: ATM 교환부 16: 서버
17: 명령어 집합 프로세서 18: 라우터
19: ADSL 가입자부
이하, 상기와 같이 구성된 본 발명 ATM 교환망을 이용한 ADSL 시스템의 기술적 사상에 따른 일실시예를 상세히 설명하면 다음과 같다.
도2는 본 발명에 의한 ATM 교환망을 이용한 ADSL 시스템의 블록구성도이다.
이에 도시된 바와 같이, ATM 교환망을 이용하여 양방향 데이터를 송/수신하여 주문형 비디오 서비스와 고속의 인터넷 서비스를 제공하는 ADSL 교환국(11)과; 상기 ADSL 교환국(11)과 연결되어 비동기식 시분할 다중화 방식에 의한 패킷전달을 수행하는 ATM 교환부(15)와; 상기 ATM 교환부(15)와 연결되어 주문형 비디오 등의 서비스가 제공될 수 있도록 하는 서버(16)와; 마이크로 프로그래밍 제어에 따라 상기 ATM 교환부(15)와 인터넷 망과의 연결을 수행하는 명령어 집합 프로세서(17)와; 상기 ATM 교환부(15)와 인터넷 망을 연결시키는 라우터(18)와; 상기 ADSL 교환국(11)에서 주문형 비디오 서비스와 인터넷 서비스용 데이터를 전송받아 개인용 컴퓨터 및 전화기에 제공하는 ADSL 가입자부(19)로 구성된다.
상기에서 ADSL 교환국(11)은, 상기 ATM 교환부(15)와 ADSL 가입자부(19) 간의 양방향 데이터 전송을 수행하고, ADSL 모뎀과 전화-데이터 분리기를 구비한 ADSL 망접속부(12)와; 상기 ADSL 망접속부(12)를 감시하고 제어하는 ADSL 망관리부(13)와; 상기 ADSL 망접속부(12)의 전화-데이터 분리기와 연결되어 전화교환 서비스가 수행되도록 하는 전화교환기(14)로 구성된다.
상기에서 ADSL 망접속부(12)는, 도3에 도시된 바와 같이, ATM 교환부(15)와 광전송 장치로 연결되어 OC(Optical Carrier)-3C 인터페이스 기능을 수행하고, T3 인터페이스부와 연결되어 T3 ATM PLCP(Physical Layer Convergence Protocol, 물리 계층 수렴 프로토콜) 인터페이스 기능을 수행하는 OC-3C 인터페이스부(21)와; 상기 OC-3C 인터페이스부(21)와 T3 인터페이스를 수행하고 ATM 셀을 송/수신하는 T3 인터페이스부(22)와; 상기 T3 인터페이스부(22)와 연결되고, ATM 백본으로부터 데이터 및 제어신호를 받아서 내부의 전송 포맷에 맞게 싱크 데이터와 여러 가지 오버 헤드를 다중화하여 분배부(25)를 통해 ADSL 가입자부(19)로 전송하고, ADSL 가입자부(19)로부터 제어신호를 받아 ATM 백본으로 전송하는 ADSL 인터페이스부(23)와; 상기 OC-3C 인터페이스부(21)와 T3 인터페이스부(22)와 ADSL 인터페이스부(23)의 상태 정보 등을 제어 신호를 통해 수용하고, 로컬 터미널와 RS232로 연결하고, SNMP(Simple Network Management Protocol, 간이 통신망 관리 프로토콜) 관리자와 이더넷으로 연결된 SNMP 에이젼트(Agent)부(24)와; 상기 ADSL 인터페이스부(23)의 데이터 및 제어신호와 POTS(Public Office Telephone System) 통화 신호를 묶어서 상기 ADSL 가입자부(19)에 송신하고, 상기 ADSL 가입자부(19)에서 ADSL 신호를 수신하여 POTS 통화신호와 상기 ADSL 인터페이스부(23)의 데이터 및 제어신호로 분리하는 분배부(25)로 구성된다.
상기에서 OC-3C 인터페이스부(21)는, 도4에 도시된 바와 같이, 상기 ADSL 망관리부(13)와 연결되어 실시간 처리 운영체제를 기반으로 상기 OC-3C 인터페이스부(21)의 디바이스 초기화 및 제어 기능을 수행하는 ATM 제어부(26)와; 상기 ATM 제어부(26)의 제어에 따라 상기 T3 인터페이스부(22)와 연결되어 T3-PLCP 프레이머/리프레이머 기능을 수행하는 T3 접속부(27)와; 상기 ATM 제어부(26)의 제어를 받고 상기 T3 접속부(27)와 연결되며, ATM 셀의 다중화/역다중화 기능을 수행하는 ATM 다중화/역다중화부(28)와; 상기 ATM 제어부(26)의 제어에 따라 상기 ATM 다중화/역다중화부(28)의 ATM 셀 스트림 전기적 신호를 광신호로 변환시켜 광선로를 통해 ATM 교환부(15)로 전송하고 그 역기능을 수행하는 OC3 접속부(29)로 구성된다.
상기에서 T3 인터페이스부(22)는, 도5에 도시된 바와 같이, 실시간 처리 운영체제를 기반으로 상기 T3 인터페이스부(22) 내의 각종 디바이스 초기화 및 제어기능을 수행하는 ATM 제어부(30)와; 상기 ATM 제어부(30)의 제어에 따라 셀버스(Cellbus)를 통해 전송되어 오는 ATM 셀 스트림을 확인하여 셀을 수신하고 VPI/VCI(Virtual Path Identifier / Virtual Channel Identifier, 가상경로 식별자/가상채널 식별자) 변환 기능을 수행하여 T3 접속부(32)로 전송하는 셀버스 인터페이스부(31)와; 상기 ATM 제어부(30)의 제어에 따라 상기 셀버스 인터페이스부(31)에서 입력되는 ATM 스트림을 TC-PLCP 프레임 신호로 변환하여 상기 OC-3C 인터페이스부(21)로 전송하는 T3 접속부(32)로 구성된다.
상기에서 ADSL 인터페이스부(23)는, 도6에 도시된 바와 같이, 실시간 처리 운영체제를 기반으로 상기 ADSL 인터페이스부(22)의 각종 디바이스의 초기화 및 제어기능을 수행하는 제어부(33)와; 상기 제어부(33)의 제어에 따라 상기 분배부(25)로부터 수신한 신호에서 수신 이득 셋팅(Receive Gain Settings) 기능을 수행하는 라인 드라이버(34)와; 상기 제어부(33)의 제어에 따라 상기 라인 드라이버(34)에서 수신한 신호를 D/A(Digital / Analog) 변환과 DMT(Discrete Multitone modulation) 복조 기능을 수행하는 DMT 트랜시버(35)와; 상기 제어부(33)의 제어에 따라 상기 DMT 트랜시버(35)로부터 데이터를 수신하여 ATM 셀 서술(Delineation)과 HEC(Header Error Control, 헤더 오류 제어) 점검과 ATM 셀 헤더 변환 기능을 수행하는 ATM 핸들러(36)와; 상기 제어부(33)의 제어에 따라 상기 ATM 핸들러(36)로부터 수신한 ATM 셀을 VPI/VCI 변환과 라우팅 태그 첨가를 수행하여 셀버스로 전송하는 셀버스 인터페이스부(37)로 구성된다.
상기에서 SNMP 에이젼트부(24)는, 도7에 도시된 바와 같이, 상기 SNMP 에이젼트부(24)의 전반적 동작을 제어하는 중앙처리장치(38)와; 상기 중앙처리장치(39)에서 수행될 프로그램을 저장하는 롬(ROM, Read Only Memory)(39)과; 상기 중앙처리장치(38)에서 처리된 데이터를 저장하는 디램(DRAM, Dynamic Random Access Memory)(40)과; 상기 중앙처리장치(38)의 운영체제 수정 및 변경을 쉽게 할 수 있도록 하는 플래시 메모리(41)와; 상기 중앙처리장치(38)의 제어에 따라 SNMP 관리자와 이더넷 망으로의 연결을 제어하는 LAN 콘트롤러(42)와; 상기 중앙처리장치(38)의 제어에 따라 RS-232를 통해 로컬 터미널과 연결을 제어하는 직렬통신제어부(43)와; 상기 중앙처리장치(38)의 제어에 따라 제어버스를 통해 로컬보드와의 인터페이스를 수행하는 제어버스 인터페이스부(44)로 구성된다.
상기에서 ADSL 가입자부(19)는, 도8에 도시된 바와 같이, ADSL 망접속부(11)에서 수신된 신호에서 POTS의 통화신호와 ADSL 데이터 및 제어신호를 분리하는 POTS 분리부(51)와; 상기 POTS 분리부(51)와 연결되어 노이즈와 신호왜곡을 보상해주는 라인 드라이버(52)와; 상기 라인 드라이버(52)와 연결되어 디지털/아날로그 변환과 변조/복조 기능을 수행하는 DMT 트랜시버(53)와; 상기 DMT 트랜시버(53)의 데이터에서 인터리브된 데이터를 저장하는 인터리브 메모리(54)와; 실시간 처리 운용체제를 기반으로 상기 DMT 트랜시버(53)와 ATM 핸들러(56)의 초기화 및 제어기능을 수행하고 OAM(Operation And Maintenance, 운용 및 유지 보수) 셀의 분석 및 삽입 기능과 칩의 초기화 및 동작모드를 설정하는 프로세서(55)와; 상기 프로세서(55)의 제어를 받고 상기 DMT 트랜시버(53)와 연결되어 ATM 셀의 유휴셀 필터링과 ATM 셀 헤더 변환과 ATM 셀 분석과 HEC 점검 등의 기능을 수행하는 ATM 핸들러(56)와; 상기 ATM 핸들러(56)와 연결되어 종단간 ATM 서비스를 수행할 수 있도록 가입자의 개인용 컴퓨터나 워크스테이션과 ATM 인터페이스를 수행하는 ATM 인터페이스(57)와; 상기 ATM 핸들러(56)와 연결되어 ATM 셀의 분할 및 결합을 수행하는 SAR 처리부(58)와; 상기 SAR 처리부(58)와 연결되어 ATM에 기반한 데이터가 가입자와 이더넷 패킷 데이터로 인터페이스할 수 있게 하는 이더넷 프레이머(62)로 구성된다.
상기에서 SAR 처리부(58)는, ATM 셀의 분할 및 결합동작을 제어하는 프로세서(59)와; 상기 프로세서(59)의 제어에 따라 ATM 셀의 분할 및 결합을 수행하는 SAR(60)과; 상기 프로세서(59)의 제어에 따라 SAR(60)에서 처리된 데이터를 저장하는 메모리(61)로 구성된다.
상기에서 DMT 트랜시버(53)는, 상기 프로세서(55)의 제어에 따라 상기 ATM 핸들러(56)와 디지털 인터페이스를 수행하는 디지털 인터페이스부(63)와; 상기 프로세서(55)의 제어에 따라 상기 디지털 인터페이스부(63)와 연결되어 이산 멀티톤 복조 기능을 처리하는 DMT 프로세서(76)와; 상기 DMT 프로세서(76)와 라인 드라이버(52) 간의 송/수신을 처리하는 송/수신 처리부(75)로 구성된다.
상기에서 디지털 인터페이스부(63)는, 상기 ATM 핸들러(56)와의 양방향 데이터 처리를 선입선출(FIFO, First In First Out) 방식으로 처리하여 프레이밍을 수행하는 프레이머부(64)와; 상기 프레이머부(64)의 데이터를 다중화시키는 다중화부(65)와; 상기 다중화부(65)에서 다중화된 데이터를 FEC(Forward Error Correction, 순방향 오류 정정) 인터리빙을 수행하는 FEC 인터리브(66)와; 상기 FEC 인터리브(66)에서 인터리빙된 데이터를 격자 코드 변조(TCM, Trellis Coded Modulation)시키는 격자코드 변조부(67)와; 상기 DMT 프로세서(71)에서 DMT 복조된 데이터를 비터비(Viterbi) 복호시키는 비터비 복호부(68)와; 상기 비터비 복호부(68)에서 비터비 복호된 데이터를 FEC 디인터리빙시키는 FEC 디인터리브(69)와; 상기 FEC 디인터리브(69)에서 디인터리브된 데이터를 역다중화시켜 상기 프레이머부(64)로 전송하는 역다중화부(70)로 구성된다.
상기에서 DMT 프로세서(71)는, 상기 디지털 인터페이스부(63)에서 데이터를 수신하여 변조시킨 다음 상기 송/수신 처리부(75)로 전송하는 DMT 변조부(72)와; 상기 송/수신 처리부(75)에서 데이터를 수신하여 복조시킨 다음 상기 디지털 인터페이스부(63)로 전송하는 DMT 복조부(73)와; 상기 DMT 변조부(72)와 DMT 복조부(73)의 데이터에서 잔향을 제거시키는 잔향 제거부(74)로 구성된다.
상기에서 송/수신 처리부(75)는, 상기 DMT 프로세서(71)에서 변조된 데이터를 디지털-아날로그 변환시키는 DAC(Digital to Analog Converter, 디지털-아날로그 변환기)(76)와; 상기 DAC(76)에서 아날로그로 변화된 데이터의 송신 전력을 증폭시켜 상기 라인 드라이버(52)로 전송하는 송신증폭부(77)와; 상기 라인 드라이버(52)의 데이터를 수신하여 필터링하는 수신필터부(78)와; 상기 수신필터부(78)에서 필터링된 아날로그 데이터를 디지털로 변환시키는 ADC(Analog to Digital Converter, 아날로그-디지털 변환기)(79)로 구성된다.
상기에서 ATM 핸들러(56)는, 도10에 도시된 바와 같이, 수신 경로를 통해 데이터를 수신하고 핸들링을 수행하여 터미널측의 셀출력 인터페이스로 출력시키는 수신핸들러부(80)와; 셀 입력 인터페이스로부터 셀을 입력받아 핸들링을 수행하고 송신경로로 데이터를 출력시키는 송신 핸들러부(85)로 구성된다.
상기에서 수신핸들러부(80)는, 수신 경로의 여러 포맷 중의 한 라인으로부터 데이터를 수신하는 수신라인 인터페이스부(81)와; 상기 수신라인 인터페이스부(81)에서 수신된 데이터에서 유효한 HEC 시퀀스를 조사하여 셀 프레이밍을 추출하는 프레밍 HEC(82)와; 상기 프레밍 HEC(82)에서 추출된 데이터를 선택적으로 디스크램블링하는 디스크램블러(83)와; 상기 디스크램블러(83)에서 디스크램블된 데이터가 ATM 교환부(15)와 셀버스와 적응계층 기능에 인터페이스할 수 있도록 하여 셀출력 인터페이스로 전송하는 셀출력 포맷터(84)로 구성된다.
상기에서 송신핸들러부(85)는, 셀입력 인터페이스로부터 셀을 입력받아 수신된 비지셀의 수를 유지하는 셀입력부(86)와; 상기 셀입력부(86)의 셀에서 라인 인터페이스의 셀 속도에 맞출 수 있도록 유휴 셀을 발생시키는 유휴셀 생성부(87)와; 상기 유휴셀 생성부(87)의 셀을 선택적으로 스크램블링하는 스크램블러(88)와; 상기 스크램블러(88)에서 스크램블된 데이터에 헤더 CRC를 생성시켜 덧붙이는 헤더 CRC 생성부(89)와; 상기 헤더 CRC 생성부(89)의 데이터를 송신경로를 출력시키는 송신라인 인터페이스부(90)로 구성된다.
상기에서 ATM 인터페이스부(57)는, 도11에 도시된 바와 같이, UTOPIA(Universal Test and Operations Physical Interface for Atm) 버스로부터 셀을 입력받아 물리계층의 TC(Transmission Control, 전송 제어)와 PMD(Physical Medium Dependent, 물리적 중간 종속) 기능을 수행하여 송신하는 송신인터페이스부(91)와; ATM 포럼 데이터를 수신하여 TC와 PMD 기능을 수행하고 ATM 핸들러(56)로 수신셀을 전송하는 수신인터페이스부(97)로 구성된다.
상기에서 송신인터페이스부(91)는, UTOPIA 버스로부터 셀을 입력받아 저장하는 셀FIFO(92)와; 상기 셀FIFO(92)의 셀을 스크램블링하는 스크램블러(93)와; 상기 스크램블러(93)의 데이터를 4B/5B(4 binary 5 binary)로 인코딩하는 인코더(94)와; 상기 인코더에서 인코딩된 병렬 데이터를 직렬 데이터로 변환시키는 병/직렬 변환부(95)와; 상기 병/직렬 변환부(95)의 직렬 데이터에서 노이즈와 신호왜곡을 보상하여 출력시키는 라인드라이버(96)로 구성된다.
상기에서 수신인터페이스부(97)는, ATM 포럼 데이터를 수신하여 노이즈와 신호왜곡을 보상해주는 라인드라이버(98)와; 상기 라인드라이버의 직렬데이터를 병렬로 변환시키는 직/병렬변환부(99)와; 상기 직/병렬변환부(99)의 병렬데이터를 5B/4B(5 Binary 4 Binary) 디코딩을 수행하는 디코더(100)와; 상기 디코더에서 디코딩된 신호를 디스크램블링하는 디스크램블러(101)와; 상기 디스크램블러(101)에서 디스크램블링된 데이터를 일시 저장하여 셀로 ATM 핸들러(56)에 전송하는 셀FIFO(102)로 구성된다.
이와 같이 구성된 본 발명에 의한 ATM 교환망을 이용한 ADSL 시스템의 동작을 첨부한 도면에 의거 상세히 설명하면 다음과 같다.
먼저 ATM 교환망을 이용한 ADSL 시스템에서, ADSL 교환국(11)은 ATM 교환망을 이용하여 양방향 데이터를 송/수신하여 주문형 비디오 서비스와 고속의 인터넷 서비스를 제공하고, ATM 교환부(15)는 ADSL 교환국(11)과 연결되어 비동기식 시분할 다중화 방식에 의한 패킷전달을 수행하며, 서버(16)는 ATM 교환부(15)와 연결되어 주문형 비디오 등의 서비스가 제공될 수 있도록 하고, 명령어 집합 프로세서(17)는 마이크로 프로그래밍 제어에 따라 ATM 교환부(15)와 인터넷 망과의 연결을 수행하며, 라우터(18)는 ATM 교환부(15)와 인터넷 망을 연결시키고, ADSL 가입자부(19)는 ADSL 교환국(11)에서 주문형 비디오 서비스와 인터넷 서비스용 데이터를 전송받아 개인용 컴퓨터 및 전화기에 제공하도록 동작하게 된다.
여기서 ADSL 교환국(11)에서는, ADSL 망접속부(12)는 ADSL 모뎀과 전화-데이터 분리기를 구비하여 ATM 교환부(15)와 ADSL 가입자부(19) 간의 양방향 데이터 전송을 수행하게 되고, ADSL 망관리부(13)는 ADSL 망접속부(12)를 감시하고 제어하는 역할을 수행하며, 전화교환기(14)는 ADSL 망접속부(12)의 전화-데이터 분리기와 연결되어 ADSL 시스템에서 전화교환 서비스가 수행되도록 한다.
그리고 ADSL 망접속부(12)에서, OC-3C 인터페이스부(21)는 ATM 교환부(15)와 광전송 장치로 연결되어 OC-3C 인터페이스 기능을 수행하고, T3 인터페이스부와 연결되어 T3 ATM PLCP 인터페이스 기능을 수행하며, T3 인터페이스부(22)는 OC-3C 인터페이스부(21)와 T3 인터페이스를 수행하고 ATM 셀을 송/수신하고, ADSL 인터페이스부(23)는 T3 인터페이스부(22)와 연결되고, ATM 백본으로부터 데이터 및 제어신호를 받아서 내부의 전송 포맷에 맞게 싱크 데이터와 여러 가지 오버 헤드를 다중화하여 분배부(25)를 통해 ADSL 가입자부(19)로 전송하고, ADSL 가입자부(19)로부터 제어신호를 받아 ATM 백본으로 전송하며, SNMP 에이젼트(Agent)부(24)는 OC-3C 인터페이스부(21)와 T3 인터페이스부(22)와 ADSL 인터페이스부(23)의 상태 정보 등을 제어 신호를 통해 수용하고, 로컬 터미널와 RS232로 연결하고, SNMP 관리자와 이더넷으로 연결되며, 분배부(Splitter)(25)는 ADSL 인터페이스부(23)의 데이터 및 제어신호와 POTS 통화 신호를 묶어서 ADSL 가입자부(19)에 송신하고, ADSL 가입자부(19)에서 ADSL 신호를 수신하여 POTS 통화신호와 ADSL 인터페이스부(23)의 데이터 및 제어신호로 분리하도록 동작하게 된다.
이때 ADSL 망접속부(12) 각 블록의 인터페이스 규격은 다음의 표1과 같다.
ADSL 망접속부(12) 각 블록의 인터페이스 규격
항목 I/O 사양 속도 Physical Remark
OC-3C 양방향 ATMF UNI3.1 155.52Mbps SC ATM Network
이더넷 양방향 10Base-T 10Mbps RJ-45 ADSL 망관리부
RS-232 양방향 RS-232 9.6Kbps RS-232 Monitoring
분배부 양방향 ANSI T1-413 8Mbps, 1Mbps RJ-11 ADSL 모뎀
POTS 양방향 Analog 팁/링 Max 3.4Kbps RJ-11 TDX-10(교환기)
이와 같은 ADSL 망접속부(12)의 규격에서 각 블록의 상세동작을 설명하면 다음과 같다.
먼저 OC-3C 인터페이스부(21)에서, ATM 제어부(26)는 ADSL 망관리부(13)와 연결되어 실시간 처리 운영체제를 기반으로 OC-3C 인터페이스부(21)의 디바이스 초기화 및 제어 기능을 수행하게 된다. 그리고 별도의 인터페이스를 통하여 OC-3C 인터페이스부(21)에서 발생하는 상태수집과 통계처리와 구성관리 및 경보관리 정보를 SNMP 에이젼트부(24)와 송/수신하며, OC-3C 인터페이스부(21)의 SONET/SDH(Synchronous Optical Network / Synchronous Digital Hierarchy, 동기식 광 전송망 / 동기식 디지털 계층) 오버헤드 제어 및 T3 PLCP 오버헤드 제어기능을 수행하게 된다.
그리고 OC-3C 인터페이스부(21)에서, T3 접속부(27)는 ATM 제어부(26)의 제어에 따라 T3 인터페이스부(22)와 연결되어 T3-PLCP(44.736Mbps) 프레이머/리프레이머 기능을 수행하게 된다. 즉, T3 인터페이스부(22)로부터 ATM 셀로 구성된 T3-PLCP 프레임 신호를 받아서 순수 53 바이트의 ATM 셀을 검출하고, UTOPIA 인터페이스를 통하여 ATM 다중화/역다중화부(28)로 ATM 셀을 전달하고, ATM 다중화/역다중화부(28)와 UTOPIA 인터페이스를 통해 ATM 셀을 수신하여 T3-PLCP 프레임으로 변환한 다음 T3 인터페이스부(22)로 전달하며, ATM 포럼 표준 인터페이스 기능을 지원하고 T3-PLCP 프레임 오버헤드의 각종 경보 신호를 검출하여 ATM 제어부(26)로 전달하게 된다.
또한 OC-3C 인터페이스부(21)에서, ATM 다중화/역다중화부(28)는 ATM 제어부(26)의 제어를 받고 T3 접속부(27)와 연결되며, ATM 셀의 다중화/역다중화 기능을 수행한다. 즉, OC3 접속부(29)로부터 입력되는 ATM 셀 스트림을 VPI/VCI 확인과 라우팅 태그 확인/제거 등을 통하여 N개의 ATM 셀 스트림으로 나누어 역다중화를 수행하고, 그 역기능으로 T3 접속부(27)로부터 수신한 N개 각각의 ATM 셀 스트림에 대해 VPI/VCI 확인과 라우팅 태그 확인/삽입하여 다중화를 수행하며, 1개의 ATM 셀 스트림으로 묶어 OC3 접속부(29)로 송신하고, 트래픽 제어와 셀 길이 감시 및 위반 셀 처리 기능을 수행하게 된다. 155.52Mbps OC3 1RO 포트와 다수의 44.736Mbps T3 포트를 지원한다.
더불어 OC-3C 인터페이스부(21)에서, OC3 접속부(29)는 ATM 제어부(26)의 제어에 따라 ATM 다중화/역다중화부(28)의 ATM 셀 스트림 전기적 신호를 155.52 Mbps 급의 광신호로 변환시켜 광선로를 통해 ATM 교환부(15)로 전송하고 그 역기능을 수행한다. 즉, ATM 다중화/역다중화부(28)로 입력되는 ATM 셀 스트림 전기적 신호를 수신하여 광신호로 변환시키고 단일 모드 광선로를 통하여 ATM 교환부(15)로 전송하며, 그 역기능을 수행하고, ATM 포럼 표준 인터페이스 기능을 지원하며, STM(Synchronous Transfer Mode, 동기 전송 모드)-1 프레이머/리프레이머를 수행하고, SONET/SDH 오버헤드 제어기능과 데이터 레이트 정합을 위한 언어사인드(Unassigned) 셀 생성/제거 기능 및 ATM 교환부(15)로부터의 클럭 회복 기능을 수행한다.
그리고 T3 인터페이스부(22)에서, ATM 제어부(30)는 실시간 처리 운영체제를 기반으로 T3 인터페이스부(22) 내의 각종 디바이스 초기화 및 제어기능을 수행하게 된다. 그리고 셀버스 및 별도의 채널을 통하여 T3 인터페이스부(22) 내에서 발생하는 상태수집 및 통계와 구성관리와 장애 및 경보 관리를 정보를 SNMP 에이젼트부(24)와 송/수신하고, T3-PLCP 오버헤드를 제어하며, 셀버스 인터페이스부(31) 내의 라우팅 테이블을 관리한다.
또한 T3 인터페이스부(22)에서, 셀버스 인터페이스부(31)는 ATM 제어부(30)의 제어에 따라 셀버스(Cellbus)를 통해 전송되어 오는 ATM 셀 스트림을 확인하여 셀을 수신하고 VPI/VCI 변환 기능을 수행하여 T3 접속부(32)로 전송한다. 즉, ATM 제어부(30)의 제어에 따라 셀버스를 통해 전송되어 오는 라우팅 태그를 포함한 ATM 셀 스트림을 확인하여 자신의 셀이면 셀을 수신하여 VPI/VCI 변환 기능을 수행한 후에 UTOPIA 인터페이스를 통하 T3 접속부(32)로 전송하고, 그 역기능으로 T3 접속부(32)에서 전송되는 ATM 셀을 수신하여 VPI/VCI 변환을 수행하고, 라우팅 태그를 첨가시킨 다음 셀버스 상으로 ATM 셀을 전송한다. 그리고 외부 SRAM(Static Random Access Memory, 정적 임의 접근 기억 장치)을 사용하여 Inlet-side에서 주소 변환과 라우팅 헤더 삽입을 수행한다. 또한 프로그래머블 OAM 셀 라우팅 기능과 셀버스 액세스 요구/인가 수신 및 버스 전송 기능과 셀버스 셀 수신 및 어드레스 인지 기능과 실시간 GFC(General Flow Control, 일반 흐름 제어) 기능과 프로그래밍 조건하에 FECN(Forward Explicit Congestion Notification) 지시자 삽입 기능과 최소 셀 손실을 보장하는 ABR(Available Bit Rate) 트래픽 지원 기능과 동일 셀버스 상에서 제어 셀의 송/수신 기능과 마이크로 프로세서 포트를 통한 셀의 삽입/추출 기능과 각 큐비트 내에 포함된 마스터 버스 중재 기능을 수행하게 된다.
더불어 T3 인터페이스부(22)에서, T3 접속부(32)는 ATM 제어부(30)의 제어에 따라 셀버스 인터페이스부(31)에서 입력되는 ATM 스트림을 TC-PLCP(44.736Mbps) 프레임 신호로 변환하여 OC-3C 인터페이스부(21)로 전송하게 된다. 그래서 셀버스 인터페이스부(31)와 UTPOIA 인터페이스를 통해 오는 ATM 스트림을 TC-PLCP 프레임 신호로 변환하여 OC-3C 인터페이스부(21)로 전송하고, 그 역기능으로 OC-3C 인터페이스부(21)로부터 오는 T3 신호를 수신하여 T3 오버헤드 및 PLCP 오버헤드를 처리하고 순수 53 바이트의 ATM 셀만을 검출하여 UTOPIA 인터페이스를 통해 셀버스 인터페이스부(31)로 전달하게 된다.
그리고 ADSL 인터페이스부(23)에서, 제어부(33)는 실시간 처리 운영체제를 기반으로 ADSL 인터페이스부(22)의 각종 디바이스의 초기화 및 제어기능을 수행한다. 즉, 실시간 처리 운영체제를 기반으로 ADSL 인터페이스부(22)의 각종 디바이스의 초기화 및 제어기능을 수행하며, 셀버스 및 별도의 채널을 통하여 ADSL 인터페이스부(22) 내에서 발생하는 상태 수집 및 통계, 구성관리, 장애 및 경로 관리 정보를 SNMP 에이젼트부(24)와 송/수신하며, OAM 셀 분석 및 삽입기능을 수행하고, 셀버스 인터페이스부(37) 내의 라우팅 테이블을 관리하게 된다.
또한 ADSL 인터페이스부(23)에서, 라인 드라이버(34)는 제어부(33)의 제어에 따라 분배부(25)로부터 수신한 신호에서 수신 이득 셋팅 기능을 수행하게 된다. 그래서 DMT 트랜시버(35)로부터 D/A 컨버젼 신호를 수신하여 송신 이득 셋팅(Transmit Gain Settings)과 송신 밴드 할당 기능을 수행한 후 분배부(25)로 전송하고, 그 역기능으로 분배부(25)로부터 수신한 신호에서 수신 이득 셋팅 기능을 수행하여 DMT 트랜시버(35)로 전송하고, ADSL 트랜시버와 인터페이스하기 위한 각각의 송/수신기능을 수행하며, POTS와 인터페이스하기 위한 양방향 라인정합기능을 수행하게 된다.
더불어 ADSL 인터페이스부(23)에서, DMT 트랜시버(35)는 제어부(33)의 제어에 따라 라인 드라이버(34)에서 수신한 신호를 D/A 변환과 DMT 복조 기능을 수행한다. 즉, ATM 핸들러(36)로부터 바이트 단위의 데이터를 수신하여 ADSL 슈퍼프레임을 구성하여 DMT 변조와 D/A 변환 기능을 수행한 후 라인 드라이버(24)로 전송하고, 그 역기능으로 분배부(25)로부터 수신한 신호에서 수신 이득 셋팅 기능과 DMT 복조 기능을 수행한 후 ATM 핸들러(36)로 바이트 단위로 전송하며, 리드-솔로몬(Reed-Solomon) 순방향 에러 정정을 수행하게 된다. 그리고 상/하향 채널을 4Khz ADSL DMT 심볼율로 동기화하고, 두 개의 버퍼에서 다중화/역다중화 기능을 수행한다.
또한 ADSL 인터페이스부(23)에서, 제어부(33)의 제어에 따라 DMT 트랜시버(35)로부터 데이터를 수신하여 ATM 셀 서술(Delineation)과 HEC 점검과 ATM 셀 헤더 변환 기능을 수행한다. 즉, 셀버스 인터페이스부(37)로부터 UTOPIA로 ATM 셀을 수신하여 유휴셀 필터와 ATM 셀 헤더 변환 기능을 수행한 후 DMT 트랜시버(35)로 바이트 단위 전송을 하고, 그 역기능으로 DMT 트랜시버(35)로부터 바이트 단위의 데이터를 수신하여 ATM 셀 서술과 HEC 점검과 ATM 셀 헤더 변환 기능을 수행한 후 셀버스 인터페이스부(37)로 UTOPIA를 통해 셀을 전송하며, 다양한 전송속도의 ADSL 모뎀을 위한 양방향 ATM 인터페이스를 지원하고, ATM 페이로드 디스크램블러와 ADSL 링크의 퍼포먼스를 감시하도록 동작하게 된다.
나아가 ADSL 인터페이스부(23)에서, 셀버스 인터페이스부(37)는 제어부(33)의 제어에 따라 ATM 핸들러(36)로부터 수신한 ATM 셀을 VPI/VCI 변환과 라우팅 태그 첨가를 수행하여 셀버스로 전송한다. 즉, 셀버스를 통해 전송되어 오는 ATM 셀을 수신하여 VPI/VCI 변환기능을 수행하고 UTOPIA 인터페이스를 통해 ATM 핸들러(36)로 전달하며, 그 역기능으로 ATM 핸들러(36)로부터 수신한 ATM 셀을 VPI/VCI 변환과 라우팅 태그 첨가를 수행하여 셀버스로 ATM 셀을 전송하고, 외부 SRAM을 사용하여 Inlet-side에서 주소 변환과 라우팅 헤더 삽입 기능을 수행하며, 프로그래머블 OAM 셀 라우팅 기능과 실시간 GFC 필드 삽입 기능과 프로그래밍 조건하에 FECN 지시자 삽입 기능과 최소 셀 손실을 보장하는 ABR 트래픽 지원 기능과 동일 셀버스 상에서 제어 셀의 송/수신 기능과 마이크로 프로세서 포트를 통한 셀의 삽입/추출 기능을 수행하게 되는 것이다.
그리고 SNMP 에이젼트부(24)에서, 중앙처리장치(38)는 SNMP 에이젼트부(24)의 전반적 동작을 제어하고, 롬(39)은 중앙처리장치(39)에서 수행될 프로그램을 저장하며, 디램(40)은 중앙처리장치(38)에서 처리된 데이터를 저장하고, 플래시 메모리(41)는 중앙처리장치(38)의 운영체제 수정 및 변경을 쉽게 할 수 있도록 하며, LAN 콘트롤러(42)는 중앙처리장치(38)의 제어에 따라 SNMP 관리자와 이더넷 망으로의 연결을 제어하고, 직렬통신제어부(43)는 중앙처리장치(38)의 제어에 따라 RS-232를 통해 로컬 터미널과 연결을 제어하며, 제어버스 인터페이스부(44)는 중앙처리장치(38)의 제어에 따라 제어버스를 통해 로컬보드와의 인터페이스를 수행하게 된다.
여기서 LAN 콘트롤러(42)는 SNMP 관리자와의 이더넷을 통한 통신은 IP(Internet Protocol, 인터넷 프로토콜) 주소 및 설치 위치를 SNMP 관리자에 등록한 자기 고유의 IP 주소로 하고, 이더넷 포트를 이용하여 SNMP 프로토콜과 대용량 망관리 네트워킹 구성을 가능케 하여 한 지점에서 보드의 상태 진단/구성 및 시험을 지원하도록 수행하도록 동작하며, 직렬통신제어부(43)는 RS232 포트를 이용하여 직접 보드의 상태 진단/구성 및 소프트웨어 수정보완을 지원하도록 동작하고, 제어버스 인터페이스부(44)는 제어버스를 통해 OC-3C 인터페이스부(21)와 T3 인터페이스부(22)와 ADSL 인터페이스부(23)의 상태 정보 등을 수집하여 유지/관리하도록 동작하게 된다.
그리고 분배부(25)는 POTS 통화 신호와 ADSL 인터페이스부(23)의 데이터 및 제어신호를 묶어서 ADSL 가입자부(19)에 송신하고, ADSL 가입자부(19)에서 ADSL 신호를 수신하여 POTS 통화신호와 ADSL 인터페이스부(23)의 데이터 및 제어신호로 분리하며, POTS 통화신호와 ADSL 인터페이스부(23)의 상태에 영향을 받지 않고 동작할 수 있도록 별도의 보드로 구성되며, 저역필터(LPF, Low Pass Filter)와 고역필터(HIF, High Pass Filter) 기능을 수행하며, 신호간섭에 의한 음성대역 신호의 보호기능을 수행하고, 듀얼 펄스나 링 앤드 트립(Ringing and Trip)과 같은 POTS 관계 신호로부터 ADSL 신호의 보호기능을 수행하게 된다.
한편 ADSL 가입자부(19)에서, POTS 분리부(51)는 ADSL 망접속부(11)에서 수신된 신호에서 POTS의 통화신호와 ADSL 데이터 및 제어신호를 분리하고, 라인 드라이버(52)는 POTS 분리부(51)와 연결되어 노이즈와 신호왜곡을 보상해주며, DMT 트랜시버(53)는 라인 드라이버(52)와 연결되어 디지털/아날로그 변환과 변조/복조 기능을 수행하고, 인터리브 메모리(54)는 DMT 트랜시버(53)의 데이터에서 인터리브된 데이터를 저장하며, 프로세서(55)는 실시간 처리 운용체제를 기반으로 DMT 트랜시버(53)와 ATM 핸들러(56)의 초기화 및 제어기능을 수행하고 OAM 셀의 분석 및 삽입 기능과 칩의 초기화 및 동작모드를 설정하며, ATM 핸들러(56)는 프로세서(55)의 제어를 받고 DMT 트랜시버(53)와 연결되어 ATM 셀의 유휴셀 필터링과 ATM 셀 헤더 변환과 ATM 셀 분석과 HEC 점검 등의 기능을 수행하고, ATM 인터페이스(57)는 ATM 핸들러(56)와 연결되어 종단간 ATM 서비스를 수행할 수 있도록 가입자의 개인용 컴퓨터나 워크스테이션과 ATM 인터페이스를 수행하며, SAR 처리부(58)는 ATM 핸들러(56)와 연결되어 ATM 셀의 분할 및 결합을 수행하고, 이더넷 프레이머(62)는 SAR 처리부(58)와 연결되어 ATM에 기반한 데이터가 가입자와 이더넷 패킷 데이터로 인터페이스할 수 있도록 동작하게 된다.
이러한 ADSL 가입자부(19)의 상세동작을 살펴보면 다음과 같다.
먼저 SAR 처리부(58)에서 프로세서(59)는 ATM 셀의 분할 및 결합동작을 제어하고, SAR(60)은 프로세서(59)의 제어에 따라 ATM 셀의 분할 및 결합을 수행하며, 메모리(61)는 프로세서(59)의 제어에 따라 SAR(60)에서 처리된 데이터를 저장하도록 동작한다.
그리고 DMT 트랜시버(53)는, 플렉시블(Flexible) 채널의 다중화/역다중화 기능과 프레밍(Framing)/디프레밍(Deframing) 기능과 중심국 또는 기지국 구성기능과 유지기능과 초기화 제어 기능과 CRC 및 스크램블링 기능과 인터리빙 기능과 리드-솔로몬 순방향 에러 정정 기능과 격자 코드 인코딩 및 디코딩 기능과 DMT 변조/복조 기능과 ADSL을 위한 DMT 잔향제거 기능과 A/D 변환 및 수신 경로 필터링 기능과 D/A 변환 및 송신 경로 필터링 기능과 어댑티브 레이트 모드 기능을 갖는다. 또한 디지털 인터페이스부(63)에서는 프로세서(55)의 제어에 따라 ATM 핸들러(56)와 디지털 인터페이스를 수행하고, DMT 프로세서(76)는 프로세서(55)의 제어에 따라 디지털 인터페이스부(63)와 연결되어 이산 멀티톤 복조 기능을 처리하며, 송/수신 처리부(75)는 DMT 프로세서(76)와 라인 드라이버(52) 간의 송/수신을 처리하게 된다.
여기서 DMT 트랜시버(53)의 디지털 인터페이스부(63)는, ADSL 모뎀을 외부 시스템과 인터페이스시키며, 비트 스터핑/러빙(Stuffing/Robbing) 및 일래스틱(Elastic) 저장 기능과 블록 및 FEC와 스크램블링과 인터리빙등의 모든 디지털 처리 기능을 수행하고, 단방향과 양방향의 베어러(Bearer) 채널에 일치하는 동기 클럭과 데이터 흐름에 대해 인터페이스를 수행한다.
그리고 디지털 인터페이스부(63)에서, 프레이머부(64)는 ATM 핸들러(56)와의 양방향 데이터 처리를 선입선출 방식으로 처리하여 프레이밍을 수행하고, 다중화부(65)는 프레이머부(64)의 데이터를 다중화시키며, FEC 인터리브(66)는 다중화부(65)에서 다중화된 데이터를 FEC 인터리빙을 수행하고, 격자코드 변조부(67)는 FEC 인터리브(66)에서 인터리빙된 데이터를 격자 코드 변조시키며, 비터비 복호부(68)는 DMT 프로세서(71)에서 DMT 복조된 데이터를 비터비 복호시키고, FEC 디인터리브(69)는 비터비 복호부(68)에서 비터비 복호된 데이터를 FEC 디인터리빙시키며, 역다중화부(70)는 FEC 디인터리브(69)에서 디인터리브된 데이터를 역다중화시켜 프레이머부(64)로 전송하게 된다.
여기서 DMT 프레이머부(64)는 프레임을 형성할 때 삽입된 ADSL 오버헤드 값인 IB(Idle Block, 유휴 블록), AOC(Automatic Output Control), EOC(End Of Coverage), AEX, LEX(Local Exchange)에 대한 정보를 제거하는 기능을 수행하여 데이터 정보만 저장하고, FEC 인터리브(66)와 FEC 디인터리브(69)는 ADSL 망접속부(11)에서 내려오는 데이터를 순방향 에러 정정 과정을 수행하고 스크램블된 패이로드 데이터에 대해 역과정을 거친 후 헤더 부분에 대해 CRC 정보와 들어오는 데이터에 대해 계산된 값과 비교하여 출력하게 된다.
또한 DMT 트랜시버(53)의 DMT 프로세서(71)에서, DMT 변조부(72)는 디지털 인터페이스부(63)에서 데이터를 수신하여 변조시킨 다음 송/수신 처리부(75)로 전송하고, DMT 복조부(73)는 송/수신 처리부(75)에서 데이터를 수신하여 복조시킨 다음 디지털 인터페이스부(63)로 전송하며, 잔향 제거부(74)는 DMT 변조부(72)와 DMT 복조부(73)의 데이터에서 잔향을 제거하도록 동작하게 된다.
더불어 DMT 트랜시버(53)의 송/수신 처리부(75)에서, DAC(76)는 DMT 프로세서(71)에서 변조된 데이터를 디지털-아날로그 변환시키고, 송신증폭부(77)는 DAC(76)에서 아날로그로 변화된 데이터의 송신 전력을 증폭시켜 라인 드라이버(52)로 전송하며, 수신필터부(78)는 라인 드라이버(52)의 데이터를 수신하여 필터링하고, ADC(79)는 수신필터부(78)에서 필터링된 아날로그 데이터를 디지털로 변환시키게 된다.
상기에서 ADSL 가입자부(19)의 ATM 핸들러(56)에서, 수신핸들러부(80)는 수신 경로를 통해 데이터를 수신하고 핸들링을 수행하여 터미널측의 셀출력 인터페이스로 출력시키고, 송신 핸들러부(85)는 셀 입력 인터페이스로부터 셀을 입력받아 핸들링을 수행하고 송신경로로 데이터를 출력시키게 된다. 그래서 ATM 핸들러(56)는 제한된 셀 어드레스 감지기능에 의해 28비트의 프로그래머블 VPI/VCI 넘버 레지스터와 VPI/VCI 마스크 레지스터를 제공하며, 마스크하지 않은 모든 VPI/VCI 비트 위치들에 어드레스 매치와 함께 각각 들어오는 셀은 어드레스 매치 인디케이션을 발생시키도록 동작하게 된다.
그리고 수신핸들러부(80)에서 수신라인 인터페이스부(81)는 수신 경로의 여러 포맷 중의 한 라인으로부터 데이터를 수신하고, 프레밍 HEC(82)는 수신라인 인터페이스부(81)에서 수신된 데이터에서 유효한 HEC 시퀀스를 조사하여 셀 프레이밍을 추출하며, 디스크램블러(83)는 프레밍 HEC(82)에서 추출된 데이터를 선택적으로 디스크램블링하고, 셀출력 포맷터(84)는 디스크램블러(83)에서 디스크램블된 데이터가 ATM 교환부(15)와 셀버스와 적응계층 기능에 인터페이스할 수 있도록 하여 셀출력 인터페이스로 전송하게 된다.
또한 송신핸들러부(85)는 입력되는 셀 헤더에서 OAM F4 플로우 셀 또는 비 사용자 셀의 존재를 점검하고 OAM F4 플로우 셀은 3 또는 4 데시멀(Decimal)과 같은 VCI 값으로 정의하고, OAM F5 플로우 셀은 3비트 PTI(Payload Type Identifier) 필드의 MSB(Most Significant Bit, 최상위 비트)와 함께 어떤 셀을 1로 설정하여 정의하게 된다. 그래서 셀입력부(86)에서는 셀입력 인터페이스로부터 셀을 입력받아 수신된 비지셀의 수를 유지하고, 유휴셀 생성부(87)는 셀입력부(86)의 셀에서 라인 인터페이스의 셀 속도에 맞출 수 있도록 유휴 셀을 발생시키며, 스크램블러(88)는 유휴셀 생성부(87)의 셀을 선택적으로 스크램블링하고, 헤더 CRC 생성부(89)는 스크램블러(88)에서 스크램블된 데이터에 헤더 CRC를 생성시켜 덧붙이며, 송신라인 인터페이스부(90)는 헤더 CRC 생성부(89)의 데이터를 송신경로를 출력시키게 된다.
그리고 ADSL 가입자부(19)의 ATM 인터페이스부(57)에서 송신인터페이스부(91)는 UTOPIA 버스로부터 셀을 입력받아 물리계층의 TC와 PMD 기능을 수행하여 송신하고, 수신인터페이스부(97)는 ATM 포럼 데이터를 수신하여 TC와 PMD 기능을 수행하고 ATM 핸들러(56)로 수신셀을 전송하게 된다. 그래서 셀 데이터를 ATM 핸들러(56)에 의해 제어되는 송/수신 동기클럭을 거쳐 전송하고, 데이터의 전송은 셀신호의 시작을 사용하여 셀 레벨로 동기화시키며, 이 신호는 데이터 전송경로가 셀의 첫 번째 바이트를 포함할 때 어써트하게 된다.
여기서 송신인터페이스부(91)에서 셀FIFO(92)는 UTOPIA 버스로부터 셀을 입력받아 저장하고, 스크램블러(93)는 셀FIFO(92)의 셀을 스크램블링하며, 인코더(94)는 스크램블러(93)의 데이터를 4B/5B로 인코딩하고, 병/직렬 변환부(95)는 인코더에서 인코딩된 병렬 데이터를 직렬 데이터로 변환시키며, 라인드라이버(96)는 병/직렬 변환부(95)의 직렬 데이터에서 노이즈와 신호왜곡을 보상하여 출력시키게 된다. 그래서 셀송신은 외부시스템에 의해 제어되고 송신클럭에 의해 동기화되며, 모든 신호들은 송신 클럭의 상승 에지에서 동작하고, 데이터는 옥텟 레벨 또는 셀 세벨 핸드셰이크를 사용하여 ATMF(Asynchronous Transfer Mode Forum) 25Mbps 물리 계층에 전송하도록 동작하게 된다.
또한 수신인터페이스부(97)에서 라인드라이버(98)는 ATM 포럼 데이터를 수신하여 노이즈와 신호왜곡을 보상해주고, 직/병렬변환부(99)는 라인드라이버의 직렬데이터를 병렬로 변환시키며, 디코더(100)는 직/병렬변환부(99)의 병렬데이터를 5B/4B 디코딩을 수행하고, 디스크램블러(101)는 디코더에서 디코딩된 신호를 디스크램블링하며, 셀FIFO(102)는 디스크램블러(101)에서 디스크램블링된 데이터를 일시 저장하여 셀로 ATM 핸들러(56)에 전송하게 된다. 그래서 ATMF 25Mbps 물리계층으로부터 수신된 셀을 외부적으로 제어하며 수신클럭에 의해 동기를 맞추고, 데이터 전송은 2개의 셀을 처리할 수 있는 셀FIFO(51)를 수신데이터 경로에 제공하며, 수신데이터와 제어는 수신클럭의 상승 에지에서 동작하며, 데이터는 옥텟 레벨 또는 셀 레벨 핸드셰이크를 사용하여 ATM 핸들러(56)에 전송하게 된다.
나아가 ATM 인터페이스부(57)의 제어와 상태 인터페이스는 ATMF 25Mbps 인터페이스 안에 레지스터를 세트와 리셋하기 위해 필요한 데이터와 제어핀을 제공한다. 레지스터는 요구되는 동작특성과 기능들을 설정하며 ATM 핸들러(56)에 상태를 통신하기 위해 사용한다. 제어와 상태 레지스터는 다중화된 어드레스와 데이터 버스를 사용하여 실행한다. 레지스터 어드레스는 어드레스 래치 인에이블의 사용을 거쳐 래치된다.
한편 SAR 처리부(58)와 이더넷 프레이머(62)에서의 동작을 살펴보면 다음과 같다.
먼저 서비스 제공자의 게이트웨이, 라우터와 CPE 간에는 ATM을 기반으로 한 서비스를 제공하게 된다. 이러한 ATM 데이터를 10BaseT의 이더넷 인터페이스를 통하여 가입자의 개인용컴퓨터나 웨크스테이션과 통신하도록 한다.
그래서 SAR(60)은 UTOPIA 인터페이스를 거쳐 Rx, Tx에 대해 전체 60Mbps까지 셀프로세싱을 지원하며, 시리얼 인터페이스를 거칠 때는 Rx, Tx에 대해 전체 20Mbps까지 셀프로세싱이 가능하게 된다.
그리고 SAR(60)은 루프백에서 시리얼 인터페이스를 거쳐 메모리 사이에 프로세싱을 할 수 있고, E1/T1/ADSL 시리얼 라인들에서 TC를 수행한다. SAR(60)은 AAL(ATM Application Layer, ATM 응용 계층)0와 AAL5를 지원하고 외부메모리는 64Kbps를 지원한다. SAR(60)은 UTOPIA와 TDM(Time Division Multiplexing, 시분할 다중송신) 인터페이스를 지원하며 쳬와 체증 지시 표시가 가능하다. SAR(60)은 별도의 큐를 사용하여 채널당 인터럽트 보고를 수행하며 ATM 셀 크기는 53~63 바이트까지 지원한다.
또한 재조립의 경우에 AAL5 셀 포맷은 호스트 메모리에서 CPCS_PDU(Common Part Convergence Sublayer_Protocol Data Unit)의 직접 재조립, CRC32 체크, CPCS_PDU 패딩을 제거한다. AAL5 셀 포맷은 CS_UU,CPI, 길이보고와 CLP와 체증보고를 한다. AAL5 셀 포맷은 버퍼나 메시지당 인터럽트를 하며 에러들에 대한 보고를 한다. 분리의 경우에 AAL5 셀 포맷은 호스트 메모리로부터 CPCS_PDU를 직접적으로 분리하며, CPCS_PDU 패딩을 수행한다. 또한 AAL5 셀 포맷은 CRC32를 발생하며 자동적인 마지막 셀 표시와 CS_UU, CPI, 길이를 넣는다.
나아가 SAR(60)은 ATM 셀 스트림을 이더넷 패킷 데이터로 변환하기 위해 필요한 ATM 적응 게층의 SAR 기능 및 ATM 계층의 일부 셀 프로세싱을 수행한다. 그래서 UTOPIA 인터페이스 기능과 VC 기바의 AAL5 프로토콜 지원 기능과 AAL5 세그멘테이션 기능과 AAL5 리어셈블리 기능과 셀 다중화 및 역다중화 기능과 CBR, UBR 및 ABR 기능을 지원하게 된다.
이러한 SAR(60)은 Power PC Core, 통신 프로세서 모듈, 시리얼 통신 콘트롤러 등으로 구성된다. 그래서 4개의 SCCs, 2개의 시리얼 관리 콘트롤러(SMCs), 하나의 시리얼 주변 인터페이스(SPI), 하나의 IIC 인터페이스, 5K바이트의 이중-포트 램, 인터럽트 콘트롤러, 타임-슬롯 어사이너, 3개의 병렬 포트, 하나의 병렬 인터페이스 포트, 4개의 독립적인 보드 레이트 발생기, SCCs와 SMCs와 SPI와 IIC를 지원하는 16 시리얼 DMA 채널로 구성된다. 이러한 SAR(60)의 이중-프로세서 아키텍쳐는 CPM이 PowerPC Core로부터 주변장치 Task를 오프로드하기 때문에 기존의 아키텍쳐보다 더 낮은 저전력 소비를 제공한다. Core는 완전히 Integer 블록과 로드/저장 블록을 구성하는 상태 디자인이 된다. 모든 Integer와 로드/저장 동작들은 직접 하드웨어 상에서 실행된다. Core는 32비트 내부 데이터 경호와 32비트 어리스매틱(Arithmetic) 하드웨어 상에서 인티져 동작을 지원한다. 내부와 외부 버스들에 인터페이스는 32비트이다. Core는 2개의 명령 로드/저장 큐를 사용한다.
그리고 ATM 콘트롤러는 몇 개의 ATM 부계층을 지원한다. ATM 콘트롤러는 두 개의 모드를 지원하는 데, UTOPIA 병렬 인터페이스(PIO)와 시리얼 인터페이스(SIO)가 있다. 이들 모드에서 ATM 콘트롤러는 AAL5, SAR, ATM 계층 프로토콜 기능을 수행한다. 병렬모드(PIO)에서 ATM 계층은 UTOPIA 인터페이스를 통하여 직접 PHY를 인터페이스한다. 직렬모드(SIO)에서 ATM 콘트롤러는 또한 TC 서브레이어를 수행과 PHY를 인터페이스한다. SCC는 이더넷 방식을 지원하며 10BasedT 트랜시버를 인터페이스하게 된다.
이에 따라 ATM 콘트롤러에서 PHY 인터페이스는 TC 계층으로부터 UTOPIA 또는 비트 스트림이다. ATM 콘트롤러는 싱글 또는 다중 버퍼로 시스템 메모리에 존재하는 사용자 데이터에 대한 SAR 기능을 수행하게 된다.
이더넷 인터페이스는 10BasedT 가입자 인터페이스를 지원하기 위한 기능블록으로 Mac 콘트롤러와 물리적 라인 드라이버로 구성된다. 여기서 Mac 콘트롤러 뿐은 10BasedT 트랜시버를 사용한다. 이것은 IEEE(Institute of Electrical and Electronics Engineers, 미국전기전자통신학회) 802.3 액세스 유닛 인터페이스(AUI)와 10BasedT 꼬임 쌍선(TP) 인터페이스 미디어에 외부 아이소레이션 트랜스포머를 이용하여 연결을 지원하는 BICMOS 장치이다. 인코더는 NRZ(Non Return to Zero, 비영 복귀) 데이터를 Menchester 데이터로 변환하며 10BasedT 또는 AUI 인터페이스를 거쳐 데이터 통신을 위해 요구되는 신호들을 공급한다.
이처럼 본 발명은 ATM 교환망에 의한 기존 전화선을 이용하여 양방향 데이터를 송/수신할 수 있도록 저비용의 광대역 가입자망인 ADSL 시스템을 구축함으로써 VOD 서비스와 고속의 인터넷 서비스를 제공하게 되는 것이다.
이상에서 살펴본 바와 같이, 본 발명에 의한 ATM 교환망을 이용한 ADSL 시스템은 기존에 포설된 전화선을 매체로 하여 전화서비스 뿐만 아니라 1~8Mbps의 데이터 전송 서비스를 가능하게 광대역 가입자망 시스템을 구축할 수 있는 효과가 있게 된다.
또한 본 발명은 VDT(Video Dial Tone) 등과 같은 특정 응용서비스를 목표로 하는 종래의 ADSL 시스템과는 달리 인터넷, 원격학습, PC 통신, 방송, 그리고 VOD 등 다양한 멀티미디어 서비스를 실현할 수 있도록 망 하부구조를 고속화하여 광대역 인프라를 구축할 수 있는 효과도 있게 된다.
더불어 본 발명은 인터넷 등 데이터 트래픽을 음성전화 교환망으로부터 분리하여 ATM 망 등 고속의 데이터 전용망으로 처리토록 함으로써, 음성전화 교환망의 부하를 획기적으로 줄여 전체적인 공중망의 효율적인 활용이 가능하게 하는 효과 또한 있게 된다.
나아가 본 발명은 전화 사업자의 광대역 데이터 가입자망을 위한 서비스 제공에 대한 효과적인 해결책을 제시할 뿐만 아니라, 구내 전화 전화기(PABX)와 결합되어 CS 구조에 적합한 구내망 구축이 가능하게 되는 효과도 있게 된다.

Claims (16)

  1. ATM 교환망을 이용하여 양방향 데이터를 송/수신하여 주문형 비디오 서비스와 고속의 인터넷 서비스를 제공하는 ADSL 교환국과;
    상기 ADSL 교환국과 연결되어 비동기식 시분할 다중화 방식에 의한 패킷전달을 수행하는 ATM 교환부와;
    상기 ATM 교환부와 연결되어 주문형 비디오 등의 서비스가 제공될 수 있도록 하는 서버와;
    마이크로 프로그래밍 제어에 따라 상기 ATM 교환부와 인터넷 망과의 연결을 수행하는 명령어 집합 프로세서와;
    상기 ATM 교환부와 인터넷 망을 연결시키는 라우터와;
    상기 ADSL 교환국에서 주문형 비디오 서비스와 인터넷 서비스용 데이터를 전송받아 개인용 컴퓨터 및 전화기에 제공하는 ADSL 가입자부로 구성된 것을 특징으로 하는 에이티엠 교환망을 이용한 에이디에스엘 시스템.
  2. 제 1항에 있어서, ADSL 교환국은,
    상기 ATM 교환부와 ADSL 가입자부 간의 양방향 데이터 전송을 수행하고, ADSL 모뎀과 전화-데이터 분리기를 구비한 ADSL 망접속부와; 상기 ADSL 망접속부를 감시하고 제어하는 ADSL 망관리부와; 상기 ADSL 망접속부의 전화-데이터 분리기와 연결되어 전화교환 서비스가 수행되도록 하는 전화교환기로 구성된 것을 특징으로 하는 에이티엠 교환망을 이용한 에이디에스엘 시스템.
  3. 제 2항에 있어서, 상기 ADSL 망접속부는,
    ATM 교환부와 광전송 장치로 연결되어 OC-3C 인터페이스 기능을 수행하고, T3 인터페이스부와 연결되어 T3 ATM PLCP 인터페이스 기능을 수행하는 OC-3C 인터페이스부와; 상기 OC-3C 인터페이스부와 T3 인터페이스를 수행하고 ATM 셀을 송/수신하는 T3 인터페이스부와; 상기 T3 인터페이스부와 연결되고, ATM 백본으로부터 데이터 및 제어신호를 받아서 내부의 전송 포맷에 맞게 싱크 데이터와 여러 가지 오버 헤드를 다중화하여 분배부를 통해 ADSL 가입자부로 전송하고, ADSL 가입자부로부터 제어신호를 받아 ATM 백본으로 전송하는 ADSL 인터페이스부와; 상기 OC-3C 인터페이스부와 T3 인터페이스부와 ADSL 인터페이스부의 상태 정보 등을 제어 신호를 통해 수용하고, 로컬 터미널와 RS232로 연결하고, SNMP 관리자와 이더넷으로 연결된 SNMP 에이젼트부와; 상기 ADSL 인터페이스부의 데이터 및 제어신호와 POTS 통화 신호를 묶어서 상기 ADSL 가입자부에 송신하고, 상기 ADSL 가입자부에서 ADSL 신호를 수신하여 POTS 통화신호와 상기 ADSL 인터페이스부의 데이터 및 제어신호로 분리하는 분배부로 구성된 것을 특징으로 하는 에이티엠 교환망을 이용한 에이디에스엘 시스템.
  4. 제 3항에 있어서, 상기 OC-3C 인터페이스부는,
    상기 ADSL 망관리부와 연결되어 실시간 처리 운영체제를 기반으로 상기 OC-3C 인터페이스부의 디바이스 초기화 및 제어 기능을 수행하는 ATM 제어부와; 상기 ATM 제어부의 제어에 따라 상기 T3 인터페이스부와 연결되어 T3-PLCP 프레이머/리프레이머 기능을 수행하는 T3 접속부와; 상기 ATM 제어부의 제어를 받고 상기 T3 접속부와 연결되며, ATM 셀의 다중화/역다중화 기능을 수행하는 ATM 다중화/역다중화부와; 상기 ATM 제어부의 제어에 따라 상기 ATM 다중화/역다중화부의 ATM 셀 스트림 전기적 신호를 광신호로 변환시켜 광선로를 통해 ATM 교환부로 전송하고 그 역기능을 수행하는 OC3 접속부로 구성된 것을 특징으로 하는 에이티엠 교환망을 이용한 에이디에스엘 시스템.
  5. 제 3항에 있어서, 상기 T3 인터페이스부는,
    실시간 처리 운영체제를 기반으로 상기 T3 인터페이스부 내의 각종 디바이스 초기화 및 제어기능을 수행하는 ATM 제어부와; 상기 ATM 제어부의 제어에 따라 셀버스를 통해 전송되어 오는 ATM 셀 스트림을 확인하여 셀을 수신하고 VPI/VCI 변환 기능을 수행하여 T3 접속부로 전송하는 셀버스 인터페이스부와; 상기 ATM 제어부의 제어에 따라 상기 셀버스 인터페이스부에서 입력되는 ATM 스트림을 TC-PLCP 프레임 신호로 변환하여 상기 OC-3C 인터페이스부로 전송하는 T3 접속부로 구성된 것을 특징으로 하는 에이티엠 교환망을 이용한 에이디에스엘 시스템.
  6. 제 3항에 있어서, 상기 ADSL 인터페이스부는,
    실시간 처리 운영체제를 기반으로 상기 ADSL 인터페이스부의 각종 디바이스의 초기화 및 제어기능을 수행하는 제어부와; 상기 제어부의 제어에 따라 상기 분배부로부터 수신한 신호에서 수신 이득 셋팅 기능을 수행하는 라인 드라이버와; 상기 제어부의 제어에 따라 상기 라인 드라이버에서 수신한 신호를 D/A 변환과 DMT 복조 기능을 수행하는 DMT 트랜시버와; 상기 제어부의 제어에 따라 상기 DMT 트랜시버로부터 데이터를 수신하여 ATM 셀 서술과 HEC 점검과 ATM 셀 헤더 변환 기능을 수행하는 ATM 핸들러와; 상기 제어부의 제어에 따라 상기 ATM 핸들러로부터 수신한 ATM 셀을 VPI/VCI 변환과 라우팅 태그 첨가를 수행하여 셀버스로 전송하는 셀버스 인터페이스부로 구성된 것을 특징으로 하는 에이티엠 교환망을 이용한 에이디에스엘 시스템.
  7. 제 3항에 있어서, 상기 SNMP 에이젼트부는,
    상기 SNMP 에이젼트부의 전반적 동작을 제어하는 중앙처리장치와; 상기 중앙처리장치에서 수행될 프로그램을 저장하는 롬과; 상기 중앙처리장치에서 처리된 데이터를 저장하는 디램과; 상기 중앙처리장치의 운영체제 수정 및 변경을 쉽게 할 수 있도록 하는 플래시 메모리와; 상기 중앙처리장치의 제어에 따라 SNMP 관리자와 이더넷 망으로의 연결을 제어하는 LAN 콘트롤러와; 상기 중앙처리장치의 제어에 따라 RS-232를 통해 로컬 터미널과 연결을 제어하는 직렬통신제어부와; 상기 중앙처리장치의 제어에 따라 제어버스를 통해 로컬보드와의 인터페이스를 수행하는 제어버스 인터페이스부로 구성된 것을 특징으로 하는 에이티엠 교환망을 이용한 에이디에스엘 시스템.
  8. 제 1항에 있어서, 상기 ADSL 가입자부는,
    ADSL 망접속부에서 수신된 신호에서 POTS의 통화신호와 ADSL 데이터 및 제어신호를 분리하는 POTS 분리부와; 상기 POTS 분리부와 연결되어 노이즈와 신호왜곡을 보상해주는 라인 드라이버와; 상기 라인 드라이버와 연결되어 디지털/아날로그 변환과 변조/복조 기능을 수행하는 DMT 트랜시버와; 상기 DMT 트랜시버의 데이터에서 인터리브된 데이터를 저장하는 인터리브 메모리와; 실시간 처리 운용체제를 기반으로 상기 DMT 트랜시버와 ATM 핸들러의 초기화 및 제어기능을 수행하고 OAM 셀의 분석 및 삽입 기능과 칩의 초기화 및 동작모드를 설정하는 프로세서와; 상기 프로세서의 제어를 받고 상기 DMT 트랜시버와 연결되어 ATM 셀의 유휴셀 필터링과 ATM 셀 헤더 변환과 ATM 셀 분석과 HEC 점검 등의 기능을 수행하는 ATM 핸들러와; 상기 ATM 핸들러와 연결되어 종단간 ATM 서비스를 수행할 수 있도록 가입자의 개인용 컴퓨터나 워크스테이션과 ATM 인터페이스를 수행하는 ATM 인터페이스와; 상기 ATM 핸들러와 연결되어 ATM 셀의 분할 및 결합을 수행하는 SAR 처리부와; 상기 SAR 처리부와 연결되어 ATM에 기반한 데이터가 가입자와 이더넷 패킷 데이터로 인터페이스할 수 있게 하는 이더넷 프레이머로 구성된 것을 특징으로 하는 에이티엠 교환망을 이용한 에이디에스엘 시스템.
  9. 제 8항에 있어서, 상기 SAR 처리부는,
    ATM 셀의 분할 및 결합동작을 제어하는 프로세서와; 상기 프로세서의 제어에 따라 ATM 셀의 분할 및 결합을 수행하는 SAR과; 상기 프로세서의 제어에 따라 SAR에서 처리된 데이터를 저장하는 메모리로 구성된 것을 특징으로 하는 에이티엠 교환망을 이용한 에이디에스엘 시스템.
  10. 제 8항에 있어서, 상기 DMT 트랜시버는,
    상기 프로세서의 제어에 따라 상기 ATM 핸들러와 디지털 인터페이스를 수행하는 디지털 인터페이스부와; 상기 프로세서의 제어에 따라 상기 디지털 인터페이스부와 연결되어 이산 멀티톤 복조 기능을 처리하는 DMT 프로세서와; 상기 DMT 프로세서와 라인 드라이버 간의 송/수신을 처리하는 송/수신 처리부로 구성된 것을 특징으로 하는 에이티엠 교환망을 이용한 에이디에스엘 시스템.
  11. 제 10항에 있어서, 상기 디지털 인터페이스부는,
    상기 ATM 핸들러와의 양방향 데이터 처리를 선입선출 방식으로 처리하여 프레이밍을 수행하는 프레이머부와; 상기 프레이머부의 데이터를 다중화시키는 다중화부와; 상기 다중화부에서 다중화된 데이터를 FEC 인터리빙을 수행하는 FEC 인터리브와; 상기 FEC 인터리브에서 인터리빙된 데이터를 격자 코드 변조시키는 격자코드 변조부와; 상기 DMT 프로세서에서 DMT 복조된 데이터를 비터비 복호시키는 비터비 복호부와; 상기 비터비 복호부에서 비터비 복호된 데이터를 FEC 디인터리빙시키는 FEC 디인터리브와; 상기 FEC 디인터리브에서 디인터리브된 데이터를 역다중화시켜 상기 프레이머부로 전송하는 역다중화부로 구성된 것을 특징으로 하는 에이티엠 교환망을 이용한 에이디에스엘 시스템.
  12. 제 10항에 있어서, 상기 DMT 프로세서는,
    상기 디지털 인터페이스부에서 데이터를 수신하여 변조시킨 다음 상기 송/수신 처리부로 전송하는 DMT 변조부와; 상기 송/수신 처리부에서 데이터를 수신하여 복조시킨 다음 상기 디지털 인터페이스부로 전송하는 DMT 복조부와; 상기 DMT 변조부와 DMT 복조부의 데이터에서 잔향을 제거시키는 잔향 제거부로 구성된 것을 특징으로 하는 에이티엠 교환망을 이용한 에이디에스엘 시스템.
  13. 제 10항에 있어서, 상기 송/수신 처리부는,
    상기 DMT 프로세서에서 변조된 데이터를 디지털-아날로그 변환시키는 DAC와; 상기 DAC에서 아날로그로 변화된 데이터의 송신 전력을 증폭시켜 상기 라인 드라이버로 전송하는 송신증폭부와; 상기 라인 드라이버의 데이터를 수신하여 필터링하는 수신필터부와; 상기 수신필터부에서 필터링된 아날로그 데이터를 디지털로 변환시키는 ADC로 구성된 것을 특징으로 하는 에이티엠 교환망을 이용한 에이디에스엘 시스템.
  14. 제 8항에 있어서, 상기 ATM 핸들러는,
    수신 경로의 여러 포맷 중의 한 라인으로부터 데이터를 수신하는 수신라인 인터페이스부와, 상기 수신라인 인터페이스부에서 수신된 데이터에서유효한 HEC 시퀀스를 조사하여 셀 프레이밍을 추출하는 프레밍 HEC와, 상기 프레밍 HEC에서 추출된 데이터를 선택적으로 디스크램블링하는 디스크램블러와, 상기 디스크램블러에서 디스크램블된 데이터가 ATM 교환부와 셀버스와 적응계층 기능에 인터페이스할 수 있도록 하여 셀출력 인터페이스로 전송하는 셀출력 포맷터를 구비하여 수신 경로를 통해 데이터를 수신하고 핸들링을 수행하여 터미널측의 셀출력 인터페이스로 출력시키는 수신핸들러부와; 셀입력 인터페이스로부터 셀을 입력받아 수신된 비지셀의 수를 유지하는 셀입력부와, 상기 셀입력부의 셀에서 라인 인터페이스의 셀 속도에 맞출 수 있도록 유휴 셀을 발생시키는 유휴셀 생성부와, 상기 유휴셀 생성부의 셀을 선택적으로 스크램블링하는 스크램블러와, 상기 스크램블러에서 스크램블된 데이터에 헤더 CRC를 생성시켜 덧붙이는 헤더 CRC 생성부와, 상기 헤더 CRC 생성부의 데이터를 송신경로를 출력시키는 송신라인 인터페이스부를 구비하여 셀 입력 인터페이스로부터 셀을 입력받아 핸들링을 수행하고 송신경로로 데이터를 출력시키는 송신 핸들러부로 구성된 것을 특징으로 하는 에이티엠 교환망을 이용한 에이디에스엘 시스템.
  15. 제 8항에 있어서, 상기 ATM 인터페이스부는,
    셀 데이터를 ATM 핸들러에 의해 제어되는 송/수신 동기클럭을 거쳐 전송하고, 데이터의 전송은 셀신호의 시작을 사용하여 셀 레벨로 동기화시키며, 이 신호는 데이터 전송경로가 셀의 첫 번째 바이트를 포함할 때 어써트하는 것을 특징으로 하는 에이티엠 교환망을 이용한 에이디에스엘 시스템.
  16. 제 8항에 있어서, 상기 ATM 인터페이스부는,
    UTOPIA 버스로부터 셀을 입력받아 저장하는 셀FIFO와, 상기 셀FIFO의 셀을 스크램블링하는 스크램블러와, 상기 스크램블러의 데이터를 4B/5B로 인코딩하는 인코더와, 상기 인코더에서 인코딩된 병렬 데이터를 직렬 데이터로 변환시키는 병/직렬 변환부와, 상기 병/직렬 변환부의 직렬 데이터에서 노이즈와 신호왜곡을 보상하여 출력시키는 라인드라이버를 구비하여 UTOPIA 버스로부터 셀을 입력받아 물리계층의 TC와 PMD 기능을 수행하여 송신하는 송신인터페이스부와; ATM 포럼 데이터를 수신하여 노이즈와 신호왜곡을 보상해주는 라인드라이버와, 상기 라인드라이버의 직렬데이터를 병렬로 변환시키는 직/병렬변환부와, 상기 직/병렬변환부의 병렬데이터를 5B/4B 디코딩을 수행하는 디코더와, 상기 디코더에서 디코딩된 신호를 디스크램블링하는 디스크램블러와, 상기 디스크램블러에서 디스크램블링된 데이터를 일시 저장하여 셀로 ATM 핸들러에 전송하는 셀FIFO를 구비하여 ATM 포럼 데이터를 수신하여 TC와 PMD 기능을 수행하고 ATM 핸들러로 수신셀을 전송하는 수신인터페이스부로 구성된 것을 특징으로 하는 에이티엠 교환망을 이용한 에이디에스엘 시스템.
KR1019970079216A 1997-12-30 1997-12-30 에이티엠 교환망을 이용한 에이디에스엘 시스템 KR100255870B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019970079216A KR100255870B1 (ko) 1997-12-30 1997-12-30 에이티엠 교환망을 이용한 에이디에스엘 시스템

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970079216A KR100255870B1 (ko) 1997-12-30 1997-12-30 에이티엠 교환망을 이용한 에이디에스엘 시스템

Publications (2)

Publication Number Publication Date
KR19990059021A KR19990059021A (ko) 1999-07-26
KR100255870B1 true KR100255870B1 (ko) 2000-05-01

Family

ID=19530077

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970079216A KR100255870B1 (ko) 1997-12-30 1997-12-30 에이티엠 교환망을 이용한 에이디에스엘 시스템

Country Status (1)

Country Link
KR (1) KR100255870B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100459541B1 (ko) * 2001-11-12 2004-12-03 삼성전자주식회사 네트워크 인터페이스에 따른 메시지 처리 방법

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990075715A (ko) * 1998-03-24 1999-10-15 김영환 0비대칭 디지털 가입자라인 시스템에서의 가입자측 비대칭 디지털 가입자 라인 모뎀의 비동기 전송모드핸들러와 비동기 전송모드 트랜시버간의 인터페이스 회로
KR100328349B1 (ko) * 1998-12-31 2002-06-22 김덕중 비대칭디지털가입자선로라우터및그망관리방법
KR100506233B1 (ko) * 1999-10-27 2005-09-02 삼성전자주식회사 비대칭 디지털 가입자선 시스템에서 홈 네트웍 시스템
KR100317406B1 (ko) * 1999-11-08 2001-12-24 김진찬 비대칭형 디지털 가입자 전송장치의 송수신장치
KR100325060B1 (ko) * 1999-12-30 2002-02-20 박원배 에이디에스엘 가입자를 수용할 수 있는 전전자 교환기
KR20000064051A (ko) * 2000-02-19 2000-11-06 이영승 인터넷 및 공중전화망을 이용한 다기능 전화 시스템 및 그방법
KR100425497B1 (ko) * 2001-06-27 2004-03-30 엘지전자 주식회사 에이디에스엘 모뎀장치
WO2006062326A1 (en) 2004-12-08 2006-06-15 Electronics And Telecommunications Research Institute Transport frame architecture for multi-rate service, multiplexing apparatus for processing the transport frame and method for transmitting it
KR100725930B1 (ko) * 2004-12-08 2007-06-11 한국전자통신연구원 Sonet/sdh 상에서 다양한 대역의 회선 및 데이터서비스를 지원하는 전송 프레임 구조와 이를 처리하는다중화 장치 및 전송 프레임 전송 방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100459541B1 (ko) * 2001-11-12 2004-12-03 삼성전자주식회사 네트워크 인터페이스에 따른 메시지 처리 방법

Also Published As

Publication number Publication date
KR19990059021A (ko) 1999-07-26

Similar Documents

Publication Publication Date Title
CA2360380C (en) Method and apparatus for the generation of analog telephone signals in digital subscriber line access systems
JP3563601B2 (ja) 狭帯域サービスと広帯域サービスの両方を加入者に提供するための電気通信システム、加入者装置、そのためのシェルフ、交換可能な低域通過フィルタ装置、回線終端装置、ネットワーク終端装置、及び冗長性機能を有する複数のシェルフを備える電気通信ラック
US6480487B1 (en) Digital loop carrier remote terminal having integrated digital subscriber plug-in line cards for multiplexing of telephone and broadband signals
US8713393B2 (en) Retransmission and retransmission request in data communication systems
EP1435754A1 (en) Converter/bridge and method of operation between Ethernet and ATM interfaces
US7050546B1 (en) System and method for providing POTS services in DSL environment in event of failures
US6967952B1 (en) Method and apparatus for providing high capacity, long loop broadband ADSL service
KR100255870B1 (ko) 에이티엠 교환망을 이용한 에이디에스엘 시스템
EP1219083A1 (en) System and method for providing pots services in dsl environment in event of failures
WO2005027418A1 (fr) Dispositif de multiplexage d'acces a une ligne d'abonne numerique et procede de transfert de signaux
US20020078465A1 (en) Method of providing high-speed digital services over a switched telephone network
EP1365541A2 (en) Partitioned interface architecture for transmission of broadband network traffic to and from an access network
Jackson ADSL for high-speed broadband data service
KR19990075873A (ko) 비대칭 디지털 가입자 라인 시스템의 가입자측 비대칭 디지털가입자 라인 모뎀
KR100290657B1 (ko) 대칭/비대칭형 서비스가 가능한 비대칭 디지털 가입자 라인 시스템 및 그 송/수신 링크 유지관리방법
KR100255808B1 (ko) 광가입자시스템의 비디오 채널 장치
KR100317406B1 (ko) 비대칭형 디지털 가입자 전송장치의 송수신장치
KR100264783B1 (ko) 에이디에스엘 광대역 서비스망에서 망접속 장치
KR19990057185A (ko) 에이디에스엘 모뎀 시스템의 에이티유-알 장치
KR19990062489A (ko) 비대칭디지털가입자라인 다중화 전송장치
KR100290655B1 (ko) 대칭/비대칭형 서비스가 가능한 비대칭 디지털 가입자 라인 시스템및 그 송/수신 링크 유지관리방법
KR19990075512A (ko) 에이디에스엘 모뎀용 에이티엠 핸들러 운용방법
KR100428670B1 (ko) 네트워크 접속 서버로 동작하는 패킷기반의 디지털 가입자 전송선로 다중화 시스템
ATM NATIONAL COMMUNICATIONS SYSTEM
WAVEFORM \. 8000 SAMPLES PER SECOND

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20030120

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee