KR100252637B1 - 디지틀영상신호의쓰기및읽기를위한어드레스발생장치 - Google Patents

디지틀영상신호의쓰기및읽기를위한어드레스발생장치 Download PDF

Info

Publication number
KR100252637B1
KR100252637B1 KR1019940012093A KR19940012093A KR100252637B1 KR 100252637 B1 KR100252637 B1 KR 100252637B1 KR 1019940012093 A KR1019940012093 A KR 1019940012093A KR 19940012093 A KR19940012093 A KR 19940012093A KR 100252637 B1 KR100252637 B1 KR 100252637B1
Authority
KR
South Korea
Prior art keywords
signal
address
input
multiplexer
unit
Prior art date
Application number
KR1019940012093A
Other languages
English (en)
Other versions
KR950033911A (ko
Inventor
이봉선
이재천
김근섭
이제호
Original Assignee
유무성
삼성항공산업주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 유무성, 삼성항공산업주식회사 filed Critical 유무성
Priority to KR1019940012093A priority Critical patent/KR100252637B1/ko
Publication of KR950033911A publication Critical patent/KR950033911A/ko
Application granted granted Critical
Publication of KR100252637B1 publication Critical patent/KR100252637B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T1/00General purpose image data processing
    • G06T1/60Memory management
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Television Signal Processing For Recording (AREA)
  • Studio Circuits (AREA)

Abstract

인터레이스 데이터 읽기/쓰기 모드(1 프레임 또는 1필드)와, 8×8블럭 읽기/쓰기 모드와, 윈도우된 데이터 읽기 모드를 지원하기 위한 제어신호를 생성하여 출력하는 컨트롤 로직부와; 제어신호에 따라 컬럼 어드레스 신호 및 라인 어드레스 신호를 생성하여 출력하는 어드레스 카운터부와; 프레임/필드 선택신호(H_F)에 따라, 어드레스 카운터부로부터 입력되는 어드레스 신호의 상위 8비트를 2개의 전송채널 중에서 하나를 선택하여 전송하는 제1멀티플렉서부와; 멀티플렉서 선택신호(R_W0)에 따라, 어드레스 카운터부의 출력신호와 제1멀티플렉서부의 출력신호로 구성된 19비트 어드레스 신호를, 2개의 전송채널 중에서 하나를 선택하여 전송하는 제2멀티플렉서부와; 멀티플렉서 선택신호(R_W1)에 따라, 상기한 어드레스 카운터부와 제1 및 제2멀티플렉서부의 출력신호로 구성된 19비트 어드레스 신호를 2개의 전송채널 중에서 하나를 선택하여 전송하는 제3멀티플렉서부로 구성되어, 한 필드만을 저장할 수 있는 어드레스 발생회로를 첨가함으로써 사용자가 프레임을 저장할 것인지, 아니면 필드만을 저장할 것인지를 선택할 수가 있고, 영상 압축/복원을 수행할 수 있도록 8×8 블럭 읽기/쓰기 모드의 어드레스 발생이 가능하도록 하고, 카운터에 임의의 시작 어드레스를 전치-로드시켜 카운팅을 시작하도록 함으로써 특정 사이즈 만큼의 데이터를 읽어 올 수 있는 디지틀 영상신호의 쓰기 및 읽기를 위한 어드레스 발생장치에 관한 것.

Description

디지틀 영상신호의 쓰기 및 읽기를 위한 어드레스 발생장치
제1도는 종래의 디지틀 영상신호의 쓰기 및 읽기를 위한 어드레스 발생장치의 상세 회로도이고,
제2도는 이 발명의 실시예에 따른 디지틀 영상신호의 쓰기 및 읽기를 위한 어드레스 발생장치의 전체 블럭 구성도이고,
제3도는 이 발명의 실시예에 따른 디지틀 영상신호의 쓰기 및 읽기를 위한 어드레스 발생장치의 컨트롤 로직부의 상세 회로도이고,
제4도는 이 발명의 실시예에 따른 디지틀 영상신호의 쓰기 및 읽기를 위한 어드레스 발생장치의 어드레스 카운터부의 상세 회로도이고,
제5도는 이 발명의 실시예에 따른 디지틀 영상신호의 쓰기 및 읽기를 위한 어드레스 발생장치의 제1멀티플렉서부의 상세 회로도이고,
제6도는 이 발명의 실시예에 따른 디지틀 영상신호의 쓰기 및 읽기를 위한 어드레스 발생장치의 제2멀티플렉서부의 상세 회로도이고,
제7도는 이 발명의 실시예에 따른 디지틀 영상신호의 쓰기 및 읽기를 위한 어드레스 발생장치의 제3멀티플렉서부의 상세 회로도이고,
제8도는 이 발명의 실시예에 따른 디지틀 영상신호의 쓰기 및 읽기를 위한 어드레스 발생장치가 장착되어 있는 디지틀 스틸 카메라의 블럭 구성도이다.
* 도면의 주요부분에 대한 부호의 설명
21 : 컨트롤 로직부 22 : 어드레스 카운터부
23 : 제1멀티플렉서부 24 : 제2멀티플렉서부
25 : 제3멀티플렉서부 221∼225 : 카운터
이 발명은 디지틀 영상신호의 쓰기 및 읽기를 위한 어드레스 발생장치에 관한 것으로서, 더욱 상세하게 말하자면 한 필드만을 저장할 수 있는 어드레스 발생회로를 첨가함으로써 사용자가 프레임을 저장할 것인지, 아니면 필드만을 저장할 것인지를 선택할 수가 있고, 영상 압축/복원을 수행할 수 있도록 8×8블럭 읽기/쓰기 모드의 어드레스 발생이 가능하도록 하고, 카운터에 임의의 시작 어드레스를 전치-로드시켜 카운팅을 시작하도록 함으로써 특정 사이즈 만큼의 데이터를 읽어올 수 있도록 하는 디지틀 영상신호의 쓰기 및 읽기를 위한 어드레스 발생장치에 관한 것이다.
일반적인 데이터와는 달리 다차원적인 특성을 갖는 정지영상 및 동화상신호를 디지틀 방식으로 나타내기 위해서는 엄청난 양의 정보가 필요하다. 이러한 디지틀 영상을 처리, 저장, 전송 및 표시하는 응용분야는 상대적으로 고가의 장비가 필요하게 되며, 이러한 이유로 통신, 컴퓨터, 의료, 인쇄출판 등 광범위한 잠재력에도 불구하고 디지틀 영상이 크게 활용되지 못하여 왔다.
다행히 최근 급격히 발전하고 있는 영상 입력소자, 저장장치, 표시소자 및 인쇄장치 등과 초고집적 반도체 회로기술을 통한 신호처리 기술은 이외 실용화가 가능한 정도로 그 가격을 낮추는데 이바지하였다.
이와 함께 화상전화, 천연색 팩스기기, 레이저 프린터, 전자식 정지영상 카메라, 동화상 카메라, VTR, 고선명 텔레비젼, 멀티미디어 컴퓨터 등 많은 디지틀 영상의 응용분야가 창출되었다.
이러한 새로운 응용분야의 창출을 가능케 한 디지틀 영상기술은 신호처리기술과 초고집적 반도체 소자기술이 혼합된 영상 압축기술이 그 핵을 이루고 있다.
일반 데이터와는 달리 영상신호에는 상당량의 중복성 정보가 포함되어 있어 이들을 제거하여도 원래 영상의 화질에 영향을 미치지 않는다는 특성을 이용하는 영상 압축기술은 전송에 필요한 통신선로의 대역폭 감소문제 및 정보저장에 필요한 기억용량의 감축문제를 동시에 해결하기 때문에 디지틀 영상의 사용시 발생하는 대부분의 경제성 문제를 해결하는 핵심적인 기술이 된다.
이하, 첨부된 도면을 참조로 하여 종래의 디지틀 영상신호의 쓰기 및 읽기를 위한 어드레스 발생장치에 대하여 설명한다.
제1도는 종래의 디지틀 영상신호의 쓰기 및 읽기를 위한 어드레스 발생장치의 상세 회로도이고,
제1도에 도시되어 있듯이 종래의 디지틀 영상신호의 쓰기 및 읽기를 위한 어드레스 발생장치의 구성은, 클럭 신호선(CLK)에 클럭입력단자가 연결되어 있고 수평 블랭크 신호선(HBL)에 클리어 단자(CLR)가 연결되어 있는 카운터(10∼12)와, 수평 블랭크 신호선(HBL)에 입력단이 연결되어 있는 인버터(I11)와, 인버터(I11)의 출력단에 클럭입력단자가 연결되어 있고 수직 블랭크 신호선(VBL)에 클리어 단자(CLR)가 연결되어 있는 카운터(13,14)와, 카운터(10∼14)의 출력단(QA∼QD)과 시스템 어드레스 버스(SA0∼SA16)에 입력단(1A,1B,∼4A,4B)이 연결되어 있고 제어 신호선(AD SELECT)에 입력단자(-A/B)가 연결되어 있고 로컬 어드레스 버스(LA0∼LA16)에 출력단(1Y∼4Y)이 연결도어 있는 멀티플렉서(15∼19)로 이루어진다.
상기한 구성에 의한 종래의 디지틀 영상신호의 쓰기 및 읽기를 위한 어드레스 발생장치의 동작은 다음과 같다.
전원이 인가되면 종래의 디지틀 영상신호의 쓰기 및 읽기를 위한 어드레스 발생장치의 동작이 시작되며, 시스템 어드레스 버스(SA0∼SA16)로부터 어드레스 신호가 멀티플렉서(15∼19)로 입력된다.
이와 동시에, 카운터(10∼14)는 어드레스 신호를 생성하여 멀티플렉서(15∼19)로 출력한다.
중앙처리장치(도시하지 않음)는 제어신호(AD SELECT)를 출력함으로써 멀티플렉서(15∼19)의 전송경로를 선택하며, 이에 따라 시스템 어드레스 버스(SA0∼SA16)로부터 입력된 어드레스 신호와 카운터(10∼14)로부터 입력된 어드레스 신호중에서 하나가 선택되어 멀티플렉서(15∼19)를 통해 로컬 어드레스 버스(LA0∼LA16)로 전송된다.
로컬 어드레스 버스(LA0∼LA16)에는 비디오램(도시되지 않음)이 연결되어 있어서, 로컬 어드레스 버스(LA0∼lA16)를 통해 전송되어 오는 어드레스 신호에 대응되는 장소에 있는 그래픽 데이터 정보가 디스플레이 장치로 출력되도록 함으로써 디스플레이장치의 화면에 정보가 표시되도록 한다.
그러나 상기한 종래의 디지틀 영상신호의 쓰기 및 읽기를 위한 어드레스 발생장치는,
NTSC 방식에서는 인터레이스 방식으로 주사되므로 1프레임이 인터레이스 주사에 의해 2필드로 구성되고, 상기한 2필드를 모두 비디오 메모리에 저장한 뒤에 이를 1프레임으로 구성하여 사용하는 경우가 대부분이기 때문에, 영상 데이터의 압축을 위하여 1필드만을 저장한 뒤에 이를 이용하여 1프레임을 구성하여 사용하고자 하는 사용자에게는 메모리의 낭비가 심한 단점이 있다.
또한 상기한 종래의 디지틀 영상신호의 쓰기 및 읽기를 위한 어드레스 발생장치는,
이미지 그래버등에서는 영상 압축에 대한 고려가 되어 있지 않으므로 영상 압축/복원을 수행하려면 종래의 어드레스 발생회로에 몇개의 카운터를 더 사용해야만 하는 단점이 있다.
또한 상기한 종래의 디지틀 영상신호의 쓰기 및 읽기를 위한 어드레스 발생장치는,
카운터의 전치-로드 기능을 사용하지 않기 때문에 카운터의 입력 4비트를 논리적 하이레벨로 엮어서 사용하는 경우가 대부분이므로 읽기/쓰기의 시작 어드레스가 항상 영(0)이 될 수 밖에 없는 단점이 있다.
따라서 이 발명의 목적은 상기한 종래의 단점들을 해결하기 위한 것으로서,
1. 한 필드만을 저장할 수 있는 어드레스 발생회로를 첨가함으로써 사용자가 프레임을 저장할 것인지, 아니면 필드만을 저장할 것인지를 선택할 수가 있고,
2. 영상 압축/복원을 수행할 수 있도록 8×8 블럭 읽기/쓰기 모드의 어드레스 발생이 가능하도록 하고,
3. 카운터에 임의의 시작 어드레스를 전치-로드시켜 카운팅을 시작하도록 함으로써 특정 사이즈 만큼의 데이터를 읽어 올 수 있도록 하고,
4. 위의 1,2,3에서의 어드레싱을 하나의 카운터부(5개의 카운터로 구성됨)에서 수행될 수 있도록 하는 디지틀 영상신호의 쓰기 및 읽기를 위한 어드레스 발생장치를 제공하는 데 있다.
상기한 목적을 달성하기 위한 수단으로서 이 발명의 구성은,
인터레이스 데이터 읽기/쓰기 모드(1 프레임)와, 인터레이스 데이터 읽기/쓰기 모드(1 필드)와, 8×8블럭 읽기/쓰기 모드와, 윈도우된 데이터 읽기 모드의 서로 다른 4가지 모드를 지원하기 위한 제어신호를 생성하여 출력하는 컨트롤 로직부와,
상기한 컨트롤 로직부로부터 입력되는 제어신호에 따라 컬럼 어드레스 신호 및 라인 어드레스 신호를 생성하여 출력하는 어드레스 카운터부와,
프레임/필드 선택신호(H_F)에 따라, 상기한 어드레스 카운터부로부터 입력되는 어드레스 신호의 상위 8비트를 2개의 전송채널 중에서 하나를 선택하여 전송하는 제1멀티플렉서부와, 멀티플렉서 선택신호(R_W0)에 따라, 상기한 어드레스 카운터부의 출력신호와 상기한 제1멀티플렉서부의 출력신호로 구성된 19비트 어드레스 신호를, 2개의 전송채널 중에서 하나를 선택하여 전송하는 제2멀티플렉서부와,
멀티플렉서 선택신호(R_W1)에 따라, 상기한 어드레스 카운터부의 출력신호와 상기한 제1멀티플렉서부의 출력신호와 상기한 제2멀티플렉서부의 출력신호로 구성된 19비트 어드레스 신호를 2개의 전송채널 중에서 하나를 선택하여 전송하는 제3멀티플렉서부로 이루어진다.
상기한 구성에 의하여, 이 발명이 속하는 기술분야에서 통상의 지식을 가진 자가 이 발명을 용이하게 실시할 수 있는 가장 바람직한 실시예를 첨부된 도면을 참조로 하여 상세히 설명한다.
제2도는 이 발명의 실시예에 따른 디지틀 영상신호의 쓰기 및 읽기를 위한 어드레스 발생장치의 전체 블럭 구성도이다.
제2도에 도시되어 있듯이 이 발명의 실시예에 따른 디지틀 영상신호의 쓰기 및 읽기를 위한 어드레스 발생장치의 구성은, 컨트롤 로직부(21)와, 컨트롤 로직부(21)의 출력단에 입력단이 연결되어 있는 어드레스 카운터부(22)와, 어드레스 카운터부(22)의 출력단(C12∼C19)에 입력단(A0∼A7, B1∼B8)이 연결되어 있는 제1멀티플렉서부(23)와, 어드레스 카운터부(22)의 출력단(C0∼C9)에 입력단(A0∼A2, A10∼A12, A3∼A6, B0∼B9)이 연결되어 있고 제1멀티플렉서부(23)의 출력단(Q0∼Q8)에 입력단(A7∼A9, A13∼A18,B10∼B18)이 연결되어 있는 제2멀티플렉서부(24)와, 어드레스 카운터부(22)의 출력단(C0∼C9)에 입력단(B11∼B18,B0,B1)이 연결되어 있고 제1멀티플렉서부(23)의 출력단(Q0∼Q8)에 입력단(B2∼B9)이 연결되어 있고 제2멀티플렉서부(24)의 출력단(Q0∼Q18)에 입력단(A0∼A18)이 연결되어 있는 제3멀티플렉서부(25)로 이루어진다.
인터레이스 영상 데이터를 난-인터레이스 형태의 한 프레임으로 구성하여 메모리에 저장하기 위해서는, 필드별 판별신호(OE_CLK)를 수직라인의 최하위 어드레스에 연결하여 홀수, 짝수 필드를 메모리의 홀수, 짝수 영역에 각각 저장하면 된다.
그러나, 한 필드만을 저장하기 위해서는 수평라인에 대한 어드레스는 프레임의 경우와 동일하지만, 수직라인에 대한 어드레스는 프레임의 경우와 비교하여 한비트씩 시프트하고, 최상위 비트에는 로우를 할당하여 발생시키면 된다.
아래에, 프레임 저장시와 필드 저장시에 대한 어드레스 카운터부(22)의 출력(C0∼C19)과 어드레스 라인(A0∼A18)과의 연결방법에 대해 설명하기로 한다.
* 프레임 저장시
*필드 저장시
다음에, 8×8 블럭별로 데이터를 읽기 위해서는 어드레스 카운터부(22)의 출력(C0∼C19)을 어드레스 라인(A0×A18)과 다음과 같이 연결해주면 된다.
다음의, 임의 시작점의 어드레스 카운터의 4비트 입력에 각각 전자-로드한 후, 시작점에서부터 데이터를 수직방향으로 읽기 위해서는 어드레스 카운터(22)의 출력(C0∼C19)을 어드레스 라인과 다음과 같이 연결해주면 된다.
제3도는 이 발며의 실시예에 따른 디지틀 영상신호의 쓰기 및 읽기를 위한 어드레스 발생장치의 컨트롤 로직부의 상세 회로도이다.
제3도에 도시되어 있듯이 이 발명의 실시예에 따른 디지틀 영상신호의 쓰기 및 읽기를 위한 어드레스 발생장치의 컨트롤 로직부(21)의 구성은, 입력 신호선(R_W0, HBLK)에 입력단이 각각 연결되어 있는 인버터(I211,I212)와, 입력 신호선(R_W0, HBLK)에 입력단이 연결되어 있는 AND게이트(G211)와, 입력 신호선(BLANK)과 인버터(I211)의 출력단에 입력단이 연결되어 있는 AND 게이트(G212)와, 입력 신호선(R_W0, VBLK)에 입력단이 연결되어 있는 AND 게이트(G213)와, AND 게이트(G211∼G213)의 출력단에는 입력단이 각각 연결되어 있는 OR게이트(G214,G215)와, 입력 신호선(A8∼A10)에 입력단이 연결되어 있는 AND 게이트(G218)와, 입력신호선(R_W0)에 선택단자(A/B)가 연결되어 있고 입력신호선(A10, AD_CLK)과 AND 게이트(G218)의 출력단에 입력단이 연결되어 있는 멀티플렉서(211)와, 입력 신호선(R_W1)과 접지에 입력단이 각각 연결되어 있는 NOR 게이트(G216)와, 멀티플렉서(211)와 NOR게이트(G216)의 출력단에 입력단이 연결되어 있는 AND 게이트(G217)로 이루어진다.
제4도는 이 발명의 실시예에 따른 디지틀 영상신호의 쓰기 및 읽기를 위한 어드레스 발생장치의 어드레스 카운터부의 상세 회로도이다.
제4도에 도시되어 있듯이 이 발명의 실시예에 따른 디지틀 영상신호의 쓰기 및 읽기를 위한 어드레스 발생장치의 어드레스 카운터부(22)의 구성은, 입력신호선(LEB, EXT_R<15>, EXT_R<14>)에 입력단이 각각 연결되어 있는 OR 게이트(G221,G222)와, 입력신호선(H_CLR)에 클리어단자(/CLR)가 연결되어 있고 OR 게이트(G222)의 출력단에 로드단자(/LOAD)가 연결되어 있고 입력 신호선(EXT_R<15 : 7>)에 입력단(A∼D)이 각각 연결되어 있는 제1 및 제2수평 카운터(221,222)와, 입력 신호선(H_CLR)에 클리어단자(/CLR)가 연결되어 있고 OR게이트(G221)의 출력단에 로드단자(/LOAD)가 연결되어 있고 입력신호선(EXT_R<2 : 0>)에 입력단(A∼C)이 각각 연결되어 있는 제3수평 카운터(223)와, 입력신호선(V_CLR)에 클리어단자(/CLR)가 연결되어 있고 OR게이트(G221)의 출력단에 로드단자(/LOAD)가 연결되어 있고 입력신호선(EXT_R<9 : 3>)에 입력단(A∼D)이 각각 연결되어 있는 제1 및 제2수직 카운터(224,225)로 이루어진다.
제5도는 이 발명의 실시예에 따른 디지틀 영상신호의 쓰기 및 읽기를 위한 어드레스 발생장치의 제1멀티플렉서부의 상세 회로도이다.
제5도에 도시되어 있듯이 이 발명의 실시예에 따른 디지틀 영상신호의 쓰기 및 읽기를 위한 어드레스 발생장치의 제1멀티플렉서부(23)의 구성은, 입력 신호선(A_B)에 선택단자(A/B)가 각각 연결되어 있고 입력 신호선(A0∼A8, B0∼B8)에 입력단이 각각 연결되어 있는 멀티플렉서(231∼233)로 이루어진다.
제6도는 이 발명의 실시에에 따른 디지틀 영상신호의 쓰기 및 읽기를 위한 어드레스 발생장치의 제2멀티플렉서부의 상세 회로도이다.
제6도에 도시되어 있듯이 이 발명의 실시예에 따른 디지틀 영상신호의 쓰기 및 읽기를 위한 어드레스 발생장치의 제2멀티플렉서부(24)의 구성은, 입력신호선(R_W0)에 선택단자(A/B)가 각각 연결되어 있고 입력 신호선(A0∼A18,B0∼B18)에 입력단이 각각 연결되어 있는 멀티플렉서(241∼245)로 이루어진다.
제7도는 이 발명의 실시예에 따른 디지틀 영상신호의 쓰기 및 읽기를 위한 어드레스 발생장치의 제3멀티플렉서부의 상세 회로도이다.
제7도는 이 발명의 실시예에 따른 디지틀 영상신호의 쓰기 및 읽기를 위한 어드레스 발생장치의 제3멀티플렉서부(25)의 구성은, 입력 신호선(R_W1)에 선택단자(A/B)가 각각 연결되어 있고 입력 신호선(A0∼A18, B0∼B18)에 입력단이 각각 연결되어 있는 멀티플렉서(251∼255)로 이루어진다.
상기한 구성에 의한, 이 발명의 실시예에 따른 디지틀 영상신호의 쓰기 및 읽기를 위한 어드레스 발생장치의 작용은 다음과 같다.
로직 컨트롤부(21)의 입력신호는 다음과 같다.
AD_CLK : 카운터의 클럭으로 사용된다.
BLANK : 인터레이스 모드를 제외한 모드에서 카운터를 클리어하기 위해 사용된다.
HBLK : 인터레이스 모드에서만 사용되며, 수평 카운터를 클리어하기 위하여 사용된다.
VBLK : 인터레이스 모드에서만 사용되며, 수직 카운터를 클리어하기 위하여 사용된다.
OE_CLK : 필드 판별신호로 사용된다.
LEB : 카운터에 데이터를 전치-로드하기 위하여 사용된다.
R_W0, R_W1 : 2-입력 멀티플렉서의 입력을 선택하기 위하여 사용된다.
EXT_R<15 : 0> : 임의의 시작 어드레스를 지정하기 위한 카운터 초기값으로 사용된다.
H_F : 한 프레임/한 필드 저장을 선택하기 위한 신호로 사용된다.
어드레스 카운터부(22)는 4비트의 수직 및 수평카운터(221∼225)의 5개 카운터로 구성되는데, 제1∼제3수평카운터(221∼223)는 컬럼 어드레스를 발생하여 출력하며, 제1 및 제2수직 카운터(224,225)는 라인에 대한 어드레스를 발생하여 출력한다.
어드레스 카운터부(22)의 수직 및 수평 카운터(221∼225)의 출력(C0∼C10, C12∼C19)은 제1∼제3멀티플렉서부(23∼25)와 연결되어, 4가지 모드중 하나에 대한 어드레스를 발생시킨다.
제1멀티플렉서부(23)는 2-입력 4비트의 멀티플렉서(231∼233)의 3개로 구성되어 있고, 제2 및 제3 멀티플렉서부(24,25)는 각각 5배의 멀티플렉서(241∼245, 251∼255)로 구성되어 있다.
상기한 멀티플렉서들(231∼233, 241∼245, 251∼255)의 동작모드는 아래에 제시된 2개의 멀티플렉서 선택신호(R_W0, R_W1)와 프레임/필드 선택신호(H_F)의 조합에 의해 다음과 같이 선택된다.
즉, 이들 세신호(R_W0, R_W1, H_F)의 적절한 선택에 의해 제1∼제3멀티플렉서부(23∼25)로부터 원하는 어드레스만을 출력시킬 수가 있다.
이제 각 모드별로 각 구성요소의 동작을 설명하면 다음과 같다.
(1) 인터레이스 데이터 읽기/쓰기 모드(1프레임)
본 발명의 회로는 풀컬러 이미지 그래버에서 1프레이에 대한 영상을 저장하기 위해 어드레스를 발생하는 회로와 거의 유사하다. 다만, 본 발명의 회로에서는 인터레이스 방식으로 입력되는 2필드 데이터를 난-인터레이스 형태의 1프레임으로 메모리에 저장될 수 있도록 어드레스를 발생한다.
제3도에서 도시되어 있는 수평 블랭크 신호(HBLK)가 논리 0을 유지하고, 멀티플렉서 선택신호(R_W0)가 논리 1이면 인버터(I211)의 출력은 논리 0이 되므로, AND 게이트(G211,G212)의 출력신호는 로우상태를 유지하게 된다. 이에 따라 OR게이트(G214)의 출력신호(H_CLR)가 로우상태가 되므로 어드레스 카운터부(22)의 3개의 수평 카운터(221∼223)는 0으로 클리어된다.
상기한 블랭크 기간이 끝나면, 카운터 클럭신호(AD_CLK)가 어드레스 카운터부(22)의 제1∼제3수평 카운터(221∼223)의 클럭단자(CLK)로 입력됨과 동시에, 카운터 클럭신호(AD_CLK)가 컨트롤 로직부(21)의 멀티플렉서(211)를 거쳐서 클럭신호(V_CLK)로서 어드레스 카운터부(22)의 제1, 제2수직카운터(224,225)의 클럭단자(CLK)로 입력되므로, 어드레스 카운터부(22)의 카운터(221∼225)에 의해 카운팅이 시작되며, 상기한 어드레스 카운터부(22)와 10비트의 출력(C0∼C9)이 제2멀티플렉서부(24)의 입력단자(B0∼B9)으로 입력된다. (1라인은 768픽셀로 구성되어 있으므로 10비트의 어드레스가 필요함.)
필드 판별신호(OE_CLK)는 컨트롤 로직부(21)의 멀티플렉서(211)를 거쳐 필드신호(FIELD)로서 제1멀티플렉서부(23)의 입력단자(B0)로 출력되고, 상기한 필드신호(FIELD)는 제1멀티플렉서부(23)를 거쳐 제2멀티플렉서부(24)의 입력단자(B10)로 출력됨으로써 홀수 필드에 대해서는 홀수 어드레스가 발생되도록 하고, 짝수 필드에 대해서는 짝수 어드레스가 발생되도록 한다.
1라인에 대한 수평 카운팅이 완료되면 수직 블랭크 신호(VBLK)가 논리 0이 되고, 수직 블랭크 신호선(VBLK)가 논리 0을 유지하고 멀티플렉서 선택신호(R_W0)가 논리 1이므로 인버터(I211)의 출력은 논리 0이 되어 AND 게이트(G212, G213)의 출력신호는 로우상태를 유지하게 된다. 이에 따라 OR게이트(G215)의 출력신호(V_CLR)가 로우상태가 되므로 어드레스 카운터부(22)의 2개의 수직 카운터(224,225)가 0으로 클리어된다.
수직 블랭크 기간이 끝나면 어드레스 카운터부(22)의 제1 및 제2수직 카운터(224,225)가 동작하고, 이에 따라 어드레스 카운터부(22)의 출력(C12∼C19)인 8비트 어드레스 신호가 프레임/필드 선택신호(H_F)가 하이상태인 동안에 제1멀티플렉서부(23)의 입력단자(B1∼B8)로 입력되어 제1멀티플렉서부(23)를 거쳐서 제2멀티플렉서부(24)의 입력단자(B11∼B18)로 출력된다.
상기한 경우에, 멀티플렉서 선택신호(R_W0)가 하이가 되고 멀티플렉서 선택신호(R_W1)가 로우가 되면, 제1멀티플렉서부(24)의 입력단자(B0∼B18)로 입력된 어드레스 신호가 제2멀티플렉서부(24)와 제3멀티플렉서부(25)를 거쳐서 어드레스 라인(A0∼A18)으로 출력된다.
(2) 인터레이스 데이터 읽기/쓰기 모드(1필드)
어드레스 카운터부(22)의 제1∼제3수평 카운터(221∼223)의 출력(C0∼C9)은 상기한 프레임 모드와 동일하게 사용된다. 다만, 프레임 모드와는 달리 어드레스 카운터부(22)의 제1 및 제2수직 카운터부(224,225)의 출력(C12∼C19)을 1비트 시프트하여 제1멀티플렉서부(23)와 연결하기 위하여, 제5도에 도시되어 있는 바와 같이 어드레스 카운터부(22)의 출력(C12∼C19)을 제1멀티플렉서부(23)의 입력단자(A0-B1, A1-B2, ..., A7-B8)와 각각 연결시키면, 프레임/필드 선택신호(H_F)는 논리 0으로 제1멀티플렉서부(23)의 입력단자(A0∼A7)로 입력된 신호가 제2멀티플렉서부(24)로 출력된다.
이 경우에, 어드레스 라인의 최상위 어드레스(A18)에는 로우신호가 인가되어야 하므로 제1멀티플렉서부(23)의 입력단자(A8)를 접지와 연결시켰다.
제1멀티플렉서부(23)의 출력(Q0∼Q8)은 프레임 모드의 경우와 동일한 방법으로 제2 및 제3멀티플렉서부(24,25)를 거쳐서 어드레스 라인(A0∼A18)으로 출력된다.
(3) 8×8 블럭 읽기/쓰기 모드
압축을 하기 위해 난-인터레이스 형태로 메모리에 저장된 영상 데이터를 8×8블럭으로 읽거나, 복원된 데이터를 다시 8×8 블럭으로 메모리에 저장하거나 할때 필요한 어드레스를 발생하는 모드이다.
래스터-스캔 방식으로 8×8블럭을 읽는데, 래스터-스캔 방식으로 읽기 위해서는 다음과 같은 방법으로 어드레스를 발생시켜야 한다.
X(x) : X는 라인번호, (x)는 픽셀번호
이러한 어드레스를 발생시키기 위해서는 어드레스 카운터부(22)의 출력(C0∼C19)을 적절하게 어드레스 라인(A0∼A18)과 연결하여 주어야 한다. 즉, 다음과 같은 방식으로 연결하여 준다.
다음에, 8×8 블럭별로 데이터를 읽기 위해서는 어드레스 카운터부(22)의 출력(C0∼C19)을 어드레스 라인(A0∼A18)과 다음과 같이 연결해주면 된다.
제2도에서 보는 바와 같이 어드레스 카운터부(22)의 출력(C11)은 사용되지 않으며, 3비트의 출력(C10,C9,C8)이 각각 논리 1이 될 때 컨트롤 로직부(21)의 AND 게이트(G218)의 출력이 논리 1이 되도록 한다. 상기한 AND게이트(G218)의 출력이 논리 1이 되면, 이 신호는 컨트롤 로직부(21)의 멀티플렉서(211)와 AND 게이트(G217)를 거쳐 V_ENT 신호서 어드레스 카운터부(22)의 제1수직 카운터(224)의 입력단자(ENT)로 입력됨으로써 제1 및 제2수직 카운터(224,225)의 값이 1씩 증가되도록 한다.
상기한 바와 같이 하는 이유는, 제4도에 도시되어 있는 어드레스 카운터부(22)의 제3수평카운터(223)의 출력단자(RC0)를 다음 단의 제1수직 카운터(224)의 입력단자(ENT)에 연결해야 되기 때문에, 어드레스 카운터부(22)의 출력(C11)을 이용하는 경우에는 인터레이스 읽기/쓰기 모드의 경우 수평 블랭크 신호(HBLK)에 의해 제1수직 카운터(224)의 입력단자(ENT)가 제어될 수 없게 되어 이 모드에 대한 어드레스 발생이 불가능하기 때문이다.
이와 같은 방법으로 출력된 어드레스 카운터부(22)의 출력(C12∼C19)은 제1멀티플렉서부(23)의 입력단자(B1∼B8)를 거쳐 제2멀티플렉서부(24)의 입력단자(A8∼A9, A13∼18)로 입력되고, 어드레스 카운터부(22)의 출력(C10)은 컨트롤 로직부(21)의 입력단자(A10)로 입력하여 멀티플렉서 선택신호(R_W0)가 로우상태에서 컨트롤 로직부(21)의 멀티플렉서(211)를 거쳐 제1멀티플렉서부(23)의 입력단자(B0)로 출력되고, 이 신호는 제1멀티플렉서부(23)를 거쳐 제2멀티플렉서부(24)의 입력단자(A7)로 출력된다. 이와 같이 제2멀티플렉서부(24)의 입력단자(A7, A8∼A9, A13∼A18)로 입력된 신호는 멀티플렉서 선택신호(R_W0)가 로우상태이고 멀티플렉서 선택신호(R_W1)가 로우상태인 경우에 제2멀티플렉서부(24)와 제3멀티플렉서부(25)를 거쳐 어드레스 라인(A0∼A18)으로 출력된다.
(4) 윈도우된 데이터 읽기 모드
여기에서 '윈도두'된 이란 용어는 1프레임의 데이터중에서, 가로, 세로의 특정 사이즈의 데이터만을 취할 때 사용되는 말이다. 특히, 디지틀 오토 포커싱을 수행할 때는 윈도우된 데이터만을 필요로 하기 때문에 이러한 모드의 어드레스 발생이 필요하게 된다.
본 발명에서는 윈도우의 시작 어드레스를 사용자가 줄 수 있도록 설계되어 있다.
어드레스 라인(A0∼A18)으로 로드해야 할 어드레스는 19비트이고, 시스템 버스에 연결되어 있는 호스트 컴퓨터는 16비트이므로, 두번에 나누어서 로드를 수행한다.
제4도에 도시되어 있는 바와 같이, 로드신호(LEB)를 로우상태가 되면 호스트 컴퓨터로부터의 로드 데이타값중 EXT_R14 신호와 EXT_R15 신호를 로우상태로 함으로써 OR게이트(G221, G222)의 출력이 로우상태가 되도록 하여, 즉 EXT_R14신호와 EXT_R15 신호를 이용하여 2번에 걸쳐 어드레스 카운터부(22)의 카운터(221∼225)에 데이터를 로드시킨다.
본 발명에서는, 데이터를 읽어 오는 경우에 오토 포커싱 알고리즘의 특성상 윈도우의 세로 사이즈만큼 데이터를 수직방향으로 읽어들여야 하며, 필드 데이터만을 읽어들일 수 있도록 해야 한다.
상기한 바와 같은 어드레스를 발생시키기 위해서는, 어드레스 카운터부(22)의 출력(C0∼C19)과 어드레스 라인(A0∼A18)을 다음과 같이 연결해주어야 한다.
제2도에서 보면, 어드레스 라인(A10)에 멀티플렉서 선택신호(R_W1), 즉 하이상태가 연결되어 있는데 그 이유는 홀수 필드에 대해서만 오토 포커싱 연산이 이루어지므로 메모리 내의 홀수 라인에 대한 어드레스만을 발생시키기 위함이다.
이와 같은 방법으로 출력된 어드레스 카운터부(22)의 값(C12∼C19)은 제1멀티플렉서부(23)의 입력단자(A0∼A7)로 입력되어 제1멀티플렉서부(23)를 거친 뒤에 제3멀티플렉서부(25)의 입력단자(B2∼B9)로 출력되고, 멀티플렉서 선택신호(R_W1)가 하이상태인 경우에 제3멀티플렉서부(25)를 거쳐 어드레스라인(A0∼A18)으로 출력된다.
제8도는 이 발명의 실시예에 따른 디지틀 영상신호의 쓰기 및 읽기를 위한 어드레스 발생장치가 장착되어 있는 디지틀 스틸 카메라의 블럭 구성도이다.
제8도에 도시되어 있듯이 이 발명의 실시예에 따른 디지틀 영상신호의 쓰기 및 읽기를 위한 어드레스 발생장치가 장착되어 있는 디지틀 스틸 카메라의 구성은, 전하결합소자(CCD)(81)와, 전하결합소자(81)의 출력단에 입력단이 연결되어 있는 애널로그/디지틀 컨버터(82)와, 애널로그/디지틀 컨버터(8)의 출력단에 입력단이 연결되어 있는 데이터 변환부(83)와, 호스트 컴퓨터(88)와, 호스트 컴퓨터(88)에 연결되어 있는 어드레스 발생부(87)와, 데이터 변환부(83)와, 어드레스 발생부(87)의 출력단에 입력단이 연결되어 있는 메모리(84)와, 메모리(84)의 출력단에 입력단이 연결되어 있는 데이터 압축부(85)와, 데이터 압축부(85)의 출력단에 입력단이 연결되어 있는 IC카드(86)로 이루어진다.
상기한 구성에 의한, 이 발명의 실시예에 따른 디지틀 영상신호의 쓰기 및 읽기를 위한 어드레스 발생장치가 장착되어 있는 디지틀 스틸 카메라의 작용은 다음과 같다.
디지틀 스틸 카메라란, 전하결합소자(81)로부터 영상신호를 입력받아 이를 애널로그/디지틀 변환시킨 후, 프레임 메모리(84)에 저장하여 오토 포커싱과 자동 노출 등을 수행하고, 이를 압축하여 IC 카드(86)에 기록하는 카메라를 말한다.
데이터 변환부(83)는 RGB 데이터를 YcbCr 데이터로의 변환과 컬러 보정을 수행하여 프레임 메모리(84)로 출력하는 기능을 갖는다.
데이터 압축부(85)는 프레임 메모리(84)로부터 8×8블럭으로 데이터를 읽어들여 압축을 수행한 뒤에 이를 IC 카드로 출력하는 기능을 갖는다.
어드레스 발생부(87)는 위에서 설명된 이 발명의 실시예에 따른 디지틀 영상신호의 쓰기 및 읽기를 위한 어드레스 발생장치를 말하며, 카메라의 시스템 내에서 필요한 모든 어드레스를 발생시키는 데 사용된다.
상기한 어드레스 발생부(87)는 16비트 호스트 컴퓨터(88)에 의해 제어되는데,
i) 사용자가 디지틀 스틸 카메라의 셔터를 반누름 했을 경우에는,
a. 인터레이스 영상 데이터 2필드를 메모리에 저장하기 위한 어드레스를 발생시키도록 제어신호를 어드레스 카운터부(87)로 출력하고,
b. 저장된 영상 데이터에 대한 오토 포커싱을 수행하기 위해, 윈도우를 취하여 프레임 메모리(84)로부터 데이터를 가져 오기 위한 제어신호를 어드레스 발생부(87)로 출력하고,
ii) 사용자가 디지틀 스틸 카메라의 셔터를 완전히 눌렀을 경우에는, 프레임 메모리(84)에 저장된 데이터를 8×8 블럭으로 읽어서, 압축을 수행하기 위한 어드레스를 발생시키기 위한 제어신호를 어드레스 발생부(87)로 출력한다.
이상에서와 같이 이 발명의 실시예에서,
1. 한 필드만을 저장할 수 있는 어드레스 발생부를 설계함으로써 메모리의 사이즈를 줄일 수가 있고, 필드단위의 영상처리가 가능하도록 하였으며, 또한 프레임/필드 저장의 2가지 모두를 선택적으로 사용할 수 있도록 하고,
2. 영상 압축/복원에 대한 고려가 되어 있지 않은 이미지 그래버등에서 프레임 저장과 영상압축을 위한 2가지 어드레스의 발생이 가능하도록 하고,
3. 특정 사이즈의 윈도우 데이터를 위하여 윈도우의 시작 어드레스를 카운터에 전치-로드하고, 수직라인의 단위로 데이터를 읽어 낼 수 있도록 함으로써 연산을 용이하게 할 수 있고,
4. 하나의 어드레스 카운터부에서 여러가지 다른 모드의 어드레스 발생이 가능하도록 함으로써 하드웨어의 사용을 최소화시킨 효과를 갖는 디지틀 영상신호의 쓰기 및 읽기를 위한 어드레스 발생장치를 제공할 수가 있다.
이 발명의 이러한 효과는, 디지틀 스틸 카메라, 이미지 그래버, 화상 압축/복원 기기 등의 분야에서 이용될 수가 있다.

Claims (6)

  1. 인터레이스 데이터 읽기/쓰기 모드(1 프레임)와, 인터레이스 데이터 읽기/쓰기 모드(1 필드)와, 8×8블럭 읽기/쓰기 모드와, 윈도우된 데이터 읽기 모드의 서로 다른 4가지 모드를 지원하기 위한 제어신호를 생성하여 출력하는 컨트롤 로직부와,
    상기한 컨트롤 로직부로부터 입력되는 제어신호에 따라 컬럼 어드레스 신호 및 라인 어드레스 신호를 생성하여 출력하는 어드레스 카운터부와,
    프레임/필드 선택신호(H_F)에 따라, 상기한 어드레스 카운터부로부터 입력되는 어드레스 신호의 상위 8비트를 2개의 전송채널 중에서 하나를 선택하여 전송하는 제1멀티플렉서부와,
    멀티플렉서 선택신호(R_W0)에 따라, 상기한 어드레스 카운터부의 출력신호와 상기한 제1멀티플렉서부의 출력신호로 구성된 19비트 어드레스 신호를, 2개의 전송채널 중에서 하나를 선택하여 전송하는 제2멀티플렉서부와,
    멀티플렉서 선택신호(R_W1)에 따라, 상기한 어드레스 카운터부의 출력신호와 상기한 제1멀티플렉서부의 출력신호와 상기한 제2멀티플렉서부의 출력신호로 구성된 19비트 어드레스 신호를 2개의 전송채널 중에서 하나를 선택하여 전송하는 제3멀티플렉서부로 이루어지는 것을 특징으로 하는 디지틀 영상신호의 쓰기 및 읽기를 위한 어드레스 발생장치.
  2. 제1항에 있어서, 상기한 컨트롤 로직부는,
    입력 신호(R_W0, HBLK)를 각각 반전하여 출력하는 인버터(I211,I212)와, 입력 신호(R_W0, HBLK)를 논리곱하여 출력하는 AND게이트(G211)와, 입력 신호(BLANK)와 인버터(I211)의 출력신호를 논리곱하여 출력하는 AND 게이트(G212)와,
    입력 신호(R_W0, VBLK)를 논리곱하여 출력하는 AND 게이트(G213)와,
    상기한 AND 게이트(G211∼G213)의 출력신호를 논리합하여 출력하는 OR게이트(G214,G215)와,
    어드레스 신호(A8∼A10)를 논리곱하여 출력하는 AND 게이트(G218)와,
    입력신호(R_W0)에 따라, 입력되는 신호(A10, AD_CLK, OE_CLK)를 선택하여 전송하는 멀티플렉서(211)와,
    입력신호(R_W1)를 반전하여 출력하는 NOR 게이트(G216)와,
    상기한 멀티플렉서(211)의 출력신호와 상기한 NOR 게이트(G216)의 출력신호를 논리곱하여 출력하는AND 게이트(G217)로 이루어지는 것을 특징으로 하는 디지틀 영상신호의 쓰기 및 읽기를 위한 어드레스 발생장치.
  3. 제1항에 있어서 상기한 어드레스 카운터부는,
    입력신호(LEB, EXT_R<15>, EXT_R<14>)를 각각 논리곱하여 출력하는 OR 게이트(G221,G222)와,
    입력신호선(H_CLR)에 의해 클리어되며, 상기한 OR 게이트(G222)로부터 입력되는 신호에 의해 입력신호(EXT_R<15 : 7>)를 로드하여 계수하는 제1 및 제2수평 카운터(221,222)와,
    입력신호(H_CLR)에 의해 클리어되며, 상기한 OR 게이트(G221)로부터 입력되는 신호에 의해 입력신호(EXT_R<2 : 0>)를 로드하여 계수하는 제3수평 카운터(223)와,
    입력신호(V_CLR)에 의해 클리어되며, 상기한 OR 게이트(G221)로부터 입력되는 신호에 의해 입력신호(EXT_R<9 : 3>)를 로드하여 계수하는 제1 및 제2수직 카운터(224,225)로 이루어지는 것을 특징으로 하는 디지틀 영상신호의 쓰기 및 읽기를 위한 어드레스 발생장치.
  4. 제1항에 있어서, 상기한 제1멀티플렉서부는,
    입력신호선(A_B)에 선택단자(A/B)가 각각 연결되어 있고, 입력신호선(A0∼A8, B0∼B8)에 입력단이 각각 연결되어 있는 다수개의 멀티플렉서(231∼233)로 이루어지는 것을 특징으로 하는 디지틀 영상신호의 쓰기 및 읽기를 위한 어드레스 발생장치.
  5. 제1항에 있어서 상기한 제2멀티플렉서부는,
    입력신호선(R_W0)에 선택단자(A/B)가 각각 연결되어 있고, 입력신호선(A0∼A18, B0∼B18)에 입력단이 각각 연결되어 있는 다수개의 멀티플렉서(241∼245)로 이루어지는 것을 특징으로 하는 디지틀 영상신호의 쓰기 및 읽기를 위한 쓰기 및 읽기를 위한 어드레스 발생장치.
  6. 제1항에 있어서 상기한 제3멀티플렉서부는, 입력신호선(R_W1)에 선택단자(A/B)가 각각 연결되어 있고, 입력신호선(A0∼A18, B0∼B18)에 입력단이 각각 연결되어 있는 다수개의 멀티플렉서(251∼255)로 이루어지는 것을 특징으로 하는 디지틀 영상신호의 쓰기 및 읽기를 위한 어드레스 발생장치.
KR1019940012093A 1994-05-31 1994-05-31 디지틀영상신호의쓰기및읽기를위한어드레스발생장치 KR100252637B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019940012093A KR100252637B1 (ko) 1994-05-31 1994-05-31 디지틀영상신호의쓰기및읽기를위한어드레스발생장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019940012093A KR100252637B1 (ko) 1994-05-31 1994-05-31 디지틀영상신호의쓰기및읽기를위한어드레스발생장치

Publications (2)

Publication Number Publication Date
KR950033911A KR950033911A (ko) 1995-12-26
KR100252637B1 true KR100252637B1 (ko) 2000-04-15

Family

ID=19384293

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940012093A KR100252637B1 (ko) 1994-05-31 1994-05-31 디지틀영상신호의쓰기및읽기를위한어드레스발생장치

Country Status (1)

Country Link
KR (1) KR100252637B1 (ko)

Also Published As

Publication number Publication date
KR950033911A (ko) 1995-12-26

Similar Documents

Publication Publication Date Title
JP3278881B2 (ja) 画像信号生成装置
US4168488A (en) Image rotation apparatus
US20060227225A1 (en) Digital camera with electronic zooming function
JPH05145742A (ja) 画像合成装置
US7336302B2 (en) Frame memory device and method with subsampling and read-out of stored signals at lower resolution than that of received image signals
KR100252637B1 (ko) 디지틀영상신호의쓰기및읽기를위한어드레스발생장치
JPS59205881A (ja) 電子式スチル記憶方式
US7411630B2 (en) Apparatus and method for transposing data in the display system using the optical modulator
JP2768361B2 (ja) 画像フレームメモリのデータ入出力方式
EP0952729A2 (en) Electronic camera apparatus equipped with preview image preparation function
JP4132264B2 (ja) 画像信号処理回路
JP2853743B2 (ja) ビデオプリンタ
JP3636208B2 (ja) カメラ
JP4106736B2 (ja) データ処理装置
KR920001619B1 (ko) 화상처리장치
JP2968536B2 (ja) 電子スチルカメラ
JP2602189B2 (ja) 画像表示方法
JP3647102B2 (ja) 撮像装置
JPH11288257A (ja) 圧縮表示方法及びその装置
KR100238209B1 (ko) 라인메모리를 이용한 모자이크 처리장치
KR0148178B1 (ko) 영상 움직임 보상용 메모리장치
JPS59126377A (ja) 高速度撮像装置
JPH05167992A (ja) 解像度補償可能な画像変換装置
JPS63261477A (ja) 映像信号記憶装置
JPH0420081A (ja) 動画/静止画変換装置

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20101230

Year of fee payment: 12

LAPS Lapse due to unpaid annual fee