KR100242308B1 - 퍼스널컴퓨터와 씨디아이에서 엠팩디코더 공유장치 - Google Patents

퍼스널컴퓨터와 씨디아이에서 엠팩디코더 공유장치 Download PDF

Info

Publication number
KR100242308B1
KR100242308B1 KR1019960000288A KR19960000288A KR100242308B1 KR 100242308 B1 KR100242308 B1 KR 100242308B1 KR 1019960000288 A KR1019960000288 A KR 1019960000288A KR 19960000288 A KR19960000288 A KR 19960000288A KR 100242308 B1 KR100242308 B1 KR 100242308B1
Authority
KR
South Korea
Prior art keywords
personal computer
buffer
mpeg decoder
mpeg
signal
Prior art date
Application number
KR1019960000288A
Other languages
English (en)
Other versions
KR970059888A (ko
Inventor
박무흠
Original Assignee
윤종용
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자주식회사 filed Critical 윤종용
Priority to KR1019960000288A priority Critical patent/KR100242308B1/ko
Publication of KR970059888A publication Critical patent/KR970059888A/ko
Application granted granted Critical
Publication of KR100242308B1 publication Critical patent/KR100242308B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/44Decoders specially adapted therefor, e.g. video decoders which are asymmetric with respect to the encoder
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Television Signal Processing For Recording (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

1. 청구범위에 기재된 발명이 속한 기술분야
퍼스널컴퓨터와 씨디아이에서 엠팩디코더 공유장치.
2. 발명이 해결하려고 하는 기술적 과제
종래에는 엠팩디코더를 씨디아이에서만 사용하므로 퍼스널컴퓨터상에서는 엠팩시스템을 재생할 수 없고, 씨디아이만이 엠팩시스템을 재생할 수 있었다. 따라서 퍼스널컴퓨터-씨디아이 카드를 사용하는 사용자가 퍼스널컴퓨터용 엠팩시스템을 재생하기 위해서는 별도의 엠팩디코더 카드를 구비하지 않으면 안되었다. 이는 퍼스널컴퓨터 상의 타이틀(Title)을 엠팩시스템은 사용하지 못하고, 단지 씨디아이에 재생 가능한 타이틀(Title)에 한정되었다.
3. 발명의 해결방법의 요지
엠팩디코더를 제어할 퍼스널컴퓨터 또는 씨디아이 중에 하나를 선택하는 컨트롤레지스터와, 상기 퍼스널컴퓨터가 선택됨에 따른 PC데이타, PC어드레스신호 및 PC컨트롤신호를 버퍼링하는 버퍼와, 상기 씨디아이가 선택됨에 따른 씨디아이데이타, 씨디아이어드레스신호 및 씨디아이컨트롤신호를 버퍼링하는 버퍼와, 상기 버퍼로부터 제공되는 데이타, 어드레스 및 컨트롤신호에 따른 동작을 수행하는 엠팩디코더로 구성됨을 특징으로 한다.
4. 발명의 중요한 용도
씨디아이를 구비한 퍼스널컴퓨터.

Description

퍼스널컴퓨터와 씨디아이에서 엠팩디코더 공유장치
제1도는 종래의 퍼스널컴퓨터와 씨디아이장치의 블럭도.
제2도는 본 발명에 따른 퍼스널컴퓨터와 씨디아이장치의 블럭도.
제3도는 본 발명에 따른 퍼스널컴퓨터와 씨디아이에서 엠팩디코더 공유장치의 세부 구성도.
* 도면의 주요부분에 대한 부호의 설명
210 : 컨트롤레지스터 212 : 인터페이스부
214 : MUX 310 : 래치
312 : 인버터 314,316 : 논리합게이트
318,320 : 양방향버퍼 322,324,326,328 : 단방향버퍼
본 발명은 퍼스널컴퓨터와 씨디아이에서 엠팩디코더 공유장치에 관한 것으로, 특히 퍼스널컴퓨터와 씨디아이가 엠팩디코더를 공유하도록 하여 퍼스널컴퓨터에서 엠팩디코더를 직접 재생하는 공유장치에 관한 것이다.
종래의 퍼스널컴퓨터와 씨디아이장치의 구성은 제1도와 같은 구성을 가진다. 종래의 퍼스널컴퓨터와 씨디아이장치의 구성을 제1도를 참조하여 살펴보면, 듀얼포트인터페이스부(112)는 퍼스널컴퓨터와 씨디아이 사이에 전송되는 데이타를 인터페이싱한다. 컨트롤레지스터(114)는 퍼스널컴퓨터의 제어를 받아 씨디아이에게 인터럽트 요구신호와 리셋신호를 제공한다. 씨디아이(118)는 OS-9환경에서 상기 듀얼포트인터페이스부(112)를 통해 제공되는 씨디아이용 데이타를 재생한다. 엠팩디코더(120)는 상기 씨디아이(118)용 엠팩시스템을 동화상 처리하여 재생한다. 오버레이부(122)는 상기 씨디아이(118)와 엠팩디코더(120)로부터 동화상 처리된 비디오신호를 비디오카드인 VGA(128)에서 제공되는 동기신호에 맞추어 출력한다. 제1인터페이스부(116)는 퍼스널컴퓨터의 인터페이스 버스(110)와 상기 오버레이부(122) 사이에 전송되는 데이타를 인터페이싱한다. 오디오D/A변환부(124)는 상기 씨디아이(118)와 엠팩디코더(120)로부터 디지탈 오디오신호를 제공받아 아날로그 오디오신호로 변환한다. 비디오D/A변환부(126)는 상기 오버레이부(122)로부터 제공되는 디지탈 비디오신호를 아날로그 비디오신호로 변환한다.
상기 제1도와 같은 구성을 가지는 시스템에서 종래의 퍼스널컴퓨터에서 엠팩디코더를 제어하는 동작을 설명하면, 퍼스널컴퓨터는 듀얼포트인터페이스(112)를 통해 씨디아이(118)로부터 명령을 받고 상기 명령에 대응하는 데이타를 다시 상기 씨디아이(118)로 전송한다. 이에 따라 상기 씨디아이(118)는 상기 엠팩디코더(120)를 통하여 동화상 재생하고자 하는 데이타를 상기 퍼스널컴퓨터에 구비된 CD-롬으로부터 독출하라는 명령데이타를 상기 퍼스널컴퓨터에 제공한다. 상기 CD-롬으로부터 독출된 데이타는 상기 씨디아이(118)에 제공되어 재생되며, 또한 엠팩디코더(120)에 제공되어 동화상 처리된다. 상기 동화상 처리된 비디오데이타는 퍼스널컴퓨터에 의해 제어되는 오버레이단으로 제공되어 디스플레이된다.
종래에는 엠팩디코더를 씨디아이에서만 사용하므로 퍼스널컴퓨터상에서는 엠팩시스템을 재생할 수 없고, 씨디아이만이 엠팩시스템을 재생할 수 있었다. 따라서 퍼스널컴퓨터-씨디아이 카드를 사용하는 사용자가 퍼스널컴퓨터용 엠팩시스템을 재생하기 위해서는 별도의 엠팩디코더 카드를 구비하지 않으면 안되는 문제점이 있었다. 이는 퍼스널컴퓨터 상의 엠팩시스템은 사용하지 못하고, 단지 씨디아이에 재생 가능한 타이틀(Title)에 한정되었다.
따라서 본 발명의 목적은 씨디아이와 퍼스널컴퓨터가 엠팩디코더를 공유하게 하여 퍼스널컴퓨터에서도 엠팩을 독자적으로 재생할 수 있는 장치를 제공하는데 dt다.
이러한 본 발명의 목적을 달성하기 위하여 엠팩디코더를 제어할 퍼스널컴퓨터 또는 씨디아이 중에 하나를 선택하는 컨트롤레지스터와, 상기 퍼스널컴퓨터가 선택됨에 따른 PC데이타, PC어드레스신호 및 PC컨트롤신호를 버퍼링하는 버퍼와, 상기 씨디아이가 선택됨에 따른 씨디아이데이타, 씨디아이어드레스신호 및 씨디아이컨트롤신호를 버퍼링하는 버퍼와, 상기 버퍼로부터 제공되는 데이타, 어드레스 및 컨트롤신호에 따른 동작을 수행하는 엠팩디코더로 구성됨을 특징으로 한다.
이하 본 발명의 바람직한 일 실시예를 첨부된 도면의 참조와 함께 상세히 설명한다.
본 발명을 수행할 퍼스널컴퓨터와 씨디아이장치 블럭의 구성은 제2도와 같은 구성을 가진다. 본 발명에 따른 퍼스널컴퓨터와 씨디아이장치의 구성을 제2도를 참조하여 상기한 제1도에 추가된 컨트롤레지스터, 제2인터페이스부 및 MUX의 구성을 살펴보면, 컨트롤레지스터(210)는 PC인터페이스버스(110)를 통해 퍼스널컴퓨터의 제어를 받아 선택신호를 MUX(214)와 CDI(118)로 출력한다. 제2인터페이스부(212)는 상기 PC인터페이스버스(110)를 통해 퍼스널컴퓨터가 엠팩디코더(120)를 직접 제어하기 위한 각종 제어신호와 CDI(118)로부터의 제어신호를 상기 MUX(214)로 인터페이싱한다. 상기 MUX(214)는 상기 컨트롤레지스터(210)로부터 제공되는 선택신호에 따라 퍼스널컴퓨터 또는 CDI(118)의 제어신호를 멀티플렉싱하여 상기 엠팩디코더(120)에 제공한다.
본 발명에 따른 퍼스널컴퓨터와 씨디아이에서 엠팩디코더 공유장치의 세부구성을 제3도를 참조하여 살펴보면, 래치(310)는 P.C인터페이스버스(110)를 통해 퍼스널컴퓨터로부터 데이타, 컨트롤신호 및 리셋신호를 제공받아 퍼스널컴퓨터 또는 CDI중 어느 하나가 엠팩디코더(120)를 공유할 수 있도록 선택하는 선택신호를 출력한다. 인버터(312)는 상기 래치(310)으로부터 출력되는 선택신호를 인버트하여 출력한다. 논리합게이트(314)는 상기 인버터(312)에서 출력되는 선택신호와 제2인터페이스부(212)에서 출력되는 CDI-MPEG_CS를 논리합하여 양방향버퍼(318)의 인네이블단(Enable, 이하 “En”라함)으로 출력한다. 논리합게이트(316)는 상기 래치(310)로부터 출력되는 선택신호와 상기 제2인터페이스부(212)로부터 출력되는 PC-MPEG_CS를 논리합하여 양방향버퍼(318)의 En단으로 출력한다. 상기 양방향버퍼(318)는 상기 논리합게이트(314)에 의해 선택되면, 상기 제2인터페이스부(212)로부터 DIR단으로 입력되는 CDI R_W신호에 의해 결정된 방향으로 CDI데이타를 전송한다. 양방향버퍼(320)는 상기 논리합게이트(316)에 의해 선택되면, 상기 제2인터페이스부(212)로부터 DIR단으로 입력되는 PC R_W신호에 의해 결정된 방향으로 PC데이타를 전송한다. 단방향버퍼(322)는 상기 인버터(312)에서 제공되는 선택신호에 의해 인에이블되어 상기 CDI(118)로부터 제공되는 CDI어드레스신호를 엠팩어드레스버스를 통해 상기 엠팩디코더(120)로 버퍼링한다. 단방향버퍼(324)는 상기 래치(310)에서 제공되는 선택신호에 의해 인에이블되어 상기 제2인터페이스부(212)로부터 제공되는 PC어드레스신호를 상기 엠팩어드레스버스를 통해 상기 엠팩디코더(120)로 버퍼링한다. 단방향버퍼(326)는 상기 인버터(312)에서 제공되는 선택신호에 의해 인에이블되어 상기 CDI(118)로부터 제공되는 CDI컨트롤신호를 엠팩컨트롤버스를 통해 상기 엠팩디코더(120)로 버퍼링한다. 단방향버퍼(328)는 상기 래치(310)에서 제공되는 선택신호에 의해 인에이블되어 상기 제2인터페이스부(212)로부터 제공되는 PC컨트롤신호를 상기 엠팩컨트롤버스를 통해 상기 엠팩디코더(120)로 버퍼링한다.
본 발명을 제3도를 참조하여 설명하면, 퍼스널컴퓨터로부터 인입되는 데이타버스중 특정비트를 선택비트로 사용한다. 상기 특정비트를 통해 하이 또는 로우가 입력되는가에 따라 래치(310)는 퍼스널컴퓨터와 CDI(118)중 어느 하나가 엠팩디코더(120)를 선택한다. 예컨대 상기 래치(310)는 선택비트를 통하여 퍼스널컴퓨터가 선택되는 경우에는 출력단으로 로우를 출력하며, CDI(118)가 선택되는 경우에는 출력단으로 하이를 출력한다. 상기 래치(310)의 출력단으로 로우가 출력되면, 양방향버퍼(320) 및 단방향버퍼(324, 328)가 선택된다. 또한 상기 래치(310)의 출력단으로 하이가 출력되면, 양방향버퍼(318) 및 단방향버퍼(322, 326)가 선택된다.
먼저 상기 CDI(118)가 선택되었을 시를 설명하면, 상기 래치(310)로부터 하이가 출력되며, 상기 양방향버퍼(320) 및 단방향버퍼(324, 328)는 하이 임피던스가 되어 인에이블되지 않고 상기 양방향버퍼(318) 및 단방향버퍼(322, 326)로는 인버터(312)를 통해 인버터된 로우의 선택신호가 제공되어 인에이블된다. 상기 양방향버퍼(318)가 인에이블되는 것은 상기 인버터(312)로부터 제공되는 로우신호와 제2인터페이스부(212)로부터 제공되는 로우의 CDI-MPEG_CS가 논리합게이트(314)에서 논리합된 로우가단으로 입력되기 때문이다. 이에 따라 상기 CDI(118)가 엠팩디코더(120)를 공유하게 된다. 상기 CDI(118)가 선택된 후 상기 엠팩디코더(120)가 제어되는 과정을 보면, 상기 CDI(118)로부터 제공되는 CDI어드레스신호는 상기 단방향버퍼(322)에 의해 엠팩어드레스버스를 통해 상기 엠팩디코더(120)에 제공되어 어드레스신호로 사용된다. 또한 상기 CDI(118)로부터 제공되는 CDI컨트롤신호는 상기 단방향버퍼(326)에 의해 엠팩컨트롤버스를 통해 상기 엠팩디코더(120)에 제공되어 제어신호로 사용된다. 그리고 상기 어드레스신호 및 제어신호와 함께 상기 CDI(118)와 엠팩디코더(120) 사이의 데이타 전송은 양방향버퍼(318)을 통해 이루어진다. 이때에 상기 CDI(118)와 엠팩디코더(120) 사이의 데이타 전송방향은 상기 제2인터페이스부(212)에서 제공되는 방향제어신호인 CDI R_W에 의해 결정된다.
그리고 상기 퍼스널컴퓨터가 선택되었을 시를 설명하면, 상기 래치(310)로부터 로우가 출력되며, 상기 양방향버퍼(318) 및 단방향버퍼(322, 326)로는 상기 인버터(312)를 통해 인버터된 하이의 선택신호가 제공되어 하이 임피던스가 되어 인에이블 되지 않고 상기 양방향버퍼(320) 및 단방향버퍼(324, 328)로는 로우의 선택신호가 제공되어 인에이블된다. 상기 양방향버퍼(320)가 인에이블되는 것은 상기 래치(310)로부터 제공되는 로우신호와 상기 제2인터페이스부(212)로부터 제공되는 로우의 PC-MPEG_CS가 논리합게이트(316)에서 논리합된 로우가단으로 입력되기 때문이다. 이에 따라 상기 퍼스널컴퓨터가 상기 엠팩디코더(120)를 공유하게 된다. 상기 퍼스널컴퓨터가 선택된 후 상기 엠팩디코더(120)가 제어되는 과정을 보면, 상기 제2인퍼테이스부(212)로부터 제공되는 PC어드레스신호는 상기 단방향버퍼(324)에 의해 엠팩어드레스버스를 통해 상기 엠팩디코더(120)에 제공되어 어드레스신호로 사용된다. 또한 상기 제2인터페이스부(212)로부터 제공되는 PC컨트롤신호는 상기 단방향버퍼(328)에 의해 엠팩컨트롤버스를 통해 상기 엠팩디코더(120)에 제공되어 제어신호로 사용된다. 그리고 상기 어드레스신호 및 제어신호와 함께 상기 퍼스널컴퓨터와 엠팩디코더(120) 사이의 데이타 전송은 양방향버퍼(320)을 통해 이루어진다. 이때에 상기 퍼스널컴퓨터와 엠팩디코더(120) 사이의 데이타 전송방향은 상기 제2인터페이스부(212)에서 제공되는 방향제어신호인 PC R_W에 의해 결정된다.
상술한 바와 같이 본 발명은 기존의 PC와 CDI에서 PC가 CDI에서 사용하던 엠팩을 공유함으로써 PC에서도 독자적으로 엠팩시스템을 재생할 수 있으며, 별도의 PC용 엠팩장치를 구입하지 않더라도 PC-CDI장치에서 엠팩 재생이 가능하여 원가 및 설치운용에 큰 이점이 있다는 효과가 있다.

Claims (4)

  1. 퍼스널컴퓨터와 씨디아이에서 엠팩디코더를 공유하는 장치에 있어서, 상기 퍼스널컴퓨터로부터 제공되는 정보를 인터페이싱하는 인터페이스부와, 상기 퍼스널컴퓨터의 제어에 의해 선택신호를 출력하는 래치와, 상기 래치에 의해 선택되어 상기 씨디아이와 엠팩디코더간의 정보를 버퍼링하는 제1버퍼와, 상기 래치에 의해 선택되어 상기 퍼스널컴퓨터와 엠팩디코더간의 정보를 버퍼링하는 제2버퍼로 구성됨을 특징으로 하는 엠팩디코더 공유장치.
  2. 제1항에 있어서, 상기 래치는, 상기 퍼스널컴퓨터와 접속된 데이타버스의 특정비트를 선택비트로 사용하며, 상기 선택비트의 값에 따라 상기 퍼스널컴퓨터와 씨디아이중 하나가 상기 엠팩디코더를 공유하도록 선택신호를 출력함을 특징으로 하는 엠팩디코더 공유장치.
  3. 제2항에 있어서, 상기 제1버퍼는, 상기 래치로부터 출력되는 선택신호에 의해 선택되어 상기 인터페이스부로부터 제공되는 방향제어신호에 따라 상기 씨디아이와 엠팩디코더 사이의 데이타를 버퍼링하는 제1양방향버퍼와, 상기 선택신호에 의해 선택되어 상기 씨디아이로부터 제공되는 어드레스신호를 상기 엠팩디코더로 버퍼링하는 제1단방향버퍼와, 상기 선택신호에 의해 선택되어 상기 씨디아이로부터 제공되는 컨트롤신호를 상기 엠팩디코더로 버퍼링하는 제2단방향버퍼로 구성됨을 특징으로 하는 엠팩디코더 공유장치.
  4. 제2항에 있어서, 상기 제2버퍼는, 상기 래치로부터 출력되는 선택신호에 의해 선택되어 상기 인터페이스부로부터 제공되는 방향제어신호에 따라 상기 퍼스널컴퓨터와 엠팩디코더 사이의 데이타를 버퍼링하는 제2양방향버퍼와, 상기 선택신호에 의해 선택되어 상기 씨디아이로부터 제공되는 어드레스신호를 상기 엠팩디코더로 버퍼링하는 제3단방향버퍼와, 상기 선택신호에 의해 선택되어 상기 퍼스널컴퓨터로부터 제공되는 컨트롤신호를 상기 엠팩디코더로 버퍼링하는 제4단방향버퍼로 구성됨을 특징으로 하는 엠팩디코더 공유장치.
KR1019960000288A 1996-01-09 1996-01-09 퍼스널컴퓨터와 씨디아이에서 엠팩디코더 공유장치 KR100242308B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960000288A KR100242308B1 (ko) 1996-01-09 1996-01-09 퍼스널컴퓨터와 씨디아이에서 엠팩디코더 공유장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960000288A KR100242308B1 (ko) 1996-01-09 1996-01-09 퍼스널컴퓨터와 씨디아이에서 엠팩디코더 공유장치

Publications (2)

Publication Number Publication Date
KR970059888A KR970059888A (ko) 1997-08-12
KR100242308B1 true KR100242308B1 (ko) 2000-02-01

Family

ID=19449177

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960000288A KR100242308B1 (ko) 1996-01-09 1996-01-09 퍼스널컴퓨터와 씨디아이에서 엠팩디코더 공유장치

Country Status (1)

Country Link
KR (1) KR100242308B1 (ko)

Also Published As

Publication number Publication date
KR970059888A (ko) 1997-08-12

Similar Documents

Publication Publication Date Title
US6297794B1 (en) Method of switching video sources and computer system employing this method
US6496361B2 (en) Embedded CMOS camera in a laptop computer
CA2326983C (en) Method and apparatus for controlling data flow between devices connected by a memory
EP0988756B1 (en) Apparatus and method for controlling transfer of data between processing elements
KR950020196A (ko) 고속 로컬버스용 통합 멀티미디어 보드회로
US5929836A (en) Media pipeline with mechanism for real-time addition of digital video effects
US7188196B2 (en) Method and apparatus for playing analog audio to multiple codec outputs
KR101079077B1 (ko) 멀티 시스템, 데이터 저장부 액세스 장치 및 데이터저장부 액세스 방법
US6378082B1 (en) Generating strobe signals at different voltage level modes for receiving data at graphics interface port
KR100242308B1 (ko) 퍼스널컴퓨터와 씨디아이에서 엠팩디코더 공유장치
JP2002529993A (ja) Pcと互換性のある多数のオーディオdac
KR0134727Y1 (ko) Cd-i 보드를 이용한 cd-i dv 데이타 및 mpeg데이타 제생장치
KR100206318B1 (ko) 씨디아이의 비디오 출력 인에이블 제어회로
KR0172493B1 (ko) 퍼스널컴퓨터의 cd-i 및 mpeg재생장치
KR0183147B1 (ko) 컴퓨터용 컴펙트디스크 재생장치
KR100218688B1 (ko) 오디오 버스 마스터 제어기의 구조 및 그 구동 방법
KR950014156B1 (ko) 고속 비트 스트림 전송 장치
KR970008635B1 (ko) 멀티 하드디스크를 이용한 장시간 비트스트림 전송장치
JPH11328863A (ja) デジタル音声データ処理装置
US20050166252A1 (en) Personal video recorder
KR960018943A (ko) 주변 장치연결(pci) 버스상에서 선입선출 메모리를 이용한 오디오 집적 메모리 접근 구현회로 및 그 방법
KR970008040A (ko) 외부기기용의 입출력인터페이스를 내장한 기록재생장치
KR970062946A (ko) 씨디 롬을 이용한 멀티미디어 게임 장치 및 제어 방법
JPS6064582A (ja) 画情報処理装置
KR970049372A (ko) 시디-롬 데이터의 압축해제 장치 및 그 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20081031

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee