KR100212282B1 - 도트 반전 방식의 액정 표시 장치의 계조 전압 선택 및 반전 회로 - Google Patents

도트 반전 방식의 액정 표시 장치의 계조 전압 선택 및 반전 회로 Download PDF

Info

Publication number
KR100212282B1
KR100212282B1 KR1019960045714A KR19960045714A KR100212282B1 KR 100212282 B1 KR100212282 B1 KR 100212282B1 KR 1019960045714 A KR1019960045714 A KR 1019960045714A KR 19960045714 A KR19960045714 A KR 19960045714A KR 100212282 B1 KR100212282 B1 KR 100212282B1
Authority
KR
South Korea
Prior art keywords
level
low
multiplexer
signal
input
Prior art date
Application number
KR1019960045714A
Other languages
English (en)
Other versions
KR19980027056A (ko
Inventor
이성우
Original Assignee
김광호
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자주식회사 filed Critical 김광호
Priority to KR1019960045714A priority Critical patent/KR100212282B1/ko
Publication of KR19980027056A publication Critical patent/KR19980027056A/ko
Application granted granted Critical
Publication of KR100212282B1 publication Critical patent/KR100212282B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

본 발명은 도트 반전 방식의 액정 표시 장치의 계조 전압 선택 및 반전 회로에 관한 것이다. 본 발명은 제1 저레벨 멀티 플렉서(106)와 제2 저레벨 멀티 플렉서(108), 제 1 고레벨 멀티 플렉서(120)와 제2 고레벨 멀티 플렉서(122), 저레벨 증폭기(124)와 고레벨 증폭기(126), 제1 선택 회로(128)와 제2 선택 회로(130)로 이루어진다. 제1 저레벨 멀티 플렉서 및 제1 고레벨 멀티 플렉서에 인가되는 데이터 신호는 한 화소 열에 인가되는 데이터 신호이고, 상기 제2 저레벨 멀티 플렉서 및 상기 제2 고레벨 멀티 플렉서에 인가되는 데이터 신호는 그 다음 화소 열에 인가되는 데이터 신호이다.

Description

도트 반전 방식의 액정 표시 장치의 계조 전압 선택 및 반전 회로
본 발명은 도트 반전 방식의 액정 표시 장치의 계조 전압 선택 및 반전 회로에 관한 것이다.
일반적으로 액정 표시 장치는 구동 신호를 전달하는 게이트선과 화상 신호를 전달하는 데이터선 그리고 게이트선의 구동 신호에 따라 데이터선의 화상 신호를 화소에 전달하는 박막 트랜지스터가 형성되어 있는 하판, 대향 전극이 형성되어 있으며 색필터가 형성되어 있는 상판, 하판과 상판 사이에 주입되어 있는 액정으로 이루어져 있다.
이와 같은 액정 표시 장치의 박막 트랜지스터의 게이트 단자는 게이트선을 통해 게이트 구동부(gate driver)에 연결되어 있으며, 데이터선을 통해 소스 구동부(source driver)에 연결되어 있다. 이때 게이트 구동부로부터의 신호에 따라 박막 트랜지스터가 켜지면 소스 구동부로부터의 신호가 박막 트랜지스터를 통하여 화소에 인가된다. 여기서, 소스 구동부의 면적이 커지면 소비 전력도 커지게 된다.
액정 표시 장치를 구동하는 방법은 여러 가지가 있다. 일반적으로 인접한 화소에 인가하는 전계의 극성을 여러 가지 방법에 의해 반전시켜 준다. 극성을 반전하는 주기에 따라 프레임 반전(frame inversion), 라인 반전(line inversion), 도트 반전(dot inversion) 방법이 있다.
이 중 한 프레임마다 극성을 반전시키는 프레임 반전이 초기에 주로 사용되었다. 이 프레임 반전은 플리커(flicker)가 생길 가능성이 높아 현재 사용되지 않고 있다. 또한 라인 주기로 극성을 반전시키는 라인 반전의 경우에는 인접한 화소에서 크로스토크(crosstalk) 현상이 발생하므로 화질이 저하되는 단점이 있다. 한편 도트 반전 방식은 인접한 화소의 극성을 다르게 하므로 크로스 토크 현상이 거의 발생하지 않는다. 그러나 이러한 도트 반전 방식에서는 일반적으로 공통 전극의 전압을 반전시키는데 이 공통 전극을 반전시키기 위해서는 소비 전력의 증가가 뒤따르는 단점이 있다. 한편 공통 전극의 전압을 반전시키지 않는 도트 반전 방법이 제시되었다. 도트 반전 방식에서는 이웃하는 열의 화소에 서로 다른 극성의 화상 정보가 인가된다. 예를 들어 어느 행, 어느 열의 화상 정보가 공통 전극에 대해 양의 극성을 갖는다면 이웃하는 같은 행 다른 열의 화상 정보는 공통 전극에 대해 음의 극성을 갖게된다.
도1은 종래의 도트 반전 방식의 액정 표시 장치의 계조 전압 선택 및 반전 회로를 나타낸 블록도이다.
도1에 도시한 바와 같이, 종래의 액정 표시 장치는, 제1 선택 회로(16)와 제2 선택회로(18), 저레벨 멀티플렉서(20)와 고레벨 멀티플렉서(22), 그리고 저레벨 증폭기(24)와 고레벨 증폭기(26), 제3 선택 회로(28)와 제4 선택 회로(30)로 이루어져 있다.
좀더 구체적으로 설명하면 다음과 같다.
제1 선택 회로(16)는 3개의 입력 단자 및 1개의 출력 단자를 가지고 있다. 제1 입력 단자는 선택 신호(10)를 입력받으며, 제2 입력 단자는 N 라인 화상 데이터(12)를 입력받고, 제3 입력 단자에는 N+1 라인 화상 데이터(14)가 입력된다. 출력 단자는 저레벨 멀티플렉서(20)에 연결되어 있으며, 이 저레벨 멀티플렉서(20)에는 저레벨 계조 전압(36)이 입력되며, 저레벨 증폭기(24)와 연결되어 있다.
제2 선택 회로(18)는 3개의 입력 단자 및 1개의 출력 단자를 가지고 있다. 제1 입력 단자에는 반전된 선택 신호(10)가 입력되고, 제2 입력 단자는 N 라인 화상 데이터(12)를 입력받고, 제3 입력 단자는 N+1 라인 화상 데이터(14)를 입력받는다. 출력 단자는 고레벨 멀티플렉서(22)에 연결되어 있으며, 이 고레벨 멀티플렉서(22)에는 고레벨 계조 전압(38)이 입력되며, 고레벨 증폭기(26)와 연결되어 있다.
여기에서 저레벨 계조 전압(36)은 극성이 (-)인 계조 전압을 의미하고, 고레벨계조 전압(38)은 극성이 (+)인 계조 전압을 의미한다.
제3 선택 회로(28)는 3개의 입력 단자와 1개의 출력 단자를 가진다. 제1 입력 단자에는 선택 신호(10)가 입력되고, 제2 입력 단자는 저레벨 증폭기(24)에 연결되어 있으며, 제3 입력 단자는 고레벨 증폭기(26)에 연결되어 있다.
제4 선택 회로(30)는 3개의 입력 단자와 1개의 출력 단자를 가진다. 제1 입력 단자에는 반전된 선택 신호(10)가 입력되고, 제2 입력 단자는 저레벨 증폭기(24)에 연결되어 있으며, 제3 입력 단자는 고레벨 증폭기(26)에 연결되어 있다.
이러한 종래의 액정 표시 장치의 구동 회로는 다음과 같은 동작을 한다.
선택 신호(10)가 제1 제2, 제3 및 제4 선택 회로(16)와 제2 선택 회로(18)의 제1 입력 단자에 인가된다.
제1 및 제3 선택 회로(16, 28)는 선택 신호(10)에 따라 제2 입력 단자에 입력되는 신호와 제3 입력 단자에 입력되는 신호 중 하나를 선택하고, 제2 및 제4 선택 회로(18, 30)는 선택 신호(10)의 반전 신호에 따라 제2 입력 단자에 입력되는 신호와 제3 입력 단자에 입력되는 신호 중 하나를 선택한다.
이때, 각 선택 회로(16, 18, 28, 30)의 제1 입력 단자를 통하여 들어오는 신호가 1인 경우, 각 선택 회로(16, 18, 28, 30)는 제2 입력 단자에 입력되는 데이터를 선택하고, 0인 경우에는 제3 입력 단자로 입력되는 데이터를 선택한다고 하자.
먼저, 선택 신호가 1인 경우, 제1 선택 회로(16)에 입력되는 신호는 1이고, 따라서 제1 선택 회로(16)는 제2 입력 단자로 입력되는 데이터, 즉 N 라인 화상 데이터(12)를 선택하여 출력한다. 그러나 제2 선택 회로(18)에는 반전된 신호가 들어오므로, 0이 입력되고 이에 따라 제2 선택 회로(18)는 N+1 라인 화상 데이터(14)를 출력한다.
제1 선택 회로(16)의 출력 단자를 통해 나온 N 라인 화상 데이터(14)는 저레벨 멀티 플렉서(20)에 입력되며, 이 저레벨 멀티 플렉서(20)는 입력받은 화상 데이터에 해당하는 저레벨 계조 전압(36)을 선택하여 출력한다. 저레벨 멀티 플렉서(20)의 출력 신호는 저레벨 증폭기(24)에 입력되어 증폭되고 제3 및 제4 선택 회로(28, 30)에 입력된다.
제2 선택 회로(18)의 출력 단자를 통해 나온 N+1 라인 화상 데이터(14)는 고레벨 멀티 플렉서(22)에 입력되며, 이 고레벨 멀티 플렉서(22)는 입력받은 화상 데이터에 해당하는 고레벨 계조 전압(38)을 선택하여 출력한다. 고레벨 멀티 플렉서(22)의 출력 신호는 고레벨 증폭기(26)에 입력되어 증폭되고 제3 및 제4 선택 회로(28, 30)에 입력된다.
선택 신호가 1이므로, 제3 선택 회로(28)에 입력되는 신호는 1이고, 따라서 제3 선택 회로(28)는 제2 입력 단자에 입력되는 저레벨의 N 라인 계조 전압(12)을 선택하여 N 라인 출력(32)을 한다. 그러나 제4 선택 회로(30)에는 반전된 신호가 들어오므로, 0이 입력되고 이에 따라 제4 선택 회로(30)는 제3 입력 단자로 입력되는 고레벨의 N+1 라인 계조 전압(14)을 선택하여 N+1 라인 출력(34)을 한다.
한편, 선택 신호가 0인 경우, 제1 선택 회로(16)에 입력되는 신호는 0이고, 따라서 제1 선택 회로(16)는 제3 입력 단자로 입력되는 데이터, 즉 N+1 라인 화상 데이터를 선택하여 출력한다. 그러나 제2 선택 회로(18)에는 1이 입력되고 이에 따라 제2 선택 회로(18)는 N 라인 화상 데이터를 출력한다.
제1 선택 회로(16)의 출력 단자를 통해 나온 N+1 라인 화상 데이터는 저레벨 멀티 플렉서(20)에 입력되며, 이 저레벨 멀티 플렉서(20)는 입력받은 화상 데이터에 해당하는 저레벨 계조 전압(36)을 선택하여 출력한다. 저레벨 멀티 플렉서(20)의 출력 신호는 저레벨 증폭기(24)에 입력되어 증폭되고 제3 및 제4 선택 회로(28, 30)에 입력된다.
제2 선택 회로(18)의 출력 단자를 통해 나온 N 라인 화상 데이터는 고레벨 멀티 플렉서(22)에 입력되며, 이 고레벨 멀티 플렉서(22)는 입력받은 화상 데이터에 해당하는 고레벨 계조 전압(38)을 선택하여 출력한다. 고레벨 멀티 플렉서(22)의 출력 신호는 고레벨 증폭기(26)에 입력되어 증폭되고 제3 및 제4 선택 회로(28, 30)에 입력된다.
선택 신호가 0이므로, 제3 선택 회로(28)에는 입력되는 신호는 0이고, 따라서 제3 선택 회로(28)는 제3 입력 단자로 입력되는 고레벨의 N 라인 계조 전압을 선택하여 N 라인 출력(32)을 한다. 그러나 제4 선택 회로(30)에는 1이 입력되고 이에 따라 제4 선택 회로(30)는 제2 입력 단자에 입력되는 데이터인 저레벨의 N+1 라인 계조 전압을 선택하여 N+1 라인 출력(34)을 한다.
이러한 종래의 박막 트랜지스터 액정 표시 장치의 소스 구동부의 도트 반전 장치는 구동부(driver IC) 구조상 제1 선택 회로(16)와 제2 선택 회로(18)가 차지하는 면적이 커서 구동부의 면적이 커지는 단점이 있다.
본 발명은 상기한 종래의 문제점을 해결하기 위한 것으로서 면적이 큰 회로를 사용하지 않음으로써, 구동부의 면적을 작게 하기 위한 것이다.
도1은 종래의 도트 반전 방식의 액정 표시 장치의 계조 전압 선택 및 반전 회로를 나타낸 블럭도이고,
도2는 본 실시예에 따른 도트 반전 방식의 액정 표시 장치의 계조 전압 선택 및 반전 회로를 나타낸 블럭도이다.
이러한 과제를 해결하기 위한 본 발명은,
선택 신호에 따라 데이터 신호와 저레벨 계조 전압을 입력받아 저레벨 계조 전압 중 해당 계조 전압을 출력하며, 둘 중 어느 하나만 선택적으로 동작하는 제1 및 제2 저레벨 멀티 플렉서,
상기 선택 신호에 따라 데이터 신호와 고레벨 계조 전압을 입력받아 고레벨 계조 전압 중 해당 계조 전압을 출력하며 상기 제2 멀티 플렉서가 동작할 경우에만 동작하는 제1 고레벨 멀티 플렉서,
상기 선택 신호에 따라 데이터 신호와 고레벨 계조 전압을 입력받아 고레벨 계조 전압 중 해당 계조 전압을 출력하며 상기 제1 저레벨 멀티 플렉서가 동작할 경우에만 동작하는 제2 고레벨 멀티 플렉서,
상기 선택 신호에 따라 상기 제1 저레벨 멀티 플렉서와 상기 제2 저레벨 멀티 플렉서의 출력 신호 또는 상기 제1 고레벨 멀티 플렉서와 상기 제2 고레벨 멀티 플렉서의 출력 신호를 각각 입력받아 그 중 어느 하나를 선택하여 출력하는 제1 및 제2 선택 회로로 이루어져 있다.
이와 같이, 4개의 멀티 플렉서를 이용함으로써, 면적이 큰 선택 회로를 사용하지 않고도 도트 반전 방식의 액정 표시 장치를 구현할 수 있으며, 구동부의 면적을 줄일 수 있다.
첨부한 도면을 참고로 하여, 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 본 발명의 실시예를 상세하게 설명한다.
도2는 본 실시예에 따른 도트 반전 방식의 액정 표시 장치의 계조 전압 선택 및 반전 회로를 나타낸 블럭도이다.
도2에 도시한 바와 같이, 본 실시예에 따른 도트 반전 방식의 액정 표시 장치의 계조 전압 선택 및 반전 회로는, 제1 저레벨 멀티 플렉서(106)와 제2 저레벨 멀티 플렉서(108), 제1 고레벨 멀티 플렉서(120)와 제2 고레벨 멀티 플렉서(122), 저레벨 증폭기(124)와 고레벨 증폭기(126), 제1 선택 회로(128)와 제2 선택 회로(130)로 이루어져 있다.
좀 더 구체적으로 설명하면 다음과 같다.
제1 저레벨 멀티 플렉서(106)는 3개의 입력 단자 및 1개의 출력 단자를 가지고 있다. 제1 입력 단자는 선택 신호(100)를 입력받으며, 제2 입력 단자는 N 라인 화상 데이터(102)를 입력받고, 제3 입력 단자는 저레벨 계조 전압(136)을 입력받는다. 그리고 출력 단자는 저레벨 증폭기(126)와 연결되어 있다.
제2 저레벨 멀티 플렉서(108)는 3개의 입력 단자 및 1개의 출력 단자를 가지고 있다. 제1 입력 단자는 선택 신호(100)의 반전 신호를 입력받으며, 제2 입력 단자는 N+1 라인 화상 데이터(104)를 입력받고, 제3 입력 단자는 저레벨 계조 전압(136)을 입력받는다. 그리고 출력 단자는 제1 저레벨 멀티 플렉서(106)의 출력 단자 및 저레벨 증폭기(124)와 연결되어 있다.
제1 고레벨 멀티 플렉서(120)는 3개의 입력 단자를 가지고 있으며, 1개의 출력 단자를 가지고 있다. 제1 입력 단자는 선택 신호(100)의 반전 신호를 입력받으며, 제2 입력 단자는 N 라인 화상 데이터(102)를 입력받고, 제3 입력 단자는 고레벨 계조 전압(138)을 입력받는다. 그리고 출력 단자는 고레벨 증폭기(124)와 연결되어 있다.
제2 고레벨 멀티 플렉서(122)는 3개의 입력 단자를 가지고 있으며, 1개의 출력 단자를 가지고 있다. 제1 입력 단자는 선택 신호(100)를 입력받으며, 제2 입력 단자에는 N+1 라인 화상 데이터(104)가 입력되고, 제3 입력 단자는 고레벨 계조 전압(138)을 입력받는다. 그리고 출력 단자는 고레벨 증폭기(124) 및 제1 고레벨 멀티 플렉서(120)의 출력 단자와 연결되어 있다.
한편, 제1 선택 회로(128)는 3개의 입력 단자 및 1개의 출력 단자를 가지고 있다. 제1 입력 단자는 선택 신호(100)를 입력받으며, 제2 입력 단자는 저레벨 증폭기(124)와 연결되어 있고, 제3 입력 단자는 고레벨 증폭기(126)와 연결되어 있다.
제2 선택 회로(130)는 3개의 입력 단자 및 1개의 출력 단자를 가지고 있다. 제1 입력 단자는 선택 신호(100)의 반전 신호를 입력받으며, 제2 입력 단자는 저레벨 증폭기(124)와 연결되어 있고, 제3 입력 단자는 고레벨 증폭기(126)와 연결되어 있다.
이어서, 본 실시예에 따른 도트 반전 방식의 액정 표시 장치의 계조 전압 선택 및 반전 회로의 동작을 설명한다.
선택 신호(100)가 제1 및 제2 저레벨 멀티 플렉서(106, 108)와 제1 및 제2 고레벨 멀티 플렉서(120, 122) 그리고 제1 및 제2 선택 회로(128, 130)의 제1 입력 단자에 인가된다.
제1 또는 제2 저레벨 멀티 플렉서(106, 108)는 각각 선택 신호(100) 또는 그 반전 신호에 따라 인에이블(enable) 또는 디스에이블(disable) 상태가 된다. 인에이블 상태인 경우, 제1 또는 제2 저레벨 멀티 플렉서(106, 108)는 N 라인 또는 N+1 라인 화상 데이터(102, 104)를 각각 입력받아 제3 입력 단자로 입력되는 저레벨 계조 전압(136) 중 해당 전압을 선택하여 출력 신호를 저레벨 증폭기(124)로 내보낸다.
저레벨 증폭기(124)는 이 신호를 증폭하여 제1 선택회로(128) 및 제2 선택회로(130)로 출력한다.
한편, 제1 또는 제2 고레벨 멀티 플렉서(120, 122)는 선택 신호(100)의 반전 신호 또는 그 선택 신호(100)에 따라 인에이블 또는 디스에이블 상태가 된다.
인에이블 상태인 경우, 제1 또는 제2 고레벨 멀티 플렉서(120, 122)는 N 라인 또는 N+1 라인 화상 데이터(102, 104)를 각각 입력받아 제3 입력 단자로 입력되는 고레벨 계조 전압(138) 중 해당 전압을 선택하여 출력 신호를 고레벨 증폭기(126)로 내보낸다.
고레벨 증폭기(126)는 이 신호를 증폭하여 제1 선택회로(128) 및 제2 선택회로(130)로 출력한다.
제1 및 제2 선택 회로(128, 130)는 각각 선택 신호(100) 또는 그 반전 신호에 따라 제2 입력 단자와 제3 입력 단자 중 하나를 통하여 인가되는 신호를 선택하여 출력한다.
좀 더 구체적으로 설명한다.
제1 및 제2 저레벨 멀티 플렉서(106, 108), 제1 및 제2 고레벨 멀티 플렉서(106, 108)는 제1 입력 단자를 통하여 입력되는 신호가 1인 경우 인에이블 상태가 되고 0이면 디스에이블 상태가 된다고 가정하고, 제1 및 제2 선택회로는 제1 입력 단자의 신호가 1인 경우에는 제2 입력 단자로 들어오는 신호를 선택하고, 0이면 제3 입력 단자로 들어오는 신호를 선택한다고 하자.
먼저, 선택 신호가 1인 경우, 제1 저레벨 멀티 플렉서(106)와 제2 고레벨 멀티 플렉서(122)에 입력되는 신호는 1이고, 인에이블 상태가 된다. 한편, 제2 저레벨 멀티 플렉서(108)와 제1 고레벨 멀티 플렉서(120)에 입력되는 신호는 제1 입력 단자에서 반전되므로 0이고 디스에이블 상태가 된다.
따라서, 제1 저레벨 멀티 플렉서(106)는 인에이블 상태가 되어, 제2 입력 단자로 N 라인 화상 데이터(102)를 입력받아 제3 입력 단자로 입력되는 저레벨 계조 전압(136) 중 해당 전압을 선택하여 출력 단자를 통하여 저레벨 증폭기(126)로 출력한다.
또 제2 고레벨 멀티 플렉서(122)는 제2 입력 단자에 N+1 라인 화상 데이터(104)를 입력받아 제3 입력 단자로 입력되는 고레벨 계조 전압(138) 중 해당 전압을 선택하여 출력 단자를 통하여 고레벨 증폭기(126)로 출력한다.
또, 저레벨 증폭기(124) 및 고레벨 증폭기(126)에서 증폭된 신호는 제1 및 제2 선택 회로(28, 30)의 제3 입력 단자로 입력된다.
한편, 선택 신호가 1이므로, 제1 선택 회로(128)는 제1 입력 단자로 입력 신호 1을 입력받아 제2 입력 단자로 입력되는 저레벨 증폭기(124)로부터의 N 라인 저레벨 계조 전압(136)을 출력한다.
반면 반전된 선택 신호 0을 입력받은 제2 선택 회로는 제3 입력 단자로 입력 단자로 입력되는 고레벨 증폭기(126)로부터의 N+1 라인 저레벨 계조 전압(138)을 출력한다.
다음, 선택 신호가 0인 경우, 제2 저레벨 멀티 플렉서(108)와 제1 고레벨 멀티 플렉서(120)에 입력되는 신호는 1이고, 인에이블 상태가 된다. 한편, 제1 저레벨 멀티 플렉서(106)와 제2 고레벨 멀티 플렉서(122)에 입력되는 신호는 제1 입력 단자에서 반전되므로 0이고 디스에이블 상태가 된다.
따라서, 제2 저레벨 멀티 플렉서(108)는 인에이블 상태가 되어, 제2 입력 단자로 N+1 라인 화상 데이터(104)를 입력받아 제3 입력 단자로 입력되는 저레벨 계조 전압(136) 중 해당 전압을 선택하여 출력 단자를 통하여 저레벨 증폭기(124)로 출력한다.
또 제1 고레벨 멀티 플렉서(120)는 제2 입력 단자에 N 라인 화상 데이터(102)를 입력받아 제3 입력 단자로 입력되는 고레벨 계조 전압(138) 중 해당 전압을 선택하여 출력 단자를 통하여 고레벨 증폭기(126)로 출력한다.
저레벨 증폭기(124) 및 고레벨 증폭기(126)에서 증폭된 신호는 제1 및 제2 선택 회로(28, 30)의 제2 입력 단자로 입력된다.
한편, 선택 신호가 0이므로, 제1 선택 회로(128)는 제1 입력 단자로 입력 신호 0을 입력받아 제3 입력 단자로 입력되는 고레벨 증폭기(126)로부터의 N 라인 고레벨 계조 전압을 출력한다.
반면 반전된 선택 신호 1을 입력받은 제2 선택 회로는 제3 입력 단자로 입력 단자로 입력되는 저레벨 증폭기(124)로부터의 N+1 라인 저레벨 계조 전압을 출력한다.
이와 같이, 두 개의 저레벨 멀티 플렉서인 제1 및 제2 저레벨 멀티 플렉서(106, 108)와 두 개의 고레벨 멀티 플렉서인 제1 및 제2 고레벨 멀티 플렉서(120, 122)를 이용하여, N 라인 출력 단자(132)와 N+1 라인 출력 단자(134)에 각각 상호 N 라인 화상 데이터(102)와 N+1 라인 화상 데이터(104)를 전달하며, N 라인 출력 단자(132)와 N+1 라인 출력 단자(134)의 극성은 상호 반대가 된다.
그러므로 본 발명은 별도의 선택 회로를 형성하지 않고도 도트 반전 방법이 가능한 박막 트랜지스터 액정 표시 장치의 소스 구동부를 형성할 수 있다. 따라서 트랜지스터 액정 표시 장치의 소스 구동부의 도트 반전 장치는 구동부의 크기를 줄일 수 있으며, 이에 따른 에너지 소모도 줄일 수 있는 장점이 있다.

Claims (2)

  1. 선택 신호에 따라 데이터 신호와 저레벨 계조 전압을 입력받아 저레벨 계조 전압 중 해당 계조 전압을 출력하는 제1 저레벨 멀티 플렉서;
    상기 제1 저레벨 멀티 플렉서와 동시에 상기 선택 신호를 입력받아 상기 데이터 신호와 상기 저레벨 계조 전압을 입력받으며, 상기 제1 저레벨 멀티 플렉서가 동작하지 않을 때 동작하고, 상기 제1 저레벨 멀티 플렉서가 동작할 때는 동작하지 않는 제2 저레벨 멀티 플렉서;
    상기 선택 신호에 따라 데이터 신호와 고레벨 계조 전압을 입력받아 고레벨 계조 전압 중 해당 계조 전압을 출력하며 상기 제2 저레벨 멀티 플렉서가 동작할 경우에만 동작하는 제1 고레벨 멀티 플렉서;
    상기 선택 신호에 따라 데이터 신호와 고레벨 계조 전압을 입력받아 고레벨 계조 전압 중 해당 계조 전압을 출력하며 상기 제1 저레벨 멀티 플렉서가 동작할 경우에만 동작하는 제2 고레벨 멀티 플렉서;
    상기 제1 저레벨 멀티 플렉서와 상기 제2 저레벨 멀티 플렉서의 출력 신호를 증폭하는 저레벨 증폭기;
    상기 제1 고레벨 멀티 플렉서와 상기 제2 고레벨 멀티 플렉서의 출력 신호를 증폭하는 고레벨 증폭기와;
    상기 선택 신호에 따라 상기 제1 저레벨 멀티 플렉서와 상기 제2 저레벨 멀티 플렉서의 출력 신호 또는 상기 제1 고레벨 멀테플렉서와 상기 제2 고레벨 멀티 플렉서의 출력 신호를 각각 입력받아 그 중 어느 하나를 선택하여 출력하는 제1 및 제2 선택 회로를 포함하는 도트 반전 방식의 액정 표시 장치의 계조 전압 선택 및 반전 회로.
  2. 제1항에서,
    상기 제1 저레벨 멀티 플렉서 및 상기 제1 고레벨 멀티 플렉서에 인가되는 데이터 신호는 한 화소 열에 인가되는 데이터 신호이고, 상기 제2 저레벨 멀티 플렉서 및 상기 제2 고레벨 멀티 플렉서에 인가되는 데이터 신호는 그 다음 화소 열에 인가되는 데이터 신호인 도트 반전 방식의 액정 표시 장치의 계조 전압 선택 및 반전 회로.
KR1019960045714A 1996-10-14 1996-10-14 도트 반전 방식의 액정 표시 장치의 계조 전압 선택 및 반전 회로 KR100212282B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960045714A KR100212282B1 (ko) 1996-10-14 1996-10-14 도트 반전 방식의 액정 표시 장치의 계조 전압 선택 및 반전 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960045714A KR100212282B1 (ko) 1996-10-14 1996-10-14 도트 반전 방식의 액정 표시 장치의 계조 전압 선택 및 반전 회로

Publications (2)

Publication Number Publication Date
KR19980027056A KR19980027056A (ko) 1998-07-15
KR100212282B1 true KR100212282B1 (ko) 1999-08-02

Family

ID=19477342

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960045714A KR100212282B1 (ko) 1996-10-14 1996-10-14 도트 반전 방식의 액정 표시 장치의 계조 전압 선택 및 반전 회로

Country Status (1)

Country Link
KR (1) KR100212282B1 (ko)

Also Published As

Publication number Publication date
KR19980027056A (ko) 1998-07-15

Similar Documents

Publication Publication Date Title
US7102610B2 (en) Display system with frame buffer and power saving sequence
KR100405014B1 (ko) 액정 표시 장치 및 그 구동 방법
USRE40739E1 (en) Driving circuit of display device
KR100242443B1 (ko) 도트 반전 구동을 위한 액정 패널 및 이를 이용한 액정 표시 장치
US5973660A (en) Matrix liquid crystal display
US8044902B2 (en) Method of driving a color liquid crystal display and driver circuit for driving the display as well as portable electronic device with the driver circuit
EP0747748B1 (en) Liquid crystal driving device, liquid crystal display device and liquid crystal driving method
USRE40916E1 (en) Liquid crystal driver and liquid crystal display device using the same
KR100445123B1 (ko) 화상 표시 장치
US6756953B1 (en) Liquid crystal display device implementing gray scale based on digital data as well as portable telephone and portable digital assistance device provided with the same
US8358292B2 (en) Display device, its drive circuit, and drive method
KR100463817B1 (ko) 데이터신호선 구동회로 및 이를 포함하는 화상표시장치
US5818406A (en) Driver circuit for liquid crystal display device
KR20010015584A (ko) 액티브 매트릭스 디스플레이용 고밀도 컬럼 드라이버
KR970071449A (ko) 액정표시장치의 구동방법
KR20020061541A (ko) 액정디스플레이의 구동법과 구동회로, 및 휴대용 전자장치
KR20060107359A (ko) 액정표시 구동용 반도체집적회로
EP0584114A1 (en) LIQUID CRYSTAL DISPLAY.
JP4553281B2 (ja) 液晶表示装置の駆動方法および駆動装置
JP3424302B2 (ja) 液晶表示装置
US20040252098A1 (en) Liquid crystal display panel
KR20030033015A (ko) 어레이 디스플레이 요소의 어드레싱 방법
KR100212282B1 (ko) 도트 반전 방식의 액정 표시 장치의 계조 전압 선택 및 반전 회로
JP2004533018A5 (ko)
JP2001272655A (ja) 液晶表示装置の駆動方法および駆動装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20100429

Year of fee payment: 12

LAPS Lapse due to unpaid annual fee