KR100206374B1 - 플래쉬 메모리를 사용하는 제어장치와 그 생산지그장치 - Google Patents

플래쉬 메모리를 사용하는 제어장치와 그 생산지그장치 Download PDF

Info

Publication number
KR100206374B1
KR100206374B1 KR1019960057275A KR19960057275A KR100206374B1 KR 100206374 B1 KR100206374 B1 KR 100206374B1 KR 1019960057275 A KR1019960057275 A KR 1019960057275A KR 19960057275 A KR19960057275 A KR 19960057275A KR 100206374 B1 KR100206374 B1 KR 100206374B1
Authority
KR
South Korea
Prior art keywords
flash memory
control device
jig
selection signal
connection
Prior art date
Application number
KR1019960057275A
Other languages
English (en)
Other versions
KR19980038378A (ko
Inventor
정지홍
Original Assignee
이형도
삼성전기주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이형도, 삼성전기주식회사 filed Critical 이형도
Priority to KR1019960057275A priority Critical patent/KR100206374B1/ko
Publication of KR19980038378A publication Critical patent/KR19980038378A/ko
Application granted granted Critical
Publication of KR100206374B1 publication Critical patent/KR100206374B1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/56External testing equipment for static stores, e.g. automatic test equipment [ATE]; Interfaces therefor
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R1/00Details of instruments or arrangements of the types included in groups G01R5/00 - G01R13/00 and G01R31/00
    • G01R1/02General constructional details
    • G01R1/06Measuring leads; Measuring probes
    • G01R1/067Measuring probes
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/26Testing of individual semiconductor devices
    • G01R31/2601Apparatus or methods therefor
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3181Functional testing
    • G01R31/31816Soft error testing; Soft error rate evaluation; Single event testing
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/4401Bootstrapping
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/10Programming or data input circuits
    • G11C16/102External programming circuits, e.g. EPROM programmers; In-circuit programming or reprogramming; EPROM emulators

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Software Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Security & Cryptography (AREA)
  • Stored Programmes (AREA)

Abstract

본 발명은 시스템의 부팅 프로그램을 저장하는 메모리로서 플래쉬 메모리를 사용하는 제어장치와 그 제어장치를 생산하는 경우 프린트 기판(PCB)에 중앙처리장치(CPU)와 플래쉬 메모리 및 다른 모든 부품들을 실장한 후 외부에서 제어장치를 부팅하여 테스트하고 메인 프로그램을 써넣을 수 있도록 하는 생산지그장치에 관한 것으로, 중앙처리장치와 플래쉬 메모리를 포함하고, 중앙처리장치가 플래쉬 메모리를 억세스하기 위하여 출력하는 플래쉬 메모리 선택신호를 단속하여 플래쉬 메모리에 인가하는 단속수단과, 지그장치를 접속하여 중앙처리장치의 데이터버스와 어드레스버스 및 플래쉬 메모리 선택신호를 지그장치에 인가하는 제1접속수단과, 제1접속수단에 접속된 지그장치로부터 접속신호를 인가받아 단속수단을 제어하는 제어수단을 더 포함하여 구성되어, 플래쉬 메모리가 접속수단에 접속된 지그장치에서 인가되는 선택신호에 의하여 억세스되는 것을 특징으로 하여, 부트 롬을 따로 달아줄 필요가 없어 비용을 줄일 수가 있고, 또한 생산지그장치를 사용함으로써 테스트 프로그램과 메인 프로그램을 한 세트마다 다운로드할 필요가 없어 시간을 절약할 수 있는 효과가 있다.

Description

플래쉬 메모리를 사용하는 제어장치와 그 생산지그장치
본 발명은 플래쉬 메모리를 사용하는 제어장치와 그 생산지그장치에 관한 것으로, 특히 시스템의 부팅 프로그램을 저장하는 메모리로서 플래쉬 메모리를 사용하는 제어장치와 그 장치를 생산하는 경우 프린트 기판(PCB)에 중앙처리장치(CPU)와 플래쉬 메모리 및 다른 모든 부품들을 실장한 후 외부 지그를 통하여 시스템을 부팅하여 테스트하고 메인 프로그램을 써넣을 수 있도록 하는 플래쉬 메모리를 사용하는 제어장치의 생산지그장치에 관한 것이다.
일반적으로, 중앙처리장치(CPU) 또는 마이크로프로세서를 포함하고 있는 디지틀 시스템은 중앙처리장치(CPU) 또는 마이크로프로세서가 동작하기 위한 프로그램을 필요로 하며, 또한 이러한 프로그램을 저장하기 위하여 롬(ROM) 또는 램(RAM)과 같은 메모리 소자를 함께 구비하여야 한다.
메모리 소자 중에서 램(RAM)은 임의의 어드레스에 대하여 거의 동일한 억세스 시간으로 빠르게 데이터를 읽고 쓸 수 있어 컴퓨터의 주기억장치 등으로 사용되나 전원이 공급되지 않는 상태에서는 저장된 데이터가 유지되지 않는 반면에, 롬(ROM)은 읽어내기 전용으로서 툴(예: 롬 라이터)을 이용하여 롬에 한 번 저장된 데이터는 전원공급이 중단되더라도 데이터가 계속 유지된다. 따라서 시스템이 동작함에 있어서 항상 변하지 않는 동일한 동작의 수행을 위한 프로그램 또는 변하지 않는 상수의 데이터는 롬에 저장하는데 롬의 종류에는 롬의 제조시 데이터가 저장되어 있는 마스크 롬, 사용자가 한 번 데이터를 입력할 수 있는 피.롬, 자외선을 이용하여 이미 저장된 데이터를 지우고 다시 쓸 수 있는 이.피.롬, 전기적으로 저장된 데이터를 지우고 다시 쓸 수 있는 이.이.피.롬 등이 있으며 이.이.피.롬을 플래쉬 메모리라고 한다.
중앙처리장치(CPU) 또는 마이크로프로세서를 포함하고 있는 디지틀 시스템에서 처음으로 파워를 인가하여 시스템을 기동하는 경우에 중앙처리장치(CPU) 또는 마이크로프로세서는 소정의 어드레스에 있는 프로그램을 실행하여 시스템을 초기화하여 시스템의 하드웨어에 대한 동작모드를 설정하고 시스템의 하드웨어의 초기값을 설정하는 등 시스템을 부팅하고 이어서 시스템의 기능을 발휘할 수 있는 메인 프로그램을 수행하게 된다.
종래의 중앙처리장치(CPU) 또는 마이크로프로세서를 포함하고 있는 디지틀 시스템에서는 시스템을 초기화하여 시스템을 기동시키는 시스템의 부팅 프로그램과 시스템의 주 기능을 실행하도록 하는 시스템의 메인 프로그램을 함께 이.피.롬에 저장하여 사용하였다. 시스템의 부팅 프로그램과 시스템의 메인 프로그램이 동일한 롬에 있는 경우에 시스템의 기능을 업 버전할 필요가 있는 경우에는 시스템의 이.피.롬을 교체하여야 하는 번거러움이 있다.
따라서 부팅 프로그램은 이.피.롬을 사용하여 저장하고 메인 프로그램은 플래쉬 메모리를 사용하여 저장하는 방법을 사용하여 시스템의 기능을 업 버전할 필요가 있는 경우에는 시스템의 부팅 프로그램은 그대로 유지하는 상태에서 유선 또는 무선통신을 통하여 업 버전된 프로그램을 다운로드하고 전기적으로 롬을 지운후 다운로드된 프로그램을 롬에 써 넣음으로써 위에서 설명된 번거러움을 제거할 수 있다.
그러나 부팅 프로그램은 롬을 사용하여 저장하고 메인 프로그램은 플래쉬 메모리를 사용하여 저장하는 방법도 전체 프로그램의 저장을 위하여 부팅을 위한 프로그램의 저장을 위한 메모리와 기능 수행을 위한 메인 프로그램의 저장을 위한 메모리를 별도로 사용하여야 하므로 비용이 많이 드는 문제점이 있다.
본 발명은 이와 같은 종래의 문제점을 해결하고자 하는 것으로, 본 발명의 목적은 시스템의 부팅 프로그램을 저장하는 메모리로서 플래쉬 메모리를 사용하는 제어장치를 제공함에 있다.
본 발명의 또 다른 목적은 플래쉬 메모리를 사용하는 장치를 생산하는 경우 프린트 기판(PCB)에 중앙처리장치(CPU)와 플래쉬 메모리 및 다른 모든 부품들을 실장한 후 외부 지그를 통하여 시스템을 부팅하여 테스트하고 메인 프로그램을 써 넣을 수 있도록 하는 플래쉬 메모리를 사용하는 제어장치의 생산지그장치를 제공함에 있다.
상기와 같은 목적을 이루기 위한 본 발명은 중앙처리장치와 플래쉬 메모리를 포함하여 구성되며 플래쉬 메모리에 부팅 프로그램과 그 밖의 기능 프로그램이 함께 저장되는 플래쉬 메모리를 사용하는 제어장치에 있어서, 중앙처리장치가 플래쉬 메모리를 억세스하기 위하여 출력하는 플래쉬 메모리 선택신호를 단속하여 플래쉬 메모리에 인가하는 단속수단과, 지그장치를 접속하여 중앙처리장치의 데이터버스와 어드레스버스 및 플래쉬 메모리 선택신호를 지그장치에 인가하는 제1접속수단과, 제1접속수단에 접속된 지그장치로부터 접속신호를 인가받아 단속수단을 제어하는 제어수단을 포함하여 구성되어, 플래쉬 메모리가 접속수단에 접속된 지그장치에서 인가되는 선택신호에 의하여 억세스되는 것을 특징으로 한다.
상기의 또 다른 목적을 이루기 위한 본 발명은, 제어장치를 부팅하는 부팅 프로그램과 제어장치가 소정의 기능을 하도록 하는 메인 프로그램 및 제어장치를 테스트하는 테스트 프로그램이 함께 저장되어 있는 지그 메모리를 포함하여 구성되는 플래쉬 메모리를 사용하는 제어장치의 생산지그장치에 있어서, 제어장치를 접속하여 제어장치의 데이터버스와 어드레스버스 및 플래쉬 메모리 선택신호를 전달하는 제2접속수단과, 제2접속수단을 통하여 인가된 어드레스버스와 플래쉬 메모리 선택신호를 디코딩하여 지구 메모리를 선택하는 제2선택신호를 출력하는 제1디코딩수단과, 제2접속수단을 통하여 인가된 어드레스버스와 플래쉬 메모리 선택신호를 디코딩하여 제어장치의 플래쉬 메모리를 선택하는 제3선택신호를 출력하는 제3디코딩수단과, 제2접속수단을 통하여 제어장치에 접속신호를 출력하는 접속신호발생수단을 포함하여 구성되는 것을 특징으로 한다.
제1도는 본 발명에 따른 플래쉬 메모리를 사용하는 제어장치의 구성도.
제2도는 본 발명에 따른 플래쉬 메모리를 사용하는 제어장치의 생산지그장치의 구성도.
제3도는 본 발명에 따른 플래쉬 메모리를 사용하는 제어장치와 생산지그장치의 접속도.
* 도면의 주요부분에 대한 부호의 설명
11 : 중앙처리장치 12 : 플래쉬 메모리
13 : 트리 스테이트 버퍼 14 : 제어부
15 : 제1접속부 21 : 지그 메모리
22 : 제2접속부 23 : 제1디코딩부
24 : 제2디코딩부 25 : 접속신호발생부
이하, 본 발명에 따른 실시예의 구성을 첨부된 도면을 참조하여 상세하게 설명하고자 한다.
도 1은 본 발명에 따른 플래쉬 메모리를 사용하는 제어장치의 실시예의 구성도로서, 여기에서 도시한 바와 같이 플래쉬 메모리를 사용하는 제어장치는 먼저 중앙처리장치(11)를 포함하고 있어 이 중앙처리장치(11)가 메모리소자를 억세스하여 메모리소자에 저장되어 있는 프로그램에 따라 동작하여 제어장치가 작동하게 된다.
메모리 소자로서는 플래쉬 메모리(12)를 사용하고 있으며 이 플래쉬 메모리(12)에는 파워 인가시에 제어장치를 초기화하는 부팅 프로그램과 제어장치가 소정의 기능을 수행할 수 있도록 하는 기능 프로그램이 함께 저장되어 있다. 플래쉬 메모리(12)에는 중앙처리장치(11)로부터 로 액티브의 칩 선택신호와 어드레스버스 및 데이터버스가 인가되어 칩 선택신호가 로가 될 때 그때의 에드레스버스상의 에드레스의 데이터가 데이터버스에 실려서 중앙처리장치(11)로 독취된다.
중앙처리장치(11)에서 출력되는 칩 선택신호는 트리 스테이트 버퍼(13)를 경유하여 플래쉬 메모리(12)로 인가된다. 따라서 트리 스테이트 버퍼(13)가 액티브 상태가 되는 경우에는 중앙처리장치(11)의 칩 선택신호에 의하여 플래쉬 메모리(12)가 인에이블 되어 중앙처리장치(11)가 플래쉬 메모리(12)를 억세스하여 플래쉬 메모리(12)의 데이터가 독취되어 중앙처리장치(11)로 인가되나, 트리 스테이트 버퍼(13)가 액티브하게 되지 않는 경우에는 중앙처리장치(11)의 칩 선택신호에 의하여 플래쉬 메모리(12)가 인에이블 되지 않으므로 중앙처리장치(11)가 플래쉬 메모리(12)를 억세스하지 못하여 플래쉬 메모리(12)의 데이터는 중앙처리장치(11)로 인가되지 않으므로 트리 스테이트 버퍼(13)는 중앙처리장치(11)에서 플래쉬 메모리(12)로 인가되는 칩 선택신호를 단속하는 역할을 한다.
본 발명에 따른 플래쉬 메모리를 사용하는 제어장치는 생산시 지그를 사용할 수 있도록 하기 위하여 제1접속부(15)가 설치되며, 중앙처리장치(11)의 어드레스버스와 데이터버스 및 중앙처리장치(11)에서 출력되는 플래쉬 메모리 선택신호를 이 제1접속부(15)에 인가하여 제1접속부(15)를 통하여 중앙처리장치(11)의 어드레스버스와 데이터버스 및 중앙처리장치(11)에서 출력되는 플래쉬 메모리 선택신호가 이 제1접속부(15)를 통하여 지그장치에 인가되도록 한다. 또한 이 제1접속부(15)는 지그장치로부터 지그장치 접속신호를 인가받아 제어장치로 전달하는 역할을 한다.
트리 스테이트 버퍼(13)는 저항을 통하여 풀 업 되도록 하여 지그장치가 접속되지 않으면 트리 스테이트 버퍼(13)는 저항을 통하여 풀 업되어 트리 스테이트 버퍼(13)가 액티브상태가 되도록 제어하고, 또한 지그장치로부터 제1접속부(15)를 통하여 전달된 지그장치 접속신호가 트리 스테이트 버퍼(13)에 인가되도록 하여 지그장치가 접속되면 트리 스테이트 버퍼(13)는 제1접속부(15)를 통하여 인가된 지그장치 접속신호에 의하여 풀 다운되어 트리 스테이트 버퍼(13)는 인 액티브상태가 되도록 제어한다.
지그장치가 접속되면 트리 스테이트 버퍼(13)는 인액티브상태가 되므로 중앙처리장치(11)가 플래쉬 메모리(12)를 억세스하여 데이터를 독취할 수 없으므로 접속된 지그장치에서 다른 선택신호가 공급되어 플래쉬 메모리(12)의 칩 선택단자에 인가되어 플래쉬 메모리(12)가 억세스될 수 있도록 한다.
도 2는 본 발명에 따른 플래쉬 메모리를 사용하는 제어장치의 생산지그장치의 실시예의 구성도로서, 여기에서 도시한 바와 같이 플래쉬 메모리를 사용하는 제어장치의 생산지그장치는 먼저 파워 인가시에 제어장치를 초기화하는 부팅 프로그램과 제어장치가 소정의 기능을 수행할 수 있도록 하는 기능 프로그램 및 제어장치를 테스트하는 테스트 프로그램이 함께 저장되어 있는 지그 메모리(21)를 포함하고 있다.
또한 생산지그장치를 제어장치에 접속할 수 있는 제2접속부(22)가 설치되어 있다. 제어장치를 제2접속부(22)를 통하여 접속하면 제어장치로부터 데이터버스와 어드레스버스 및 플래쉬 메모리 선택신호가 인가되어 어드레스버스와 데이터버스는 지그 메모리(21)로 공급되고, 어드레스버스 중에서 최상위 어드레스 비트와 플래쉬 메모리 선택신호는 디코딩을 위하여 제1디코딩부(23)와 제2디코딩부(24)로 공급된다.
제1디코딩부(23)는 제2접속부(22)를 통하여 인가된 어드레스버스중 최상위 비트와 플래쉬 메모리 선택신호를 오아 게이트에 인가하여 두 신호의 오아링된 값을 지그 메모리(21)를 선택하는 제1선택신호로서 지그 메모리(21)에 출력하여 제어장치에서 지그 메모리(21)를 억세스할 수 있도록 한다. 제2디코딩부(24)는 제2접속부(22)를 통하여 인가된 어드레스버스중 최상위 비트를 반전한 신호와 플래쉬 메모리 선택신호를 오아 게이트에 인가하여 두 신호의 오아링된 값을 제어장치의 플래쉬 메모리(12)를 선택하는 제2선택신호로서 플래쉬 메모리(12)에 출력하여 제어장치에서 플래쉬 메모리(12)를 억세스할 수 있도록 한다.
제2접속부(22)를 통하여 제어장치에 접속신호를 출력하는 접속신호발생부(25)는 제2접속부(22)에 제어장치가 접속되면 그라운드 신호를 발생하여 이 신호가 제어장치의 제어부(14)에 인가되어 트리 스테이트 버퍼(13)가 인액티브 상태가 되도록 한다.
이하, 본 발명에 다른 실시예의 작용을 보다 상세하게 설명하고자 한다.
도 3은 플래쉬 메모리(12)를 사용하는 제어장치와 생산지그장치가 접속하는 모양을 도시한 것으로 제어장치의 제1접속부(15)는 홀을 만들어 두고 이 홀에 어드레스버스와 데이터버스 및 콘트롤버스의 패턴이 연결되도록 한다. 생산지그장치의 제2접속부(22)는 핀을 설치하여 이 핀이 제어장치의 제1접속부(15)는 홀에 대응하여 접속될 수 있도록 한다.
먼저 제어장치의 제1접속부(15)의 홀에 생산지그장치의 제2접속부(22)의 핀을 접속하여 파워를 인가하면 회로적으로 제2접속부(22)를 통하여 인가되는 접속신호발생부(25)의 그라운드 신호가 트리 스테이트 버퍼(13)가 인액티브 상태가 되도록 하여 중앙처리장치(11)는 플래쉬 메모리(12)를 억세스하지 못하고, 대신에 지그장치의 제1디코딩부(23)에서 지그 메모리(21) 선택신호를 발생하여 중앙처리장치(11)는 지그장치의 지그 메모리(21)를 억세스하게 된다. 이때 제어장치의 플래쉬 메모리(12)와 생산지그장치의 지그 메모리(21)와의 사이에서 데이터의 충돌은 일어나지 않는다.
본 발명의 실시예에서 생산지그장치의 제1디코딩부(23)는 최상위 어드레스 비트로서 A20과 플래쉬 메모리 선택신호를 사용하고 있으므로 지그 메모리(21)의 영역은 플래쉬 메모리(12)의 영역중 00000H-FFFFFH의 영역이 되며 이영역에 부팅 프로그램과 테스트 프로그램 및 기능 프로그램이 미리 저장되어 있어 이 프로그램이 동작하여 제어장치를 테스트를 하게 되고 부팅 프로그램과 기능 프로그램을 라이트할 수도 있다. 부팅 프로그램과 기능 프로그램을 제어장치의 플래쉬 메모리(12)에 써 넣을 때 디코딩을 해 주어야 하는데 제2디코딩부(24)에서 최상위 어드레스 비트인 A20을 반전한 신호와 플래쉬 메모리 선택신호를 사용하고 있으므로 플래쉬 메모리(12)의 영역은 100000H-1FFFFFH의 영역이 되며 따라서 지그 메모리(21)의 테스트 프로그램에 의하여 지그 메모리(21)에 저장되어 있는 제어장치의 부팅 프로그램과 기능 프로그램이 100000H-1FFFFFH의 영역으로 디코딩되는 플래쉬 메모리(12)에 라이트된다.
제어장치의 제1접속부(15)의 홀에 생산지그장치의 제2접속부(22)의 핀을 제거하고 파워를 인가하면 플래쉬 메모리(12)가 선택되고 생산지그장치에 의하여 플래쉬 메모리(12)에 라이트된 프로그램이 동작하여 제어장치가 부팅되며 소정의 기능을 수행하게 된다. 그리고 기능프로그램의 업 버전이 필요한 경우에는 제어장치 자체에서 기능 프로그램을 전기적으로 지우고 유무선 통신에 의하여 업 버전된 기능 프로그램을 다운로드하여 플래쉬 메모리(12)에 라이트할 수도 있다.
이와 같이, 본 발명은 플래쉬 메모리를 사용하여 제어장치를 구현함으로써, 부트 롬을 따로 달아 줄 필요가 없어 비용을 줄일 수가 있고, 또한 생산지그장치를 사용함으로서 테스트 프로그램과 메인 프로그램을 한 세트마다 다운로드할 필요가 없어 시간을 절약할 수 있는 효과가 있다.

Claims (7)

  1. 중앙처리장치와 플래쉬 메모리를 포함하여 구성되며 플래쉬 메모리에 부팅 프로그램과 그 밖의 기능 프로그램이 함께 저장되는 플래쉬 메모리를 사용하는 제어장치에 있어서, 상기중앙처리장치가 상기 플래쉬 메모리를 억세스하기 위하여 출력하는 플래쉬 메모리 선택신호를 단속하여 상기 플래쉬 메모리에 인가하는 단속수단과, 지그장치를 접속하여 상기 중앙처리장치의 데이터버스와 어드레스버스 및 플래쉬 메모리 선택신호를 상기 지그장치에 인가하는 제1접속수단과, 상기 제1접속수단에 접속된 상기 지그장치로부터 접속신호를 인가받아 상기 단속수단을 제어하는 제어수단을 포함하여 구성되어, 상기 플래쉬 메모리가 상기 접속수단에 접속된 지그장치에서 인가되는 선택신호에 의하여 억세스되는 것을 특징으로 하는 플래쉬 메모리를 사용하는 제어장치.
  2. 제1항에 있어서 상기 단속수단은, 트리 스테이트 버퍼로 구성되는 것을 특징으로 하는 플래쉬 메모리를 사용하는 제어장치.
  3. 제1항에 있어서 상기 제어수단은, 상기 단속수단이 저항을 통하여 풀 업되도록 하며 상기 접속수단에 지그장치가 접속되면 풀 다운되도록 제어하는 것을 특징으로 하는 플래쉬 메모리를 사용하는 제어장치.
  4. 제어장치를 부팅하는 부팅 프로그램과 상기 제어장치가 소정의 기능을 하도록 하는 메인 프로그램 및 상기 제어장치를 테스트하는 테스트 프로그램이 함께 저장되어 있는 지그 메모리를 포함하여 구성되는 플래쉬 메모리를 사용하는 제어장치의 생산지그장치에 있어서, 상기 제어장치를 접속하여 상기 제어장치의 데이터버스와 어드레스버스 및 플래쉬 메모리 선택신호를 전달하는 제2접속수단과, 상기 제2접속수단을 통하여 인가된 어드레스버스와 플래쉬 메모리 선택신호를 디코딩하여 상기 지구 메모리를 선택하는 제2선택신호를 출력하는 제1디코딩수단과, 상기 제2접속수단을 통하여 인가된 어드레스버스와 플래쉬 메모리 선택신호를 디코딩하여 상기 제어장치의 플래쉬 메모리를 선택하는 제3선택신호를 출력하는 제2디코딩수단과, 상기 제2접속수단을 통하여 상기 제어장치에 접속신호를 출력하는 접속신호발생수단을 포함하여 구성되는 것을 특징으로 하는 플래쉬 메모리를 사용하는 제어장치.
  5. 제4항에 있어서 상기 접속신호발생수단은, 상기 제2접속수단에 상기 제어장치가 접속되면 그라운드 신호를 발생하는 것을 특징으로 하는 플래쉬 메모리를 사용하는 제어장치의 생산지그장치.
  6. 제4항에 있어서 제1디코딩수단은, 오아 게이트로 구성되는 것을 특징으로 하는 플래쉬 메모리를 사용하는 제어장치의 생산지그장치.
  7. 제4항에 있어서 제2디코딩수단은, 오아 게이트로 구성되는 것을 특징으로 하는 플래쉬 메모리를 사용하는 제어장치의 생산지그장치.
KR1019960057275A 1996-11-26 1996-11-26 플래쉬 메모리를 사용하는 제어장치와 그 생산지그장치 KR100206374B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960057275A KR100206374B1 (ko) 1996-11-26 1996-11-26 플래쉬 메모리를 사용하는 제어장치와 그 생산지그장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960057275A KR100206374B1 (ko) 1996-11-26 1996-11-26 플래쉬 메모리를 사용하는 제어장치와 그 생산지그장치

Publications (2)

Publication Number Publication Date
KR19980038378A KR19980038378A (ko) 1998-08-05
KR100206374B1 true KR100206374B1 (ko) 1999-07-01

Family

ID=19483505

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960057275A KR100206374B1 (ko) 1996-11-26 1996-11-26 플래쉬 메모리를 사용하는 제어장치와 그 생산지그장치

Country Status (1)

Country Link
KR (1) KR100206374B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100697153B1 (ko) * 2004-04-22 2007-03-20 산요덴키가부시키가이샤 제어 장치

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100697153B1 (ko) * 2004-04-22 2007-03-20 산요덴키가부시키가이샤 제어 장치

Also Published As

Publication number Publication date
KR19980038378A (ko) 1998-08-05

Similar Documents

Publication Publication Date Title
KR100198382B1 (ko) 멀티-부팅 기능을 갖는 컴퓨터 장치
KR19990041698A (ko) 고정된 플래시 롬의 데이터 갱신이 가능한 컴퓨터 시스템 및 그 제어 방법
US5784611A (en) Device and process for in-system programming electrically erasable and programmable non-volatile memory
JP2000065899A (ja) 半導体装置およびそのデータ書き換え方法
JP2001101017A (ja) 追加のハードウェア無しにpcカード上のfpgaをプログラムする方法及びシステム
CN112925569A (zh) 一种固件数据处理方法、装置、设备及存储介质
KR0172001B1 (ko) 바이오스 메모리의 재프로그램 장치 및 그 방법
US6457137B1 (en) Method for configuring clock ratios in a microprocessor
KR100206374B1 (ko) 플래쉬 메모리를 사용하는 제어장치와 그 생산지그장치
US6584540B1 (en) Flash memory rewriting circuit for microcontroller
KR100223844B1 (ko) 옵션 자동 설정 회로
US5845114A (en) PC card initialization for microprocessor based devices
JP2001109629A (ja) Cpuのブート制御装置及びブート制御方法
WO2000025208A1 (en) Processor system with fail safe bios configuration
US6598176B1 (en) Apparatus for estimating microcontroller and method thereof
US6240377B1 (en) Integrated circuit with embedded reprogrammable EEPROM and emulation method to facilitate debugging
KR100256522B1 (ko) I/o 메모리 카드형 무선 선택 페이징 수신기 및 동작 방법
US7010680B2 (en) ROM writer has switching device for switching between external start-up ROM and data ROM to update control program in built-in writable ROM
KR20020022098A (ko) 반도체 집적 회로 및 그에 내장된 불휘발성 메모리로의기입 방법
JPH10283172A (ja) フラッシュromデータ書き換え方式
US20020004877A1 (en) Method and system for updating user memory in emulator systems
KR20000033437A (ko) 부트스트랩로더 기능 구현 장치
KR19980067233A (ko) 메모리 장치 및 그 기록방법
KR0158020B1 (ko) 유니버설 기능 에뮬레이션 시스템
JP2001318907A (ja) フラッシュメモリ内蔵マイクロコンピュータ

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20030401

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee