KR100205335B1 - 외부 동기 신호 자동 판별 회로 - Google Patents

외부 동기 신호 자동 판별 회로

Info

Publication number
KR100205335B1
KR100205335B1 KR1019960005050A KR19960005050A KR100205335B1 KR 100205335 B1 KR100205335 B1 KR 100205335B1 KR 1019960005050 A KR1019960005050 A KR 1019960005050A KR 19960005050 A KR19960005050 A KR 19960005050A KR 100205335 B1 KR100205335 B1 KR 100205335B1
Authority
KR
South Korea
Prior art keywords
signal
signals
output
synchronization signal
ntsc
Prior art date
Application number
KR1019960005050A
Other languages
English (en)
Other versions
KR970064277A (ko
Inventor
문동훈
Original Assignee
이해규
삼성항공산업주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이해규, 삼성항공산업주식회사 filed Critical 이해규
Priority to KR1019960005050A priority Critical patent/KR100205335B1/ko
Publication of KR970064277A publication Critical patent/KR970064277A/ko
Application granted granted Critical
Publication of KR100205335B1 publication Critical patent/KR100205335B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/44Colour synchronisation
    • H04N9/455Generation of colour burst signals; Insertion of colour burst signals in colour picture signals or separation of colour burst signals from colour picture signals
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/20Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Processing Of Color Television Signals (AREA)
  • Color Television Systems (AREA)

Abstract

본 발명은 외부 동기 신호 자동 판별 회로에 관한 것으로, 외부 동기 신호를 입력받아, 자동으로 NTSC 시스템 동기 주파수를 판별하여 내부 시스템을 외부 시스템에 일치시킬 수 있도록 하기 위한 NTSC 판별부와, 상기 외부 동기 신호를 동일하게 입력받아, 자동으로 PAL 시스템 동기 주파수를 판별하여 내부 시스템을 외부 시스템에 일치시킬 수 있도록 하기 위한 PAL 판별부를 포함하여 구성되었으며, NTSC 및 PAL용 BPF와 파크 검출기를 이용하여 자동으로 외부 동기 신호를 판별해서 내부 시스템을 선택하도록 하기 위한 외부 동기 신호 자동 판별 회로에 관한 것이다.

Description

외부 동기 신호 자동 판별 회로
제 1도는 본 발명의 실시예에 따른 외부 동기 신호 자동 판별 회로의 구성도이다.
본 발명은 외부 동기 신호 자동 판별 회로에 관한 것으로, 더 상세히 말하자면 외부 동기형 멀티 CCD(Charge Coupled Device) 카메라에서 외부로부터 입력되는 동기 신호를 자동으로 판별하여 내부 시스템을 이에 맞게 선택할 수 있도록 하기 위한 외부 동기 신호 자동 판별 회로에 관한 것이다.
종래의 외부 동기형 멀티 CCD 카메라에서, NTSC(National Television System Committee)형 또는 PAL(Phase Alternating by Line system)형의 내부 시스템 선택을 위해서는, 외부로부터 입력되는 동기 신호를 스위치 등으로 체크한 후 입력된 외부 동기 신호에 맞게 기계적인 스위치를 사용하여 시스템을 선택하는 불편함이 있다.
더욱이, 외부로부터 입력되는 동기 신호를 체크하기 위한 사전 지식이 없으면 기계적인 스위치 조작도 할 수 없게 되는 문제점이 있다.
따라서 본 발명의 목적은 상기와 같은 종래의 문제점을 해결하기 위한 것으로서, 대역 통과 필터(Band Pass Filter; 이하 BPF)와 피크 검출기(Peak Detector)를 이용하여 자동으로 외부 동기 신호를 판별해서 내부 시스템을 선택하도록 하기 위한 외부 동기 신호 자동 판별 회로를 제공하는 데에 있다.
상기의 목적을 달성하기 위한 본 발명의 구성은, 외부 동기 신호를 입력받아, 대역 통과 필터링과 피크 검출 과정을 통해 자동으로 NTSC 시스템 동기 주파수를 판별하여 내부 시스템을 외부 시스템에 일치시킬 수 있도록 하기 위한 NTSC 판별부와; 상기 외부 동기 신호를 동일하게 입력받아, 대역 통과 필터링과 피크 검출 과정을 통해 자동으로 PAL 시스템 동기 주파수를 판별하여 내부 시스템을 외부 시스템에 일치시킬 수 있도록 하기 위한 PAL 판별부를 포함하여 이루어져 있다.
상기 NTSC 판별부의 구성은, 외부 동기 신호를 입력받아, NTSC 시스템의 버스트 주파수 대역의 신호만을 통과시키는 대역 통과 필터(이하 BPF)와; 상기 BPF로부터 출력되는 신호를 입력으로 받아, 상기 NTSC 시스템의 경우에 동작하는 제1 버퍼와; 상기 제1 버퍼의 출력신호를 입력받아, 시정수 설정수단에 의해 설정된 시정수에 따라 주파수 신호를 발생시키는 멀티-바이브레이터와; 상기 제1 버퍼의 출력 신호와 상기 멀티-바이브레이터의 출력 신호의 논리곱된 신호를 입력받아, 입력된 신호의 시간적 피크값을 검출하는 피크 검출기와; 상기 피크 검출기로부터 출력되는 신호를 입력으로 받아, NTSC 시스템인 경우는 '하이' 신호를, PAL 시스템인 경우는 '로우' 신호를 출력하는 제2 버퍼를 포함하여 이루어져 있다.
상기 PAL 판별부의 구성은, 상기 외부 동기 신호를 입력받아, PAL 시스템의 버스트 주파수 대역의 신호만을 통과시키는 BPF와; 상기 BPF로부터 출력되는 신호를 입력으로 받아, 상기 PAL 시스템의 경우에 동작하는 제1 버퍼와; 상기 제1 버퍼의 출력신호를 입력받아, 시정수 설정수단에 의해 설정된 시정수에 따라 주파수 신호를 발생시키는 멀티-바이브레이터와; 상기 제1 버퍼의 출력 신호와 상기 멀티-바이브레이터의 출력 신호의 논리곱된 신호를 입력받아, 입력된 신호의 시간적 피크값을 검출하는 피크 검출기와; 상기 피크 검출기로부터 출력되는 신호를 입력으로 받아, PAL 시스템인 경우는 '하이' 신호를, NTSC 시스템인 경우는 '로우' 신호를 출력하는 제2 버퍼를 포함하여 이루어져 있다.
이하, 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 본 발명을 용이하게 실시할 수 있을 정도로 상세히 설명하기 위해 본 발명의 가장 바람직한 실시예를 첨부된 도면을 참조로 설명하기로 한다.
제1도는 본 발명의 실시예에 따른 외부 동기 신호 자동 판별 회로의 구성도이다.
제1도에 도시되어 있듯이, 본 발명의 실시예에 따른 외부 동기 신호 자동 판별 회로의 구성은, 외부 동기 신호(CVBS)를 입력받아, NTSC 시스템의 버스트 주파수(3.58MHz) 대역의 신호만을 통과시키는 BPF(100)와; 상기 BPF(100)로부터 출력되는 신호를 베이스 단자 입력으로 받아, 상기 NTSC 시스템의 경우에 동작하는 트랜지스터(Q1)와; 상기 트랜지스터(Q1)의 컬렉터 단자 신호를 단자(-T)로 입력받아, 시정수 설정수단(R5,C2)에 의해 설정된 시정수에 따라 주파수 신호를 발생시키는 멀티-바이브레이터(200)와; 상기 트랜지스터(Q1)의 컬렉터 단자 신호와 상기 멀티-바이브레이터(200)의 출력 단자(Q) 신호를 논리곱하는 AND 게이트(U1)와, 상기 AND 게이트(U1)의 출력 신호를 입력받아, 신호의 시간적 피크값을 검출하는 피크 검출기(300)와; 상기 피크 검출기(300)로부터 출력되는 신호를 베이스 단자 입력으로 받아, NTSC 시스템인 경우는 '하이' 신호를, PAL 시스템인 경우는 '로우' 신호를 출력하는 트랜지스터(Q2)와; 상기 외부 동기 신호(CVBS)를 입력받아, PAL 시스템의 버스트 주파수(4.43MHz) 대역의 신호만을 통과시키는 BPF(400)와; 상기 BPF(400)로부터 출력되는 신호를 베이스 단자 입력으로 받아, 상기 PAL 시스템의 경우에 동작하는 트랜지스터(Q1')와; 상기 트랜지스터(Q1')의 컬렉터 단자 신호를 단자(-T)로 입력받아, 시정수 설정수단(R5',C2')에 의해 설정된 시정수에 따라 주파수 신호를 발생시키는 멀티-바이브레이터(500)와; 상기 트랜지스터(Q1')의 컬렉터 단자 신호와 상기 멀티-바이브레이터(500)의 출력 단자(Q) 신호를 논리곱하는 AND 게이트(U1')와, 상기 AND 게이트(U1')의 출력 신호를 입력받아, 신호의 시간적 피크값을 검출하는 피크 검출기(600)와; 상기 피크 검출기(600)로부터 출력되는 신호를 베이스 단자 입력으로 받아, PAL 시스템인 경우는 '하이' 신호를, NTSC 시스템인 경우는 '로우' 신호를 출력하는 트랜지스터(Q2')로 이루어져 있다.
상기 트랜지스터(Q1)의 베이스 단자에 바이어스(Bias)를 걸기 위한 바이어스 저항(R1,R2)이 전원단과 상기 베이스 단자 및 접지단 사이에 연결되어 있고, 상기 트랜지스터(Q1)의 에미터 단자에는 고주파 보상용 커패시터(C1)가 연결되어 있으며, 상기 트랜지스터(Q2)의 에미터 단자와 접지단 사이에는 저항(R8)이 연결되어 있다.
또, 상기 트랜지스터(Q1')의 베이스 단자에 바이어스(Bias)를 걸기 위한 바이어스 저항(R1',R2')이 전원단과 상기 베이스 단자 및 접지단 사이에 연결되어 있고, 상기 트랜지스터(Q1')의 에미터 단자에는 고주파 보상용 커패시터(C1')가 연결되어 있으며, 상기 트랜지스터(Q2')의 에미터 단자와 접지단 사이에는 저항(R8')이 연결되어 있다.
상기 트랜지스터(Q1,Q2,Q1',Q2')는 npn형 바이폴라(Bipolar) 트랜지스터로 이루어져 있다.
상기와 같이 이루어져 있는 본 발명의 실시예에 따른 외부 동기 신호 자동 판별 회로의 구동작은 다음과 같다.
본 발명의 실시예에 따른 외부 동기 신호 자동 판별 회로는, 3.58MHz 용 BPF(100)와 4.43MHz용 BPF(400) 및 피크 검출기(300,600)를 이용하여 자동으로 외부 동기 신호를 판별해서 내부 시스템을 선택하도록 하기 위한 것이다.
먼저, NTSC 시스템의 동기 신호가 입력된 경우에는 다음과 같이 동작한다.
3.58MHz용 BPF(100)를 통과한 정현파는 트랜지스터(Q1)를 통해 증폭되어 멀티-바이브레이터(200)의 입력 단자(-T)로 입력된다. 그리고 상기 멀티-바이브레이터(200)의 출력 단자(Q)로부터 출력되는 신호는 상기 트랜지스터(Q1)를 통해 증폭된 신호화 논리곱된 후 피크 검출기(300)로 입력되면 상기 피크 검출기(300)는 '하이' 신호를 출력하게 된다.
상기 피크 검출기(300)로부터 출력되는 신호를 베이스 단자 입력으로 받는 트랜지스터(Q2)는 에미터 폴로워(Emitter Follower)로 동작하여 NTSC 시스템일 경우는 '하이' 신호를, PAL 시스템인 경우는 '로우' 신호를 출력한다.
다음에, PAL 시스템의 동기 신호가 입력된 경우에는 다음과 같다.
4.43MHz용 BPF(400)를 통과한 정현파는 트랜지스터(Q1')를 통해 증폭되어 멀티-바이브레이터(500)의 입력 단자(-T)로 입력된다. 그리고 상기 멀티-바이브레이터(500)의 출력 단자(Q)로부터 출력되는 신호는 상기 트랜지스터(Q1')를 통해 증폭된 신호와 논리곱된 후 피크 검출기(600)로 입력되면 상기 피크 검출기(600)는 '하이' 신호를 출력하게 된다.
상기 피크 검출기(600)로부터 출력되는 신호를 베이스 단자 입력으로 받는 트랜지스터(Q2')는 상기 트랜지스터(Q2)와 같이 에미터 폴로워로 동작하여 PAL 시스템일 경우는 '하이' 신호를, NTSC 시스템인 경우는 '로우' 신호를 출력한다.
결국, NTSC 시스템 동기 신호 입력시는 3.58MHz용 BPF(100)와 피크 검출기(300)를 거쳐 나온 신호를 이용하여 멀티 CCD 카메라의 NTSC 시스템을 제어할 수 있게 된다.
또, PAL 시스템 동기 신호 입력시는 4.43MHz용 BPF(400)와 피크 검출기(600)를 거쳐 나온 신호를 이용하여 멀티 CCD 카메라의 PAL 시스템을 제어할 수 있게 된다.
따라서, 상기와 같이 동작하는 본 발명의 실시예에 따른 외부 동기 신호 자동 판별 회로의 효과는, 외부 동기형 멀티 CCD 카메라에서 외부로부터 입력되는 동기 신호를 자동으로 판별하여 내부 시스템을 이에 맞게 선택할 수 있도록 한 것이다.

Claims (6)

  1. 외부 동기 신호가 입력되어, NTSC 시스템의 버스트 주파수 대역의 신호만을 통과시키는 제1 BPF와; 외부 동기 신호가 입력되어, PAL 시스템의 주파수 대역의 신호만을 통과시키는 제2 BPF와; 제1 및 제2 BPF로부터 출력되는 신호를 각각 입력으로 하여 증폭하는 제1 및 제2 버퍼와; 제1 및 제2 버퍼의 출력신호를 입력받아, 제1 및 제2 버퍼로부터 인가되는 신호 상태에 따라 시정수 설정수단에 의해 설정된 시정수에 의해 주파수 신호를 각각 발생시키는 제1 및 제2 멀티-바이브레이터와; 상기 제1 및 제2 버퍼의 출력 신호와 제1 및 제2 멀티-바이브레이터의 출력 신호의 논리곱된 신호를 입력받아, 입력된 신호의 시간적 피크값을 검출하는 제1 및 제2 피크 검출기와; 제1 및 제2 피크 검출기로부터 출력되는 신호를 입력으로 받아, NTSC 및 PAL 시스템의 경우에 따라 각각 설정된 상태의 신호를 출력하여, 외부 동기 신호의 상태가 NTSC 또는 PAL 시스템 상태인지를 판단할 수 있도록 하는 제3 및 제4 버퍼를 포함하여 이루어져 있는 것을 특징으로 하는 외부 동기 신호 자동 판별 회로.
  2. 제1항에 있어서, 상기 제1 및 제2 버퍼는, 상기 제1 및 제2 BPF로부터 출력되는 신호를 베이스 단자 입력으로 받아, 상기 NTSC 또는 PAL 시스템의 경우에 동작하는 npn형 트랜지스터로 이루어져 있는 것을 특징으로 하는 외부 동기 신호 자동 판별 회로.
  3. 제2항에 있어서, 상기 트랜지스터의 에미터 단자에는 고주파 보상용 커패시터가 장착되어 있는 것을 특징으로 하는 외부 동기 신호 자동 판별 회로.
  4. 제2항에 있어서, 상기 트랜지스터의 베이스 단자에 바이어스(Bias)를 걸기 위한 바이어스 저항이 전원단과 상기 베이스 단자 및 접지단 사이에 연결되어 있는 것을 특징으로 하는 외부 동기 신호 자동 판별 회로.
  5. 제1항에 있어서, 상기 제3 및 제4 버퍼는, 상기 제1 및 제2 피크 검출기로부터 출력되는 신호를 베이스 단자 입력으로 받는 npn형 트랜지스터로 이루어져 있는 것을 특징으로 하는 외부 동기 신호 자동 판별 회로.
  6. 제5항에 있어서, 상기 npn형 트랜지스터는 에미터 폴로워(Emitter Follower)로 동작하는 것을 특징으로 하는 외부 동기 신호 자동 판별 회로.
KR1019960005050A 1996-02-28 1996-02-28 외부 동기 신호 자동 판별 회로 KR100205335B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960005050A KR100205335B1 (ko) 1996-02-28 1996-02-28 외부 동기 신호 자동 판별 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960005050A KR100205335B1 (ko) 1996-02-28 1996-02-28 외부 동기 신호 자동 판별 회로

Publications (2)

Publication Number Publication Date
KR970064277A KR970064277A (ko) 1997-09-12
KR100205335B1 true KR100205335B1 (ko) 1999-07-01

Family

ID=19452044

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960005050A KR100205335B1 (ko) 1996-02-28 1996-02-28 외부 동기 신호 자동 판별 회로

Country Status (1)

Country Link
KR (1) KR100205335B1 (ko)

Also Published As

Publication number Publication date
KR970064277A (ko) 1997-09-12

Similar Documents

Publication Publication Date Title
US3740456A (en) Electronic signal processing circuit
US4414563A (en) Television receiver circuit arrangement for identifying the standard
MY111094A (en) Three-dimensional motion detector
US4942472A (en) Detection circuit for a video tape recorder signal
US3794754A (en) Pal-type color signal processing apparatus
KR100205335B1 (ko) 외부 동기 신호 자동 판별 회로
US4496978A (en) Noise detecting circuit and television receiver employing the same
JP2591574B2 (ja) 放送方式自動選択装置
US4015287A (en) Color television receiver including a chrominance subcarrier regenerator
CA2036475C (en) Time difference correction circuit for brightness and chrominance signals
US5287170A (en) Broadcasting signal detecting circuit for SECAM and PAL signal formats
KR0113213Y1 (ko) 브이씨알의 엔티에스씨 자동기록장치
KR940002984Y1 (ko) 영상신호처리 자동 검파회로
KR930000142Y1 (ko) S-vhs, vhs 자동 절환회로
KR0137429Y1 (ko) 입력영상 자동판별회로
KR940004381Y1 (ko) 방송방식 자동판별회로
KR960002557Y1 (ko) 팔(pal), 세캄(secam) 및 메세캄(mesecam) 신호 자동절환회로
KR940011032B1 (ko) 자동 선국 구동장치
KR960012593B1 (ko) 방송방식별 신호의 색채복조 자동절환회로.
KR970004924Y1 (ko) 방송방식 자동 전환회로
KR920006949B1 (ko) 동기신호 분리회로
KR0170737B1 (ko) 비디오 뮤트시에 복합 동기 신호 출력회로
KR950007555A (ko) 텔레비젼방송 방식판별장치
KR910005364Y1 (ko) 휘도신호 분리회로
KR920000762Y1 (ko) A/v모우드시 a/v신호 우선회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090401

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee