KR100195069B1 - 고속 중형 컴퓨터에서 입출력버스 접속장치 - Google Patents

고속 중형 컴퓨터에서 입출력버스 접속장치 Download PDF

Info

Publication number
KR100195069B1
KR100195069B1 KR1019960073833A KR19960073833A KR100195069B1 KR 100195069 B1 KR100195069 B1 KR 100195069B1 KR 1019960073833 A KR1019960073833 A KR 1019960073833A KR 19960073833 A KR19960073833 A KR 19960073833A KR 100195069 B1 KR100195069 B1 KR 100195069B1
Authority
KR
South Korea
Prior art keywords
input
bus
output
backplane
signal line
Prior art date
Application number
KR1019960073833A
Other languages
English (en)
Other versions
KR19980054667A (ko
Inventor
배수일
Original Assignee
유기범
대우통신주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 유기범, 대우통신주식회사 filed Critical 유기범
Priority to KR1019960073833A priority Critical patent/KR100195069B1/ko
Publication of KR19980054667A publication Critical patent/KR19980054667A/ko
Application granted granted Critical
Publication of KR100195069B1 publication Critical patent/KR100195069B1/ko

Links

Landscapes

  • Bus Control (AREA)

Abstract

본 발명은 시험 컨텍터가 구비되고 종단저항이 부가되어 신호선을 안정되게 접속함과 아울러 입출력 버스 시험을 용이하게 하는 입출력버스 접속장치에 관한 것이다.
이러한 본 발명의 접속장치는 상기 마이크로 스트립 케이블을 접속하기 위한 마이크로 스트립 컨넥터(41a,41b)와; 상기 마이크로 스트립 선로를 통해 연결되는 시스템측 신호선을 종단시키기 위한 종단저항수단(42); 상기 종단저항수단을 통해 시스템측 신호선과 입출력측 신호선을 접속하기 위한 인덕터/커패시터(L/C)부(43); 상기 인덕터 커패시터부(43)를 통해 연결되는 신호선들의 시험을 위한 접속을 제공하는 시험 컨넥터(44a,44b); 및 상기 시스템측 신호선을 상기 입출력 백플레인에 접속하기 위한 입출력 버스 컨넥터(45)로 구성된다.
따라서 로직 어네라이져 등과 같은 시험장치를 시험 컨넥터에 바로 접속하여 한꺼번에 다수의 신호선들을 시험할 수 있으므로 시험시간이 절약되는 효과가 있다.

Description

고속 중형 컴퓨터에서 입출력버스 접속장치
본 발명은 고속 중형 컴퓨터에서 시스템상의 버스와 입출력 버스를 연결하는 접속장치에 관한 것으로, 특히 시험 컨텍터가 구비되고 종단저항이 부가되어 신호선을 안정되게 접속함과 아울러 입출력 버스 시험을 용이하게 하는 입출력버스 접속장치에 관한 것이다.
일반적으로 중대형 컴퓨터시스템은 처리능력을 향상시키기 위하여 다수의 프로세서를 채택한 멀티 프로세서 시스템으로 구현되는데, 멀티 프로세서 시스템은 공통의 시스템 버스에 다수개의 프로세서 보드와, 메모리 보드, 입출력 보드가 연결되어 데이타를 교환하도록 구성되어 있다.
즉, 멀티 프로세서 시스템은 시스템보드들간의 정보전달의 통로가 되는 시스템버스와 외부의 입출력 디바이스를 연결하기 위한 입출력버스가 분리되어 있고, 각 버스는 전용버스 혹은 표준버스로 되어 있다.
예컨대, 주전산기 3시스템은 도 1에 도시된 바와 같이 시스템 버스로서 전용버스인 HIFI+ 버스가 채용되었고, 입출력 버스로서는 산업체의 표준버스인 SCSI버스와 VME버스를 지원하고 있다.
이와 같이 시스템 버스와 입출력 버스가 구분된 경우에 양 버스를 연결해주기 위한 신호접속 수단이 요구되는데, 종래에는 HIFI+버스와 VME버스를 연결하기 위하여 도 2에 도시된 바와 같이, 입출력보드(IOP)에서 HIFI+ 백플레인 버스의 신호선들을 케이블을 이용하여 바로 VME버스의 신호선에 연결하였다.
따라서 이 신호선들을 시험하기 위해서 종래에는 각 신호선을 오실로스코프로 연결하여 일일이 체크하였기 때문에 시험이 복잡하고, 시스템측의 신호선과 분리가 불완전하여 신호특성이 불안해지는 문제점이 있다.
이에 본 발명은 상기와 같은 문제점을 해소하기 위하여 시스템측의 버스와 입출력버스를 연결함에 있어서 시험이 용이하도록 시험 컨넥터가 PCB상에 부착된 입출력 버스 접속장치를 제공하는데 그 목적이 있다.
상기와 같은 목적을 달성하기 위하여 본 발명의 장치는, 시스템버스를 지원하는 보드들이 시스템 백플레인에 실장되고 입출력버스를 지원하는 보드들이 입출력 백플레인에 실장되며, 상기 시스템 백플레인과 입출력 백플레인을 시스템 백플레인에 실장되는 입출력보드를 통해 접속하되 상기 시스템 백플레인과 입출력 백플레인을 마이크로 스트립 케이블을 통해 연결하도록 된 컴퓨터시스템에 있어서, 상기 마이크로 스트립 케이블을 접속하기 위한 마이크로 스트립 컨넥터와; 상기 마이크로 스트립선로를 통해 연결되는 시스템측 신호선을 종단시키기 위한 종단저항수단; 상기 종단저항을 통해 시스템측신호선과 입출력측 신호선을 접속하기 위한 인덕터/커패시터부; 상기 인덕터 커패시터부를 통해 연결되는 신호선들의 시험을 위한 접속을 제공하는 시험 컨넥터; 및 상기 시스템측 신호선을 입출력 백플레인에 접속하기 위한 입출력 버스 컨넥터로 구성된 것을 특징으로 한다.
도 1은 본 발명이 적용되는 주전산기 3의 개략 구성을 도시한 구성도,
도 2는 도 1에 도시된 입출력보드에서 SCSI버스와 VME버스가 접속되는 것을 도시한 개략도,
도 3은 도 2에 도시된 시스템버스와 VME버스간의 접속을 설명하기 위하여 도시한 도면,
도 4는 본 발명에 따라 시스템버스와 VME버스를 접속하는 장치를 도시한 블록도,
도 5는 도 4에 도시된 L/C부에서 하나의 신호선의 회로도이다.
*도면의 주요부분에 대한 부호의 설명
10: HIFI+버스12: 프로세서보드(MPU)
14: 메모리보드(MEM)16: 입출력보드(IOP)
18: SCSI버스19: VME버스
20: HIFI+버스 백플레인22a,b: 마이크로 스트립 케이블
24: VME 백플레인17: I/O 확장보드
23: SCSI케이블40: PCB
41a,41b: 마이크로 스트립 컨넥터42: 종단저항부
43: L/C부44a,44b:시험 컨텍터부
45: VME버스 컨넥터부
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시예를 자세히 설명하기로 한다.
먼저, 본 발명이 적용되기에 적합한 주전산기 3 시스템은 도 1에 도시된 바와 같이, 시스템 버스(10)에 연결된 다수의 프로세서보드(MPU:12)와 공통의 메모리보드(MEM:14), 입출력보드(IOP:16)로 구성되고, 입출력보드(IOP:16)는 SCSI버스(18)와 VME버스(19)를 지원하도록 되어 있다.
그리고 도면에는 도시되지 않았으나 입출력 디바이스들은 입출력보드(16)에 입출력 버스( 예컨대, SCSI버스 혹은 VME버스)를 통해 접속된다.
이때, 주전산기 3의 시스템 버스(10)는 정보전달의 통로가 되는 백플레인 버스로서 주전산기 II의 시스템 버스인 HiPi버스를 개량한 HiPi+버스이고, 프로세서보드(12)는 팬티엄 프로세서 및 캐쉬 메모리가 구비되며 운영체재 및 사용자의 프로그램을 수행하는 주 보드로서 공유 버스상에 10개의 보드까지 확장이 가능한 밀결합 다중 프로세서이고, 메모리 보드(14)는 운영체제 및 사용자의 프로그램 및 데이타를 저장하는 보드로서 16M 비트의 DRAM을 기반으로 256M의 기억용량을 보드당 가질 수 있고, 공유버스상에 최대 8장까지 실장할 수 있다.
또한, 입출력보드(16)는 디스크와 테이프등과 같은 대용량의 디바이스와 주기억장치 사이의 데이터 전송을 효율적으로 처리하기 위한 프로세싱과 통로역할을 담당하는 보드로서, 블록 입출력 디바이스의 제어를 위한 디바이스를 저장하기 위한 롬 및 로칼 램을 구비하며 전송데이타를 임시 저장하기 위한 대용량의 버퍼도 가지고 있다. 따라서 블록 입출력디바이스를 위한 복수개의 SCSI-2버스 인터페이스를 제공함과 아울러 콘솔, 터미날, 프린터등의 문자 입출력처리 디바이스와, LAN, WAN, ISDN등의 통신 디바이스 연결을 위하여 VME 버스 인터페이스를 제공한다. 여기서 VME 버스에 연결될 수 있는 문자입출력 및 통신 디바이스는 이더넷 제어기, FDDI 제어기, 터미날 제어기, X.25 제어기, ISDN 제어기등이다.
한편, 시스템버스와 입출력버스를 연결하기 위한 입출력보드(16)의 구성은 도 2에 도시된 바와 같이, 입출력보드(16)가 시스템 버스의 백플레인(20)상의 전면에 실장되고, 백플레인(20)상의 후면에 입출력 확장보드(17)가 장착되어 입출력버스의 접속을 위한 컨넥터를 제공한다. 따라서 SCSI버스의 디바이스들(26)은 SCSI 케이블(23)을 통해 데이지 체인 방식으로 입출력 확장보드(17)에 연결되며, VME버스는 VME백플레인(24)이 마이크로 스트립 케이블(22a,22b)을 통해 입출력확장보드(17)에 연결되게 된다.
즉, VME버스를 지원하는 입출력 디바이스들은 VME 백플레인상의 슬롯에 실장되고, VME 백플레인(24)은 도 3에 도시된 바와 같이, 시스템 버스의 백플레인(20)에 2개의 마이크로 스트립 케이블(22a,22b)을 통해 연결된다.
그런대 본 발명에서는 마이크로 스트립 케이블(22a,22b)을 통해 VME 백플레인(24)을 시스템 버스측에 연결함에 있어 도 4에 도시된 바와 같이, 별도의 PCB(40)상에 구현된 입출력버스 접속장치를 사용한다.
본 발명에 따른 입출력버스 접속장치는 도 4에 도시된 바와 같이, 2개의 마이크로 스트립 컨넥터(41a,41b)와, 종단저항부(42), 인덕터/커패시터(L/C)부, 2개의 시험 컨넥터(44a,44b), VME버스 컨넥터(45)로 구성되어 시스템측의 신호선을 종단시킴과 아울러 시험 컨넥터(44a,44b)를 항시적으로 제공하여 시험을 용이하게 한다.
도 4를 참조하면, 마이크로 스트립 컨넥터(41a,41b)에는 도 2 및 도 3에 도시된 바와 같이 마이크로 스트립 케이블(22a,22b)이 연결되어 시스템측의 신호선을 VME버스측과 연결시킨다. 그리고 종단저항부(42)는 시스템측의 신호선을 종단시켜 신호를 안정화시킨다.
이때 마이크로 스트립 케이블(22a)을 통해 연결되는 신호선 46은 어드레스선(A0∼A21)이고, 47은 데이터선(D19∼D31)이며, 48은 제어신호선(/IRQ1∼/IRQ7, AM4, /IACKOUT, /IACKIN, /IACK, /AS, /DTACK)이다.
또한 마이크로 스트립 케이블(22b)을 통해 연결되는 신호선 49는 어드레스선(A22∼A31)이고, 50은 데이터선(D0∼D18)이며, 51은 제어신호선(/BERR, /SYSRESET, /LWORD, AMS, /BBSY, /BCLR, /BG0IN∼/BG3IN, /BG0OUT∼/BG3OUT, /BR0∼/BR3, /SYSFAIL, /WRITE, /DS0, /DS1, SYSCLK)이다.
L/C부(43)는 도 5에 도시된 바와 같이, T회로망으로 연결된 인덕터(L1,L2)와 커패시터(C)가 각각의 신호선을 접속하여 시스템 버스측의 신호와 VME버스측의 신호를 안정되게 접속한다.
그리고 시험 컨넥터부(44a,44b)는 로직 어네라이져 등을 접속하기 용이하도록 50핀의 컨넥터 2개로 이루어져 한꺼번에 신호선들을 시험할 수 있게 한다. VME버스 컨넥터(45)는 96핀 DIN 컨넥터로 구현되어 입출력 접속장치를 VME 백플레인(24)에 연결한다.
이와 같이, 본 발명에 따른 입출력버스 접속장치는 VME버스 신호선을 체크하기 용이 하도록 시스템측의 신호선과 입출력측의 신호선이 분리되어 있어 양측의 신호를 안정화시킬 수 있고, 로직 어네라이져 등과 같은 시험장치를 시험 컨넥터에 바로 접속하여 한꺼번에 다수의 신호선들을 시험할 수 있으므로 시험시간이 절약되는 효과가 있다.

Claims (2)

  1. 시스템 버스를 지원하는 보드들이 시스템 백플레인에 실장되고 입출력 버스를 지원하는 보드들이 입출력 백플레인에 실장되며, 상기 시스템 백플레인과 입출력 백플레인을 시스템 백플레인에 실장되는 입출력보드를 통해 접속하되 상기 시스템 백플레인과 입출력 백플레인을 마이크로 스트립 케이블을 통해 연결하도록 된 컴퓨터시스템에 있어서,
    상기 마이크로 스트립 케이블을 접속하기 위한 마이크로 스트립 컨넥터(41a,41b)와;
    상기 마이크로 스트립 선로를 통해 연결되는 시스템측 신호선을 종단시키기 위한 종단저항수단(42);
    상기 종단저항수단을 통해 시스템측 신호선과 입출력측 신호선을 접속하기 위한 인덕터/커패시터(L/C)부(43);
    상기 인덕터 커패시터부(43)를 통해 연결되는 신호선들의 시험을 위한 접속을 제공하는 시험 컨넥터(44a,44b); 및
    상기 시스템측 신호선을 상기 입출력 백플레인에 접속하기 위한 입출력 버스 컨넥터(45)로 구성된 것을 특징으로 하는 컴퓨터의 입출력 버스 접속장치.
  2. 제1항에 있어서, 상기 입출력 버스가 VME버스인 것을 특징으로 하는 컴퓨터의 입출력 버스 접속장치.
KR1019960073833A 1996-12-27 1996-12-27 고속 중형 컴퓨터에서 입출력버스 접속장치 KR100195069B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960073833A KR100195069B1 (ko) 1996-12-27 1996-12-27 고속 중형 컴퓨터에서 입출력버스 접속장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960073833A KR100195069B1 (ko) 1996-12-27 1996-12-27 고속 중형 컴퓨터에서 입출력버스 접속장치

Publications (2)

Publication Number Publication Date
KR19980054667A KR19980054667A (ko) 1998-09-25
KR100195069B1 true KR100195069B1 (ko) 1999-06-15

Family

ID=66382050

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960073833A KR100195069B1 (ko) 1996-12-27 1996-12-27 고속 중형 컴퓨터에서 입출력버스 접속장치

Country Status (1)

Country Link
KR (1) KR100195069B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100350676B1 (ko) * 2000-10-20 2002-08-28 삼성전자 주식회사 소형 컴퓨터 시스템 인터페이스 백플레인 보드

Also Published As

Publication number Publication date
KR19980054667A (ko) 1998-09-25

Similar Documents

Publication Publication Date Title
US6317352B1 (en) Apparatus for implementing a buffered daisy chain connection between a memory controller and memory modules
US5852725A (en) PCI/ISA bus single board computer card/CPU card and backplane using eisa bus connectors and eisa bus slots
US6625687B1 (en) Memory module employing a junction circuit for point-to-point connection isolation, voltage translation, data synchronization, and multiplexing/demultiplexing
US6629181B1 (en) Incremental bus structure for modular electronic equipment
US6081863A (en) Method and system for supporting multiple peripheral component interconnect PCI buses by a single PCI host bridge within a computer system
CA2124773C (en) Backplane and shelf
KR100538916B1 (ko) 고속 dimms에서 신장된 전송라인을 이용하여 신호전달하는메모리 모듈 보드 및 인쇄 회로 보드
US20020166040A1 (en) Modular architecture for high bandwidth computers
JPH10502753A (ja) 二次バスへの多機能相互接続をもつ一次バス処理要素
EP0834816A3 (en) Microprocessor architecture capable of supporting multiple heterogenous processors
WO2002044913A2 (en) Topology for 66 mhz pci bus riser card system
US6608761B2 (en) Multiple processor cards accessing common peripherals via transparent and non-transparent bridges
US5967796A (en) PCI bus cable interface
KR100195069B1 (ko) 고속 중형 컴퓨터에서 입출력버스 접속장치
US12007928B2 (en) Signal bridging using an unpopulated processor interconnect
US5987546A (en) Multiple long bus architecture having a non-terminal termination arrangement
US6130475A (en) Clock distribution system for synchronous circuit assemblies
CN211506475U (zh) 一种OCP网卡mutil-host的连接装置
KR100539237B1 (ko) 메모리 모듈 또는 소켓에 장착되는 종단 제공장치 및 이를이용하는 메모리 시스템
US6081862A (en) Switching system for optimization of signal reflection
CN216626199U (zh) 一种电路板
KR940022287A (ko) 다중 버스인터페이스장치
JP3034700U (ja) コンピュータにおける拡張バスのサボート装置
US6377469B1 (en) Housing having a back panel with conductive interconnects
JPH01309113A (ja) バス構成方式

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee