KR0174119B1 - 프린터의 전원 오프시 인쇄처리회로 - Google Patents

프린터의 전원 오프시 인쇄처리회로 Download PDF

Info

Publication number
KR0174119B1
KR0174119B1 KR1019950011880A KR19950011880A KR0174119B1 KR 0174119 B1 KR0174119 B1 KR 0174119B1 KR 1019950011880 A KR1019950011880 A KR 1019950011880A KR 19950011880 A KR19950011880 A KR 19950011880A KR 0174119 B1 KR0174119 B1 KR 0174119B1
Authority
KR
South Korea
Prior art keywords
terminal
input
power
output
resistor
Prior art date
Application number
KR1019950011880A
Other languages
English (en)
Other versions
KR960042448A (ko
Inventor
신봉엽
Original Assignee
김광호
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자주식회사 filed Critical 김광호
Priority to KR1019950011880A priority Critical patent/KR0174119B1/ko
Publication of KR960042448A publication Critical patent/KR960042448A/ko
Application granted granted Critical
Publication of KR0174119B1 publication Critical patent/KR0174119B1/ko

Links

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02JCIRCUIT ARRANGEMENTS OR SYSTEMS FOR SUPPLYING OR DISTRIBUTING ELECTRIC POWER; SYSTEMS FOR STORING ELECTRIC ENERGY
    • H02J1/00Circuit arrangements for dc mains or dc distribution networks
    • H02J1/10Parallel operation of dc sources
    • H02J1/102Parallel operation of dc sources being switching converters
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K2215/00Arrangements for producing a permanent visual presentation of the output data
    • G06K2215/0002Handling the output data
    • G06K2215/0005Accepting output data; Preparing data for the controlling system
    • G06K2215/0017Preparing data for the controlling system, e.g. status, memory data

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Direct Current Feeding And Distribution (AREA)
  • Power Sources (AREA)

Abstract

본 발명은 프린터에 공급되는 전원이, 오프(Off) 신호가 입력되면 현재 진행중인 인쇄를 모두 처리하고, 오프(Off)시에도 컴퓨터에서 출력을 요구하는 신호가 입력되면 전원을 온시켜 인쇄를 실행하기 위한 프린터의 전원 오프시 인쇄처리회로에 관한 것으로, 더욱 상세하게는, 전원스위치(SW)에 의해 전원오프 키입력이 있는 때에도 해당처리가 완료되어 출력단(P1)으로 전원오프신호가 출력된 후에 비로서 전원(VCC)이 오프되도록 하고, 출력단(P4)을 통해 스트로브신호가 입력되는 경우에는 전원스위치(SW)에 의해 전원(VCC)이 오프된 경우에도 다시 전원(VCC)을 공급하여 인쇄를 수행하고, 상기 스트로브신호가 종료되면 다시 전원(VCC)을 차단하는 회로구성을 가진다.
따라서, 본 발명은 전원스위치의 오프명령이 입력되더라도 현재 필요한 해당처리를 모두 한 후에 전원이 오프되고, 또 전원이 오프된 경우에도 컴퓨터에서 출력을 요구하는 신호가 있을 경우에는 전원을 온시켜 인쇄를 수행할 수 있는 효과가 있다.

Description

프린터의 전원 오프시 인쇄처리회로
제1도는 종래의 프린터의 전원 오프시 인쇄처리 회로도.
제2도는 상기 제1도의 회로동작을 설명하기 위한 타이밍도.
제3도는 본 발명에 따른 프린터의 전원 오프시 인쇄처리 회로도의 일실시예.
제4도는 상기 제3도의 회로동작을 설명하기 위한 타이밍도이다.
* 도면의 주요부분에 대한 부호의 설명
R1∼R27 : 저항 C1∼C4 : 캐패시터
D1 : 다이오드 SW : 전원스위치
Q1∼Q4 : 트랜지스터 FF1,FF2 : 플립플럽
COM1∼COM4 : 비교기 B1∼B5 : 버퍼
CPU : 중앙처리장치
본 발명은 프린터의 인쇄 방법에 관한 것으로, 특히 프린터에 전원 오프(Off) 신호가 입력되면 현재 진행중인 인쇄를 모두 처리하고, 오프(Off)시에도 컴퓨터에서 출력을 요구하는 신호가 입력되면 전원을 온시켜 인쇄를 실행하기 위한 프린터의 전원 오프시 인쇄처리회로에 관한 것이다.
일반적으로 프린터는 컴퓨터에서 작성된 데이터나 파일을 문서화하기 위하여 용지에 출력하는 장치로서 종래의 프린터는, 프린터의 일측에 구성되어 있는 다수개의 표시장치중에서 전원스위치를 오프하면, 컴퓨터의 중앙처리장치(CPU)가 해당처리를 할 수 있는 시간을 주기 위하여 소정의 지연시간이 경과후에 전원이 오프된다.
그러나, 상기 방식은 프린터의 전원오프시 수행하는 중앙처리장치의 해당처리 시간이 길어지게 되는 경우에는 상기 프린터의 전원 오프가 먼저 진행되어 상기 중앙처리장치가 '해당처리를 미쳐 끝내지 못하는 경우가 발생된다.
즉, 첨부된 도면, 제1도 및 제2도를 참조하여 보면, 제1도는 종래의 프린터의 전원오프시 인쇄처리 회로도로서, 일단이 접지된 전원스위치(SW)의 타단에는 저항(R1)을 통해 전원(5V)이 인가되고, 상기 전원스위치(SW)와 접지단 사이에는 캐패시터(C1)가 병렬로 연결되고, 상기 캐패시터(C1)에 인가되는 전압은 버퍼(B1)를 통해 플립플롭(FF1)의 클럭단에 인가된다.
또한, 상기 플립플로(FF1)의 전원단(VCC)에는 전원(5V)이 공급되고, 입력단(PR)에는 시정수인 저항(R2) 및 캐패시터(C2)가 결합 접속되며, 반전출력단(Q2)과 입력단(D)과 연결되고, 출력단(Q1)이 비교기(COM1)의 비반전단자(+)에 연결된다.
또한, 상기 비교기(COM1)의 반전단자(-)에는 저항(R3)과 저항(R4)으로 분압된 기준전압이 인가되고, 아울러 상기 기준전압은 비교기(COM2)의 비반전단자(+)에 인가된다.
또한, 상기 비교기(COM1)의 출력단은 저항(R5)을 통하고, 전원(5V)과 접지단 사이에 직렬 연결된 캐패시터(C3) 및 다이오드(D1)의 접점을 거쳐 상기 비교기(COM2)의 반전단자(-)에 연결되고, 또한 상기 비교기(COM2)의 반전단자(-)에는 저항(R6)과 저항(R7)에 의해 분압된 기준전압이 인가된다.
또한, 상기 비교기(COM2)의 비반전단자(+)는 저항(R8)을 통해 그 출력단에 연결되고, 상기 비교기(COM2)의 출력단에는 바이어스 저항(R9)(R10)을 통해 전원공급용 트랜지스터(Q1)의 게이트단에 연결되고, 상기 트랜지스터(Q1)의 드레인단에는 소정전원(5V)이 인가되고, 소오스단을 통해 상기 전원(VCC)이 출력된다.
즉, 상기 트랜지스터(Q1)의 온.오프에 따라 전원(VCC)이 공급되거나 차단된다.
이와 같은 구성에 따른 동작 과정을 좀 더 상세히 살펴보면, 전원스위치(SW)가 오프되어 있는 경우에는 캐패시터(C1)에 충전된 전압에 의해 버퍼(B1)를 통해 고전압 신호가 플립플롭(FF1)의 클럭단에 입력되어, 상기 플립플롭(FF1)은 출력단(Q1)으로 고전압 신호를 출력한다.
이때 출력되는 고전압 신호는 비교기(COM1)의 비반전단자(+)에 입력되고, 이 비교전압은 상기 비교기(COM1)의 반전단자(-)에 인가되는 기준전압, 즉 R4/(R3+R4)VH 보다는 높기 때문에 비교기(COM1)는 고전압 신호를 출력하게 된다.
이 고전압 신호는 비교기(COM1)의 비반전단자(+)에 입력된다.
따라서, 상기 비교기(COM1)는 저전압 신호를 출력하게 되고, 이에 따라 캐패시터(C3)의 충전전압이 감소하기 시작하면서, 그 값이 상대적으로 {R7/(R6+R7)} VH만큼 전압이 상승되어 비반전단자(+)에 걸려있는 기준전압{(R4/(R3+R4)}VH)보다 높게되어 비교기(COM2)의 출력은 저전압 상태가 되어 트랜지스터(Q1)는 오프상태를 유지한다.
이와 같은 초기 상태에서, 프린터에 전원을 인가하기 위하여 상기 전원스위치(SW)를 온(ON)(정확하게는 오프-온-오프)하면, 상기 버퍼(B1)를 통해 일정시간의 로우펄스 트리거신호가 상기 플립플롭(FF1)의 클럭단에 인가된다.
따라서, 상기 플립플롭(FF1)은 출력단(Q1)으로 저전압 신호를 출력하며, 이 출력 신호는 비교기(COM1)의 비반전단자(+)에 인가되고, 이때 인가된 비교기(COM1)의 비반전단자(+)의 전압은 상기 반전단자(-)에 걸린 기준전압, {R4/(R3+R4)}VH보다 낮게 되어 상기 비교기(COM1)는 저전압 신호를 출력하게 된다.
상기 비교기(COM1)의 출력은 비교기(COM2)의 반전단자(-)에 인가되고, 이 전압은 상기 비교기(COM2)의 비반전단자(+)에 걸려있는 전압, {R4/(R3+R4)}VH 보다 낮게 되어 상기 비교기(COM2)는 고전압 신호를 출력한다.
따라서, 상기 비교기(COM2)의 출력은 트랜지스터(Q1)를 턴온시켜 전원(VCC)이 공급한다.
이와 같은 상태에서, 컴퓨터의 중앙처리장치(CPU)의 출력단(P1)으로부터 전원오프신호가 출력되면, 상기 전원오프신호는 저항(R12)을 통해 트랜지스터(Q2)를 턴온시켜 상기 비교기(COM2)의 반전단자(-)에 고전압 신호를 인가한다.
따라서, 상기 비교기(COM2)의 반전단자(-) 전압은 그 비반전단자(+)에 걸려 있는 기준전압, {R4/(R3+R4)}VH 보다 높게 되어, 상기 비교기(COM2)는 저전압 신호를 출력하고 따라서, 트랜지스터(Q1)를 차단함으로서, 전원(VCC)의 공급이 차단된다.
한편, 상기 전원스위치(SW)가 재입력되어 전원(VCC)의 오프명령이 입력되면, 이 신호는 버퍼(B1)를 통해 일정 트리거신호를 플립플롭(FF1)의 클럭단에 입력하여, 상기 플립플롭(FF1)은 고전압 신호를 출력하게 되고, 이 고전압 신호는 비교기(COM1)의 비반전단자(+)에 입력된다.
따라서, 상기 비교기(COM1)는 저전압 신호를 출력하게 되고, 이에 따라 캐패시터(C3)의 충전전압이 감소하기 시작하면서, 그 값이 상대적으로 {R7/(R6+R7)}VH만큼 전압이 상승되어 상기 전원오프신호의 출력에 상관없이 비교기(COM2)의 출력은 저전압 상태가 되어 트랜지스터(Q1)의 동작을 차단시킨다.
이상과 같은 동작을 제2도의 타이밍도를 참조하여 설명한다.
도시된 바와 같이, 시점(t1)에서 전원스위치(SW)의 트리거 신호가 입력되면, 트랜지스터(Q1)를 통해 전원(VCC)이 공급된다.
이와같이 전원(VCC)이 공급된 상태의 시점(t2)에서 컴퓨터의 중앙처리장치(CPU)로부터 전원오프신호가 출력되면 일정시간후 시점(t3)에서 전원(VCC)는 차단되게 된다.
또한, 시점(t4)에서 상기 전원스위치(SW)가 재입력되면 일정시간(△t1) 경과 후 시점(t7)에서 전원(VCC)은 차단된다. 이때, 상기 일정시간(△t1)은 캐패시터(C3)의 충전전압이 감소되는 임의의 시간이다.
그러나, 상기 시간(t1)중에 시점(t5)에서 중앙처리장치(CPU)로부터 전원오프 명령이 입력되는 경우에는 시간(t6)에서 전원(VCC)이 오프되어 상관 없으나, 상기 전원(VCC)이 차단된 상태의 시점(t8)에서 중앙처리장치(CPU)로부터 전원오프신호가 입력되는 경우에는 이를 처리하지 못하게 되는 문제점이 있다.
본 발명은 상기한 문제점을 감안하여 안출된 것으로, 본 발명의 목적은 전원 스위치의 오프명령이 입력되면 현재 필요한 해당처리를 모두 한 후에 전원이 오프되도록 하고, 전원이 오프된 경우에도 컴퓨터의 중앙처리장치에서 출력을 요구하는 신호가 있을 경우에는 전원을 온 시켜 인쇄를 수행한 후 다시 전원이 오프되도록 한 프린터의 전원 오프시 인쇄처리방법을 제공하는 것에 있다.
이하, 본 발명을 첨부된 도면에 의거하여 보다 상세히 설명한다.
본 발명에 참조된 도면들에서 실질적으로 동일한 구성과 기능을 가진 구성요소들은 동일한 부호를 사용한다.
제3도는 본 발명에 따른 프린터의 전원 오프시 인쇄처리방법을 나타낸 회로도로서, 일단이 접지된 전원스위치(SW)의 타단에는 저항(R1)을 통해 전원(5V)이 인가되고, 상기 전원스위치(SW)와 접지단 사이에는 캐패시터(C1)가 병렬로 연결되고, 상기 캐패시터(C1)에 인가되는 전압이 버퍼(B1)를 통해 플립플롭(FF1)의 클럭단에 인가된다.
플립플롭(FF1)의 전원단(VCC)에는 전원(5V)이 공급되고, 입력단(PR)에는 시정수인 저항(R2) 및 캐패시터(C2)가 결합 접속되며, 반전출력단(Q2)이 입력단(D)에 연결되고, 출력단(Q1)은 저항(R13) 및 저항(R14)을 통해 비교기(COM3)의 비반전단자(+)에 연결된다.
또한, 상기 비교기(COM3)의 반전단자(-)에는 저항(R15)과 저항(R16)으로 분압된 기준전압이 인가되도록 연결되고, 그 출력단은 저항(R18)을 통해 비교기(COM4)의 반전단자(-)에 연결되며, 또 상기 비교기(COM4)의 비반전단자(+)에는 저항(R19)과 저항(R20)으로 분압된 기준전압이 인가된다.
또한, 상기 비교기(COM4)의 출력단에는 바이어스 저항(R21)(R22)을 통해 전원공급용 트랜지스터(Q1)의 게이트에 연결되고, 상기 트랜지스터(Q1)의 드레인단에는 소정전원(5V)이 인가되고, 소오스단은 트랜지스터(Q1)의 온.오프에 따라 전원이 출력되거나 차단된다.
또한, 상기 비교기(COM4)의 출력은 저항(R17)을 통해 비교기(COM3)의 반전단자(-)에 피드백 접속된다. 한편, 컴퓨터의 중앙처리장치(CPU)의 전원오프신호 출력단(P1)이 버퍼(B4)를 통해 플립플롭(FF2)의 클리어단에 연결되고 동시에 저항(R24)(R25)을 거쳐 트랜지스터(Q3)의 베이스에 연결되고, 상기 트랜지스터(Q3)의 컬렉터단이 저항(R23)을 통해 상기 비교기(COM3)의 비반전단자(+)에 연결된다.
또한, 상기 비교기(COM3)의 비반전단자(+)로 입력되는 신호가 버퍼(B3)를 통해 상기 중앙처리장치(CPU)의 입력단(P2)으로 입력되도록 접속되고, 동시에 저항(R26)을 통해 트랜지스터(Q4)에 에미터에 접속된다.
또한, 상기 플립플롭(FF1)의 출력단(Q1)의 버퍼(B2)를 통해 플립플롭(FF2)의 입력단(D)에 연결되고, 상기 플립플롭(FF2)의 출력단(Q1)이 상기 중앙처리장치(CPU)의 입력단(P3)에 연결되고, 상기 플립플롭(FF2)의 반전출력단(Q2)이 저항(R27)을 상기 트랜지스터(Q4)의 베이스에 접속된다.
또한, 스트로브(STROBO)신호가 버퍼(B5)를 통해 플립플롭(FF2)의 클럭단에 연결되고, 동시에 상기 중앙처리장치(CPU)의 입력단(P4)에 연결되도록 구성된다.
여기서, 미설명부호 C4는 캐패시터이다.
제4도는 제3도의 회로도에 따른 각부의 타이밍도이다.
이하, 상기와 같이 구성시켜서 된 본 장치의 동작을 제3도 및 제4도를 참조하여 설명한다.
초기, 즉 전원스위치(SW)가 오프되어 있는 경우에는 캐패시터(C1)에 충전된 전압에 의해 버퍼(B1)를 통해 고전압 신호가 플립플롭(FF1)의 클럭단에 입력되어, 상기 플립플롭(FF1)은 출력단(Q1)으로 고전압 신호를 출력한다. 이때 출력되는 고전압 신호는 저항(R13) 및 저항(R14)을 통해 비교기(COM3)의 비반전단자(+)에 입력되고, 이 신호는 상기 비교기(COM3)의 반전단자(-)에 걸려있는 기준전압, 곧 {R16/(R15+R16)}VH 보다는 높기 때문에 비교기(COM3)은 고전압 신호를 출력하게 된다. 이 고전압 신호는 비교기(COM4)의 비반전단자(+)에 입력된다.
이때, 상기 비교기(COM4)의 반전단자(-)에 입력되는 전압은 그 비반전단자(+)에 인가되어 있는 기준전압 ({R20/(R19+R20)}VH)보다 높게 되어 상기 비교기(COM4)는 저전압 신호를 출력한다. 따라서 트랜지서터(Q1)는 오프(차단)상태를 유지한다.
이와 같은 초기 상태에서, 프린터에 전원을 인가하기 위하여 상기 전원스위치(SW)를 한번 키입력 하면, 상기 버퍼(B1)를 통해 소정의 펄스 트리거신호가 상기 플립플롭(FF1)의 클럭단에 인가되어, 상기 플립플롭(FF1)은 출력단(Q1)으로 저전압 신호를 출력하며, 이 출력은 비교기(COM3)의 비반전단자(+)에 인가되고, 이때 인가된 비교기(COM3)의 비반전단자(+)의 전압은 상기 반전단자(-)에 걸린 기준전압보다 상대적으로 낮게 되어 상기 비교기(+COM3)는 저전압신호를 출력하게 된다.
상기 비교기(COM3)의 출력은 비교기(COM4)의 반전단자(-)에 인가되고, 이 전압은 상기 비교기(COM4)의 비반전단자(+)에 걸려있는 전압, {R20/(R19+R20)}VH 보다 낮게 되어 상기 비교기(COM4)는 고전압 신호를 출력한다. 따라서, 상기 비교기(COM4)의 출력은 트랜지스터(Q1)를 턴온시켜 전원(VCC)이 공급된다.
이때, 상기 비교기(COM4)에서 출력되는 고전압 신호는 저항(R17)을 통해 상기 비교기(COM3)의 반전단자(-)로 피드백 되어, 상기 전원스위치(SW)가 재입력되어 전원오프명령이 인가된 경우에도, 상기 비교기(COM3)의 반전단자(-)에 입력되는 고전압 신호로 상기 비교기(COM4)는 계속해서 저전압 신호를 출력하여 전원(VCC)은 공급된다.
이와 같은 상태에서, 컴퓨터의 중앙처리장치(CPU)의 출력단(P1)으로부터 전원오프신호가 출력되면, 상기 출력된 저전압신호는 버퍼(B4) 및 저항(R24)(R25)을 통해 트랜지스터(Q3)를 턴온시켜, 그 컬렉터출력이 저항(R23)을 통해 상기 비교기(COM3)의 비반전단자(+)에 인가된다.
따라서, 상기 비교기(COM2)의 비반전단자(+) 전압은 그 반전단자(-)에 걸려 있는 기준전압보다 높게 되어, 상기 비교기(COM3)는 고전압 신호를 출력한다.
상기 비교기(COM3)의 출력은 비교기(COM4)의 반전단자(-)에 입력되고, 상기 비교기(COM4)는 저전압 신호를 출력하여 트랜지스터(Q1)를 턴오프 시킨다. 따라서, 전원(VCC)의 공급이 차단된다.
한편, 전원 온상태에서는 상기 버퍼(B2)를 통해 플립플롭(FF2)의 입력단(D)으로 입력되는 신호가 저전압 신호위이므로 스트로브(STROBE)신호가 클럭단으로 입력되어도 상기 플립플롭(FF2)은 반전출력단(Q2)으로 연결된 트랜지스터(Q4)를 턴온시키기 위한 어떤 출력을 하지 못하게 된다.
그러나, 전원이 오프된 상태에서는 상기 버퍼(B2)를 통해 플립플롭(FF2)의 입력단(D)으로 입력되는 신호가 고전압이 되어 상기 스트로브신호(STROBE)가 클럭단으로 입력되면, 상기 플립플롭(FF2)이 하이래치(Hight Latch)되어 반전출력단(Q2)으로 저전압 신호를 출력한다.
따라서, 출력된 저전압 신호는 트랜지스터(Q4)를 턴온시켜 상기 비교기(COM3)의 비반전단자(+)에 전압을 낮게하여 상기 비교기(COM3)는 저전압 신호를 출력하고, 상기 비교기(COM3)의 출력에 의해 비교기(COM4)는 고전압 신호를 출력하여 트랜지스터(Q1)를 턴온하여 전원(VCC)을 공급한다.
결국, 전원오프시에도 상기 스트로브신호(STROBE)가 입력되면 전원(VCC)은 공급된다.
모든 과정이 종료된 후 중앙처리장치(CPU)의 출력단(P1)으로 전원오프신호가 출력되면, 출력된 신호는 전술한 바와 같이 전원(VCC)을 차단시킴과 동시에 버퍼(B4)를 통해 상기 플립플롭(FF1)의 클리어단(CLR)에 인가되어 상기 플립플롭(FF2)은 클리어된다.
상기 스트로브신호는 일반적으로 컴퓨터 통신에 사용되는 신호이다.
이와 같이 동작하는 본 발명을 제4도의타이밍도를 통해 설명하면, 시점(t1)에서 전원 온명령에 따른 전원스위치(SW)의 트리거 신호가 키입력되면, 트랜지스터(Q1)를 통해 전원(VCC)이 공급된다.
이와같이 전원(VCC)이 공급된 상태의 시점(t2)에서 컴퓨터의 중앙처리장치(CPU)의 출력단(P1)으로부터 전원오프신호가 출력되면 일정시간후 시점(t3)에서 전원(VCC)는 차단되게 한다.
또한, 시점(t4)에서 상기 전원스위치(SW)가 재입력되어 전원의 오프명령이 입력되더라도, 중앙처리장치(CPU)의 전원오프신호가 출력되지 않으면 전원(VCC)은 오프되지 않으며, 시점(t5)에서와 같이 상기 중앙처리장치(CPU)로부터 전원오프신호가 출력되면, 일정시간 후 시점(t6)에서 전원(VCC)이 오프되는 것이다.
이상에서와 같이 본 발명은 전원스위치의 오프명령이 입력되더라도 현재 필요한 해당처리를 모두 한 후에 전원이 오프되고, 또 전원이 오프된 경우에도 컴퓨터에서 출력을 요구하는 신호가 있을 경우에는 전원을 온시켜 인쇄를 수행할 수 있는 효과가 있다.
이상의 설명은 본 발명의 일실시예에 대한 설명에 불과하며, 본 발명은 그 구성요지의 범위내에서 다양한 변경 및 개조가 가능함을 당업자는 유의해야 한다.

Claims (2)

  1. 전원스위치(SW)와, 상기 전원스위치(SW)의 키입력에 의해 소정의 트리거신호를 발생하는 저항(R1) 및 캐패시터(C1)와, 노이즈제거용 트리거 버퍼(B1)와, 상기 전원스위치(SW)의 키입력에 의해 출력상태를 전환하는 플립플롭(FF1)과, 상기 플립플롭(FF1)의 출력상태에 의해 온.오프되어 전원(VCC)을 공급 또는 차단하는 스위치용 트랜지스터(Q1)를 포함하는 프린터의 전원오프시 인쇄처리회로에 있어서, 상기 플립플롭(FF1)의 출력(Q1)이 저항(R13) 및 저항(R14)을 통해 비반전단자에 인가되고, 반전단자에는 저항(R15)과 저항(R16)에 의해 분압된 기준전압이 인가되도록 한 비교기(COM3)와, 상기 비교기(COM3)의 출력이 저항(R18)을 거쳐 반전단자에 인가되고, 비반전단자에 저항(R19)과 저항(20)에 의해 분압된 기준전압이 인가되는 비교기(COM4)와, 상기 비교기(COM4)의출력이 바이어스용 저항(R21)(R22)을 통해 상기 전원스위칭용 트랜지스터(Q1)에 연결되고, 아울러 저항(R17)을 통해 상기 비교기(COM3)의 반전단자(-)로 피드백 연결 한 것과, 입력단(D)에는 상기 플립플롭(FF1)의 출력이 버퍼(B1)를 통해 입력되고, 클럭단은 스트로브신호가 입력되며, 출력단(Q1)에는 중앙처리장치(CPU)의 입력단(P3)이 연결되고, 반전출력단(Q2)에 저항(R27)을 통해 컬렉터가 접지된 트랜지스터(Q4)가 연결되며, 클리어단(CLR)에는 상기 중앙처리장치(CPU)의 전원오프신호 출력단(P1)이 연결되는 플립플롭(FF2)과, 상기 전원오프신호출력단(P1)이 연결되는 플립플롭(FF2)과, 상기 전원오프신호출력단(P1)이 버퍼(B4) 및 저항(R24)(R25)을 거쳐 트랜지스터(Q3)의 베이스에 연결되고, 상기 트랜지스터(Q3)의 컬렉터단이 저항(R23)을 통해 상기 비교기(COM3)의 비반전단자에 연결되고, 상기 비교기(COM3)의 비반전단자로 입력되는 신호가 버퍼(B3)를 통해 입력단(P2)으로 입력되도록 연결하고, 동시에 저항(R26)을 통해 상기 트랜지스터(Q4)의 에미터에 접속되며, 입력단(P4)에는 상기 스트로브신호가 입력되도록 구성되는 중앙처리장치(CPU)를 더 포함하여 된 것을 특징으로 하는 프린터의 전원 오프시 인쇄처리회로.
  2. 제1항에 있어서, 상기 중앙처리장치(CPU)는 전원스위치(SW)에 의해 전원오프 키입력이 있는 때에도 해당처리가 완료되어 출력단(P1)으로 전원오프신호가 출력된 후에 비로서 전원(VCC)이 오프되도록 하고, 출력단(P4)을 통해 스트로브신호가 입력되는 경우에는 전원스위치(SW)에 의해 전원(VCC)이 오프된 경우에도 다시 전원(VCC)을 공급하여 인쇄를 수행하고, 상기 스트로브신호가 종료되면 다시 전원(VCC)을 차단하는 제어를 수행하는 것을 특징으로 하는 프리터의 전원 오프시 인쇄처리회로.
KR1019950011880A 1995-05-15 1995-05-15 프린터의 전원 오프시 인쇄처리회로 KR0174119B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950011880A KR0174119B1 (ko) 1995-05-15 1995-05-15 프린터의 전원 오프시 인쇄처리회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950011880A KR0174119B1 (ko) 1995-05-15 1995-05-15 프린터의 전원 오프시 인쇄처리회로

Publications (2)

Publication Number Publication Date
KR960042448A KR960042448A (ko) 1996-12-21
KR0174119B1 true KR0174119B1 (ko) 1999-04-01

Family

ID=19414424

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950011880A KR0174119B1 (ko) 1995-05-15 1995-05-15 프린터의 전원 오프시 인쇄처리회로

Country Status (1)

Country Link
KR (1) KR0174119B1 (ko)

Also Published As

Publication number Publication date
KR960042448A (ko) 1996-12-21

Similar Documents

Publication Publication Date Title
US5151613A (en) Large scale integrated circuit device for switching oscillation circuit
KR0174119B1 (ko) 프린터의 전원 오프시 인쇄처리회로
KR870009315A (ko) 전자식 금전 등록기
KR940003263A (ko) 집적회로내의 마이크로콘트롤러를 구비하여 사용하는 미약한 풀업 디스에이블 방법 및 기기와 그 집적회로를 사용한 무선전화기
US5694067A (en) Microcontroller having a minimal number of external components
US4641109A (en) CMOS crystal controlled oscillator
US4602369A (en) Electronic calculator capable of checking data in a memory upon operation of a clear key
KR950000357Y1 (ko) 키보드 컨트롤러 리세트 회로
KR200157438Y1 (ko) 마이크로프로세서를 이용한 콘트롤러
KR0169916B1 (ko) 프린터의 리모트 제어 장치 및 방법
KR940007811B1 (ko) 키-스캔 데이타를 공유하는 전자 계산기
JP2504837B2 (ja) 半導体集積回路装置
KR200174821Y1 (ko) 노트 북 피씨(note book pc)의 전원 스위칭 장치
JPH06260836A (ja) 発振装置
KR200142436Y1 (ko) 피시컬(fiscal) eprom 구동장치
KR100238467B1 (ko) 오입력이감소되는터치키패드구동회로
KR890002304Y1 (ko) 라이프린터용 한글 조합장치
KR0170622B1 (ko) 컴퓨터 시스템을 이용한 프린터의 전원 오프장치
KR0137714Y1 (ko) 엠-시-유 리세트시 바운스 소멸회로
JPH054846B2 (ko)
JP2522686Y2 (ja) マイクロコンピュータの電源投入回路
JPH0521155Y2 (ko)
KR960006226Y1 (ko) 노우트 북 피씨(pc)에서 서스팬드시 전원조절장치
KR950004016A (ko) 원-타임 피롬 마이크로컴퓨터
KR20000047151A (ko) 휴대용 전자 기기의 전력 절감 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20061030

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee