KR0171361B1 - 영상신호 암호화장치 - Google Patents

영상신호 암호화장치 Download PDF

Info

Publication number
KR0171361B1
KR0171361B1 KR1019950028746A KR19950028746A KR0171361B1 KR 0171361 B1 KR0171361 B1 KR 0171361B1 KR 1019950028746 A KR1019950028746 A KR 1019950028746A KR 19950028746 A KR19950028746 A KR 19950028746A KR 0171361 B1 KR0171361 B1 KR 0171361B1
Authority
KR
South Korea
Prior art keywords
signal
unit
inverting
synchronization
signal output
Prior art date
Application number
KR1019950028746A
Other languages
English (en)
Other versions
KR970014318A (ko
Inventor
장동현
Original Assignee
이형도
삼성전기주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이형도, 삼성전기주식회사 filed Critical 이형도
Priority to KR1019950028746A priority Critical patent/KR0171361B1/ko
Publication of KR970014318A publication Critical patent/KR970014318A/ko
Application granted granted Critical
Publication of KR0171361B1 publication Critical patent/KR0171361B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/16Analogue secrecy systems; Analogue subscription systems
    • H04N7/167Systems rendering the television signal unintelligible and subsequently intelligible
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/20Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/08Separation of synchronising signals from picture signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Television Signal Processing For Recording (AREA)
  • Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)

Abstract

이 발명은 케이블 텔레비젼 및 유료 방송등에서 영상신호를 암호화하여 일반 텔레비젼 세트로는 시청이 불가능도록 하여 도용을 방지하도록 한 영상신호 암호화장치에 관한 것이다.
종래의 영상신호 암호화장치는 단순히 영상 중간주파수의 동기신호를 감쇄시켜 암호화 하기 때문에 암호화된 신호의 도용이 용이한 문제점이 있었다.
이 발명은 영상신호를 암호화할 경우 동기신호의 일정구간을 선택적으로 뒤집히게 하고, 그 일정구간의 동기신호가 뒤집힌 영상신호에 가상의 동기신호를 삽입하여 수평동기구간을 불규칙하게 하여 암호화 함으로써 일반 텔레비젼 세트로는 시청이 불가능 하도록 하며, 이렇게 함으로써 도용을 방지하게 되는 것이다.

Description

영상신호 암호화장치
제1도는 종래 영상신호 암호화장치 블럭구성도.
제2도는 이 발명에 의한 영상신호 암호화장치 블록구성도이다.
* 도면의 주요부분에 대한 부호의 설명
2 : 샘플/홀드부 7 : 다중 동기 인버터부
9 : 로직회로부 12 : 동기신호 감쇄부
14 : 다중 인공 동기부 22 : 동기분리부
이 발명은 영상신호 암호화에 관한 것으로, 특히 케이블 텔레비젼 및 유료 방송등에서 영상신호의 동기신호를 감쇄시키거나 동기신호를 제거하고 가상의 동기신호를 삽입하여 수평동기구간을 불규칙하게 하여 암호화 함으로서 일반 텔레비젼 세트로는 시청이 불가능 하도록 하여 도용을 방지하도록 한 영상신호 암호화장치에 관한 것이다.
종래의 영상신호 암호화장치는 첨부한 도면 제1도에 도시된 바와 같이, 입력되는 영상신호를 영상 및 음성 중간주파수로 변환하는 변조기(100)와, 상기 변조기(100)에서 변조된 영상 중간주파수의 동기신호를 감쇄시키는 스위칭부(101)와, 마이콤(102) 또는 원격 제어부(103)의 제어에 의해 상기 스위칭부(101)에 스위칭 타이밍 펄스를 제공하는 로직 회로부(104)로 구성되었다.
이와 같이 구성된 종래의 영상신호 암호화장치는 변조기 (100)에서 입력되는 영상신호를 영상 및 음성 중간주파수로 변조하고, 그 변조된 영상 중간주파수(VIF)의 동기신호를 스위칭부(101)에서 로직 회로부(104)에서 제공되는 타이밍 펄스에 의해 감쇄시켜 암호화하였다. 이때, 로직 회로부(104)는 영상입력신호의 동기신호를 기준으로 타이밍 펄스를 만들어 상기한 스위칭부(101)에 제공하게 된다. 또한, 감쇄된 구간의 타이밍 정보를 음성 중간주파수(SIF)의 반송파에 AM변조하여 고주파로 송출하였다.
그러나, 이러한 종래의 영상신호 암호화장치는 단순히 영상 중간주파수의 동기신호를 감쇄시켜 암호화하는 동기신호 억압방식을 사용하였으나, 이러한 기술은 이미 상당히 보급되어 있어 불법 해독기로 용이하게 도용이 가능한 문제점이 있었다. 즉, 수신기에서 감쇄된 영상 중간주파수의 동기신호만을 원래의 동기신호로 복원하면 용이하게 암호화된 영상신호의 시청이 가능하다.
따라서 이 발명은 상기와 같은 종래 영상신호 암호화장치의 제반 문제점을 해결하기 위한 것으로서, 이 발명의 목적은 케이블 텔레비젼 및 유료 방송 등에서 영상신호의 동기신호만 감쇄시키거나 제거하고 가상의 동기신호를 삽입하여 수평동기구간을 불규칙하게 하여 암호화 함으로써 일반 텔레비젼 세트로는 시청이 불가능 하도록하여 도용을 방지하도록 영상신호 암호화장치를 제공함에 있다.
이러한 이 발명의 목적을 달성하기 위한 기술적 수단은 입력되는 영상신호의 이득을 제어하고 그 이득 제어된 영상신호의 동기신호를 일정하게 유지시키는 자동이득제어 및 동기선택부와, 상기 자동이득제어 및 동기선택부에서 출력되는 영상신호로부터 수평/수직 동기신호를 분리하는 동기분리부와, 상기 동기분리부에서 출력되는 수평/수직 동기신호를 기준신호로 하여 영상신호 선택 및 제어신호를 발생하는 로직회로부와, 상기 로직회로부에서 출력되는 제어신호에 따라 상기 자동이득제어 및 동기선택부에서 출력되는 영상신호를 샘플링 및 홀딩시켜 직류 오프셋을 일정하게 유지시키는 샘플/홀드부와, 상기 로직회로부에서 출력되는 제어신호에 따라 상기 샘플/홀드부에서 출력되는 영상신호에 50IRE 기준신호를 삽입하는 제1멀티플렉서와, 상기 제1멀티플렉서에서 출력되는 신호를 비반전 및 반전 증폭시켜 출력하는 제1비반전/반전 증폭부와, 상기 제1비반전/반전 증폭부에서 각각 출력된 신호를 상기 로직회로부에서 출력되는 선택신호에 따라 선택하여 출력하는 다중 동기 인버터부와, 상기 다중 동기 인버터부에서 출력된 신호를 비반전 및 반전 증폭시켜 출력하는 제2비반전/반전 증폭부와, 상기 제2비반전/반전 증폭부에서 출력되는 신호로부터 동기 신호를 감쇄시키는 동기신호 감쇄부와, 상기 동기신호 감쇄부에서 출력된 신호에 가상의 동기신호를 삽입하는 다중 인공 동기부와, 상기 다중 인공 동기부에서 출력되는 신호로부터 동기신호를 제거하는 다중 동기 제거부와, 상기 다중 동기 제거부에서 출력된 신호에 상기 로직회로부에서 얻어지는 암호화된 영상신호를 해독하기 위한 정보 및 단말기 제어정보를 삽입하여 출력하는 제2멀티플렉서와, 상기 제2멀티플렉서에서 출력되는 영상신호를 저역 필터링하여 잡음 성분을 제거하는 저역필터와, 상기 저역필터에서 출력되는 영상신호를 비반전 증폭하여 암호화된 영상신호로 출력하는 비반전 증폭부로 이루어진다.
이하, 이 발명을 첨부한 도면 제2도에 의거 상세히 설명하면 다음과 같다.
제2도는 이 발명에 의한 영상신호 암호화장치 블록구성도이다. 도시된 바와 같이, 이 발명에 의한 영상신호 암호화장치는 입력되는 영상신호의 이득을 제어하고 이 이득 제어된 영상신호의 동기신호를 일정하게 유지시키는 자동이득제어 및 동기선택부(1)와, 상기 자동이득제어 및 동기선택부(1)에서 출력되는 영상신호를 비반전 증폭시키는 비반전 증폭부(21)와, 상기 비반전 증폭부(21)에서 출력되는 영상신호로부터 수평/수직 동기신호를 분리하는 동기분리부(22)와, 상기 동기분리부(22)에서 출력되는 수평/수직 동기신호를 기준신호로 하여 영상신호 선택신호 및 제어신호와 암호화된 영상신호를 해독하기 위한 정보를 발생하는 로직회로부(9)와, 수동 제어부(24) 및 원격 제어부(25)의 제어에 의해 상기 로직회로부(9)를 제어하고 표시부(26)에 암호화상태를 디스플레이시키는 마이컴(23)과, 상기 로직회로부(9)에서 출력되는 제어신호에 따라 상기 자동이득제어 및 동기선택부(1)에서 출력되는 영상신호를 샘플링 및 홀딩시켜 직류 오프셋을 일정하게 유지시키는 샘플/홀드부(2)와, 상기 샘플/홀드부(2)에서 출력되는 신호를 증폭시켜 출력하는 증폭부(3)와, 상기 증폭부(3)의 출력신호에 50IRE 기준신호를 삽입하는 제1멀티플렉서(4)와, 상기 제1멀티플렉서(4)에서 출력되는 신호를 비반전 및 반전 증폭시켜 출력하는 제1비반전/반전 증폭부(5)(6)와, 상기 제1비반전/반전 증폭부(5)(6)에서 각각 출력된 신호를 상기 로직회로부(9)에서 출력되는 선택신호에 따라 선택하여 출력하는 다중 동기 인버터부(7)와, 상기 다중 동기 인버터부(7)에서 출력된 신호를 비반전 증폭시키는 비반전 증폭부(5)와, 상기 비반전 증폭부(8)에서 출력된 신호를 비반전 및 반전 증폭시켜 출력하는 제2비반전/반전 증폭부(10)(11)와, 상기 제2비반전/반전 증폭부(10)(11)에서 각각 출력되는 신호로 부터 동기신호를 감쇄시키는 동기신호 감쇄부(12)와, 상기 동기신호 검색부(12)에서 출력된 신호를 비반전 증폭시켜 출력하는 비반전 증폭부(13)와, 상기 비반전 증폭부(13)에서 출력된 신호에 가상의 동기신호를 삽입하는 다중 인공 동기부(14)와, 상기 다중 인공 동기부(14)에서 출력되는 신호를 증폭시켜 출력하는 비반전 증폭부(15)와, 상기 비반전 증폭부(15)에서 출력되는 신호로부터 동기신호를 제거하는 다중 동기 제거부(16)와 상기 다중 동기 제거부(16)에서 출력되는 신호를 증폭시켜 출력하는 비반전 증폭부(17)와, 상기 비반전 증폭부(17)에서 출력되는 신호에 상기 로직회로부(9)에서 얻어지는 암호화된 영상신호를 해독하기 위한 정보 및 단말기 제어정보를 삽입하여 출력하는 제2멀티플렉서(18)와, 상기 제2멀티플렉서(18)에서 출력되는 영상신호를 저역 필터링하여 잡음성분을 제거하는 저역필터(19)와, 상기 저역필터(19)에서 출력되는 영상신호를 비반전 증폭하여 암호화된 영상신호로 출력하는 비반전 증폭부(20)로 구성되었다.
이와 같이 구성된 이 발명에 의한 영상신호 암호화장치의 작용 및 효과를 설명하면 다음과 같다.
먼저, 영상신호가 입력되면 자동이득제어 및 동기선택부(1)는 그 입력되는 영상신호의 이득을 2VP-P로 제어하고 그 이득 제어된 영상신호의 동기신호가 40IRE로 일정하게 유지되도록 하여 샘플/홀드부(2)와 비반전 증폭부(21)에 각각 입력시킨다. 비반전 증폭부(21)는 입력되는 영상신호를 비반전 증폭시켜 동기분리부(22)에 인가하게 되고, 동기분리부(22)는 입력되는 영상신호로부터 수평/수직 동기신호를 분리하여 로직회로부(9)에 인가한다. 로직회로부(9)는 입력되는 수평/수직 동기신호를 기준신호로 하여 영상신호 선택신호 및 제어신호와 암호화된 영상신호를 해독하기 위한 정보를 발생하게 되는데, 이때 마이컴(23)은 수동 제어부(24) 또는 원격 제어부(25)의 제어에 의해 상기한 로직회로부(9)를 제어하고, 정보를 공유하며 공유한 정보를 디스플레이하도록 표시부(26)에 디스플레이신호를 출력하게 된다.
한편, 샘플/홀드부(2)는 로직회로부(9)에서 출력되는 제어신호에 따라 상기 자동이득 제어 및 동기선택부(1)에서 출력되는 영상신호를 샘플링 및 홀딩시켜 직류 오프셋이 일정하게 유지된 영상 중간주파수를 출력시켜 증폭부(3)에 인가한다. 증폭부(3)는 인가되는 영상 중간주파수를 증폭한 후 제1멀티플렉서(4)에 인가하게 되고, 제1멀티플렉서(4)는 상기 로직회로부(9)에서 출력되는 제어신호에 따라 상기 샘플/홀드부(2)에서 출력되는 영상신호에다 50IRE 기준신호를 삽입하여 제1비반전/반전 증폭부(5)(6)에 각각 인가한다. 제1비반전/반전 증폭부(5)(6)는 인가되는 영상 중간주파수를 각각 비반전 및 반전 증폭시켜 다중 동기 인버터부(7)에 인가하게 되고, 다중 동기 인버터부(7)는 상기 로직회로부(9)에서 출력되는 선택신호에 따라 비반전 증폭된 영상 중간주파수 또는 반전 증폭된 영상 중간주파수를 선택하여 출력시키게 된다. 이렇게 함으로써 동기신호의 일정구간이 선택적으로 뒤집히게 된다.
한편, 상기와 같이 동기신호의 일정구간이 뒤집힌 영상신호는 비반전 증폭부(8)에서 비반전 증폭된 후 제2비반전/반전 증폭부(10)(11)에서 비반전 및 반전 증폭되어 동기신호 감쇄부(12)에 인가된다. 동기신호 감쇄부(12)는 입력되는 신호를 상기한 로직회로부(9)의 제어에 따라 6db ATT 기준신호로 만들어 출력시키게 되는데, 이렇게 동기신호를 감쇄시킴으로써 수평동기가 무너져 화면이 깨지게 된다. 그리고 동기신호가 감쇄된 신호는 비반전 증폭부(13)에서 비반전 증폭된 후 다중 인공 동기부(14)에 전달되고, 다중 인공 동기부(14)는 상기한 로직회로부(9)의 제어에 따라 입력되는 영상신호에 가상의 동기신호를 삽입하게 된다. 이 가상의 동기신호는 수평동기구간을 불규칙하게 유지시키는 역할을 하게 되며, 이 불규칙한 수평동기신호에 의해 영상정보를 정상적으로 인식하지 못하게 되는 것이다.
상기와 같이 가상의 동기신호가 삽입된 영상신호는 비반전 증폭부(15)에서 증폭된 후 다중 동기 제거부(16)에 인가 되어지고, 동기신호가 제거되는데, 이때 상기한 동기신호 감쇄부(12)와 다중 동기 제거부(16)는 동시에 선택되지 않으며 둘 중 하나가 선택되거나 하나도 선택되지 않게 된다. 다중 동기 제거부(16)를 통한 영상신호는 비반전 증폭부(17)를 통해 비반전 증폭된 후 제2멀티플렉서(18)에 입력되고, 제2멀티플렉서(18)는 입력되는 영상신호의 선택된 라인에 상기 로직회로부(9)에서 얻어지는 암호화된 영상신호를 해독하기 위한 정보 및 단말기를 제어하기 위한 정보를 삽입하여 저역필터(19)에 전달한다. 저역필터(19)는 입력되는 암호화된 영상신호를 저역 필터링하여 잡음성분을 제거한 후 비반전 증폭부(20)에 인가하게 되고, 비반전 증폭부(20)는 입력되는 영상신호를 증폭시켜 암호화된 영상신호로 출력을 하게 되는 것이다.
이상에서 설명한 바와 같이 이 발명은 영상신호를 암호화할 경우 동기신호를 감쇄시키거나 동기신호를 제거하고 영상신호에 가상의 동기신호를 삽입하여 수평동기구간을 불규칙하게 하여 암호화 함으로써 일반 텔레비젼 세트로는 시청이 불가능하여 도용을 방지할 수 있는 효과가 있다.

Claims (2)

  1. 입력되는 영상신호의 이득을 제어하고 그 이득 제어된 영상신호의 동기신호를 일정하게 유지시키는 자동이득제어 및 동기선택부(1)와, 상기 자동이득제어 및 동기선택부(1)에서 출력되는 영상신호로부터 수평/수직 동기신호를 분리하는 동기분리부(22)와, 상기 동기분리부(22)에서 출력되는 수평/수직 동기신호를 기준신호로 하여 영상신호 선택신호 및 제어신호와 암호화된 영상신호를 해독하기 위한 정보를 발생하는 로직회로부(9)와, 수동 제어부(24) 및 원격 제어부(25)의 제어에 의해 상기 로직회로부(9)를 제어하고 표시부(26)에 암호화상태를 디스플레이시키는 마이컴(23)과, 상기 로직회로부(9)에서 출력되는 제어신호에 따라 상기 자동이득제어 및 동기선택부(1)에서 출력되는 영상신호를 샘플링 및 홀딩시켜 직류오프셋을 일정하게 유지시키는 샘플/홀드부(2)와, 상기 샘플/홀드부(2)의 출력신호에 50IRE 기준신호를 삽입하는 제1멀티플렉서(4)와, 상기 제1멀티플렉서(4)에서 출력되는 신호를 비반전 및 반전 증폭시켜 출력하는 제1비반전/반전 증폭부(5)(6)와, 상기 제1비반전/반전 증폭부(5)(6)에서 각각 출력된 신호를 상기 로직회로부(9)에서 출력되는 선택신호에 따라 선택하여 출력하는 다중 동기 인버터부(7)와, 상기 다중 동기 인버터부(7)에서 출력된 신호를 비반전 및 반전 증폭시켜 출력하는 제2비반전/반전 증폭부(10)(11)와, 상기 제2비반전/반전 증폭부(10)(11)에서 각각 출력되는 신호로부터 동기 신호를 감쇄시키는 동기신호 감쇄부(12)와, 상기 동기신호 감쇄부(12)에서 출력된 신호에 가상의 동기신호를 삽입하는 다중 인공 동기부(14)와, 상기 다중 인공 동기부(14)에서 출력되는 신호로부터 동기신호를 제거하는 다중 동기 제거부(16)와, 상기 다중 동기 제거부(16)에서 출력되는 신호에 상기 로직회로부(9)에서 얻어지는 암호화된 영상신호를 해독하기 위한 정보 및 단말기 제어 정보를 삽입하여 출력하는 제2멀티플렉서(18)와, 상기 제2멀티플렉서(18)에서 출력되는 영상신호를 저역 필터링하여 잡음 성분을 제거하는 저역필터(19)와, 상기 저역필터(19)에서 출력되는 영상신호를 비반전 증폭하여 암호화된 영상신호로 출력하는 비반전 증폭부(20)로 구성된 것을 특징으로 하는 영상신호 암호화장치.
  2. 제1항에 있어서, 상기 자동이득제어 및 동기선택부(1)에서 출력되는 영상신호를 비반전 증폭시켜 상기 동기분리부(22)에 전달하는 비반전 증폭부(21)와, 상기 샘플/홀드부(2)에서 출력된 신호를 증폭시켜 상기 제1멀티플렉서(4)에 전달하는 증폭부(3)와, 상기 다중 동기 인버터부(7)에서 출력된 신호를 비반전 증폭시켜 상기 제2비반전/반전 증폭부(10)(11)에 각각 인가하는 비반전 증폭부(8)와, 상기 동기신호 감쇄부(12)에서 출력된 신호를 비반전 증폭시켜 상기 다중 인공 동기부(14)에 전달하는 비반전 증폭부(13)와, 상기 다중 인공 동기부(14)에서 출력된 신호를 비반전 증폭시켜 상기 다중 동기 제거부(16)에 전달하는 비반전 증폭부(15)와, 상기 다중 동기 제거부(16)에서 출력된 신호를 비반전 증폭시켜 상기 제2멀티플렉서(18)에 전달하는 비반전 증폭부(17)를 더 포함하여 구성된 것을 특징으로 하는 영상신호 암호화장치.
KR1019950028746A 1995-08-31 1995-08-31 영상신호 암호화장치 KR0171361B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950028746A KR0171361B1 (ko) 1995-08-31 1995-08-31 영상신호 암호화장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950028746A KR0171361B1 (ko) 1995-08-31 1995-08-31 영상신호 암호화장치

Publications (2)

Publication Number Publication Date
KR970014318A KR970014318A (ko) 1997-03-29
KR0171361B1 true KR0171361B1 (ko) 1999-03-20

Family

ID=19425963

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950028746A KR0171361B1 (ko) 1995-08-31 1995-08-31 영상신호 암호화장치

Country Status (1)

Country Link
KR (1) KR0171361B1 (ko)

Also Published As

Publication number Publication date
KR970014318A (ko) 1997-03-29

Similar Documents

Publication Publication Date Title
JP2788487B2 (ja) Tv信号におけるスクランブルチャンネルをデスクランブルするためのデスクランブラ方式
JPH027555B2 (ko)
EP0449633A1 (en) Pay television
JP2810103B2 (ja) テレビジョン信号のスクランブル方法
JPS60137190A (ja) Catvシステムにおけるスクランブル・デスクランブル方式
KR0171361B1 (ko) 영상신호 암호화장치
KR0171359B1 (ko) 영상신호 암호화장치
KR0179515B1 (ko) 영상신호 암호화 장치
US4599648A (en) Video signal transmission systems
KR0171360B1 (ko) 암호화된 영상신호 해독장치
US5272751A (en) Pay television
KR0179514B1 (ko) 영상신호 해독장치
KR100313359B1 (ko) 영상신호 해독장치
KR0127510Y1 (ko) 영상신호 해독회로
KR0171362B1 (ko) 화상 암호해독 기능을 갖는 비디오 카세트 레코드 플레이어
KR0148497B1 (ko) 영상신호 암호화 회로
KR100193616B1 (ko) 영상신호 암호화 장치
KR100225294B1 (ko) 영상신호 해독장치
JPH04235487A (ja) デスクランブル用タイミングパルスの検出方法および装置
JPH088883A (ja) Catvシステムにおける再送信用ユニット
JPS60102075A (ja) Tv信号のスクランブル回路
JPS6367796B2 (ko)
JPH0115232B2 (ko)
JPH01137893A (ja) 同期圧縮スクランブル装置
JPS5941988A (ja) テレビジヨン信号のスクランブル方式

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20080604

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee