KR0170583B1 - 호스트컴퓨터와 단말기의 데이터 통신방법 및 그장치 - Google Patents

호스트컴퓨터와 단말기의 데이터 통신방법 및 그장치 Download PDF

Info

Publication number
KR0170583B1
KR0170583B1 KR1019960034271A KR19960034271A KR0170583B1 KR 0170583 B1 KR0170583 B1 KR 0170583B1 KR 1019960034271 A KR1019960034271 A KR 1019960034271A KR 19960034271 A KR19960034271 A KR 19960034271A KR 0170583 B1 KR0170583 B1 KR 0170583B1
Authority
KR
South Korea
Prior art keywords
data
host computer
terminal
converter
synchronization signal
Prior art date
Application number
KR1019960034271A
Other languages
English (en)
Other versions
KR19980015056A (ko
Inventor
김형태
Original Assignee
대우전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 대우전자 주식회사 filed Critical 대우전자 주식회사
Priority to KR1019960034271A priority Critical patent/KR0170583B1/ko
Publication of KR19980015056A publication Critical patent/KR19980015056A/ko
Application granted granted Critical
Publication of KR0170583B1 publication Critical patent/KR0170583B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/16Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
    • G06F15/163Interprocessor communication
    • G06F15/173Interprocessor communication using an interconnection network, e.g. matrix, shuffle, pyramid, star, snowflake
    • G06F15/17306Intercommunication techniques
    • G06F15/17325Synchronisation; Hardware support therefor
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/16Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
    • G06F15/163Interprocessor communication
    • G06F15/173Interprocessor communication using an interconnection network, e.g. matrix, shuffle, pyramid, star, snowflake
    • G06F15/17306Intercommunication techniques
    • G06F15/17318Parallel communications techniques, e.g. gather, scatter, reduce, roadcast, multicast, all to all

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Software Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Communication Control (AREA)

Abstract

본 발명은 호스트컴퓨터와 단말기의 데이터 통신방법 및 그 장치에 관한 것으로, 데이터를 수수하는 동기신호를 출력하고, 수신된 데이터를 해석하여 저장하는 호스트컴퓨터와, 각각 직렬로 접속되어 수집된 데이터를 상기 호스트컴퓨터로 전송하는 복수개의 단말기가 연결된 데이터 통신장치에 있어서, 상기 호스트컴퓨터(10)로부터 인터페이스(12)를 통해 데이터를 수수하는 신호를 입력받거나 입력된 데이터를 변환시켜 호스트컴퓨터(10)로 데이터를 송신하는 변환기(20)와, 상기 변환기(20)로부터 호스트컴퓨터(10)의 데이터 수수신호로 동기신호를 발생시키는 클럭발생기(30)와, 상기 변환기(20)를 통해 상위의 단말기(50)로 동기신호를 송신하거나 상위의 단말기(50)로부터 데이터를 수신하는 인터페이스(22)의 구성으로, 바이트단위로 단말기의 통신를 비동기화시켜 효율적인 데이터통신을 수행한 것이다.

Description

호스트컴퓨터와 단말기의 데이터 통신방법 및 그 장치
본 발명은 호스트컴퓨터와 단말기사이에서 송수신되는 데이터를 통신하는 방법 및 그 장치에 관한 것으로, 특히 바이트단위로 단말기의 통신을 비동기화시켜 효율적인 데이터통신을 수행하는 호스트컴퓨터와 단말기의 데이터 통신방법 및 그 장치에 관한 것이다.
컴퓨터시스템의 상호간이나 컴퓨터와 주변장치들 사이에 순서적으로 2진데이터를 송수신하는 방법은 동기식 통신과 비동기 통신으로 나뉘어진다. 동기식 통신은 수신기와 송신기가 동기화된 상태에서 시간신호에 맞추어 2진데이터를 고정된 속도로 전송하는 방식이다. 또한, 비동기 통신은 데이터를 일정속도로 보낼 것을 요구하지 않고, 규칙적인 시간에 관계없이 임의의 사상(事像)이 출현되는 전송방식이다.
종래에 대부분의 호스트컴퓨터와 단말기사이에서 데이터를 통신하는 방식으로는 첨부된 도 1의 데이터 통신장치에서와 같이 동기식 통신이 이루어진다. 즉, 각각의 단말기(2, 3, 4)에 연결된 장비를 거쳐 호스트컴퓨터(1)와 데이터를 송수신하기 위해서는 단말기(2)에서 데이터송신을 요청하는 a신호를 호스트컴퓨터(1)에 보내고, a신호를 인식한 호스트컴퓨터(1)는 이를 허가하는 b신호를 단말기(2)로 보내며, 단말기(2)에서 c신호를 송신하여 호스트컴퓨터(1)로 데이터를 송신한다. 통신이 종료되면, 호스트컴퓨터(1)에서 d신호를 단말기(2)로 보내 데이터의 송수신이 완료된다. 이때, 호스트컴퓨터(1)는 제 1단말기(2)로부터 데이터의 수신이 완료되면, 다시 제 2단말기(3)의 데이터를 제 1단말기(2)를 통해 동기신호를 송수신한 후에 수신하게 된다. 또한, 제 n단말기(4)의 경우에도 제 1단말기(2)까지 단말기(2, 3, 4)간에 데이터를 송수신한 후에 최종적으로 호스트컴퓨터(1)로 데이터를 송신할 수 있었다. 이렇게 호스트컴퓨터(1)는 각 단말기(2, 3, 4)의 데이터를 수신하기 위하여 여러번의 동기신호를 송수신한 후에 해당하는 단말기(2, 3, 4)의 데이터를 수신하여야 했다.
이와 같이 종래에 동기식 전송방식에서는 어떤 특정의 조합부호를 동기신호로써 여러개로 연속하여 보낸 뒤에 데이터를 보내는 방식이므로, 데이터의 송수신절차가 복잡해지고, 호스트컴퓨터와 단말기간의 송수신 때에 모뎀과 회선상에 동기가 되지 않아 간섭이 일어나는 경우에는 전송된 데이터가 중간에서 없어지게 되어 데이터를 재전송해야 하는 문제가 있었다.
본 발명은 상기와 같은 문제를 감안하여, 호스트컴퓨터로부터 동기신호가 단말기로 송신되면, 접속된 모든 단말기는 동기신호에 의해 각각의 데이터를 1비트씩 시프트시켜 제 1단말기를 통해 호스트컴퓨터로 일괄적으로 1비트씩의 데이터를 송신하고, 호스트컴퓨터는 입력된 1비트씩의 데이터를 각각의 단말기로부터 수신하여 수신된 데이터를 해석하게 되는 호스트컴퓨터와 단말기의 데이터 통신방법 및 그 장치를 제공하기 위한 것이 목적이다.
도 1은 종래의 단말기와 호스트컴퓨터간의 데이터 통신장치를 나타낸 블록도,
도 2는 본 발명에서 호스트컴퓨터와 단말기의 데이터를 통신하는 장치를 나타낸 블록도,
도 3은 본 발명이 적용되는 데이터송신에 관한 예시도,
도 4는 본 발명의 다른 실시예로 호스트컴퓨터와 단말기의 데이터를 통신하는 장치의 블록도.
♣도면의 주요부분에 대한 부호의 설명♣
10: 호스트컴퓨터12, 22: 인터페이스
20: 변환기30: 클럭발생기
40: 증폭기50, 52, 54, 56: 단말기
60: 병렬/직렬변환기
본 발명은 상기의 목적을 달성하기 위하여, 호스트컴퓨터에서 인터페이스를 통해 데이터통신을 위한 요구로 동기신호를 변환기, 클럭발생기 및 인터페이스를 통해 각각 직렬접속된 단말기로 동기신호를 송신하고, 각 단말기는 호스트컴퓨터로 일방적으로 송신할 데이터의 1비트씩을 시프트시켜 상위의 단말기로 송신하며, 상위의 단말기는 모든 단말기에서 수신된 1비트씩의 데이터를 일괄적으로 인터페이스 및 변환기를 통해 호스트컴퓨터로 송신시키는 통신방법을 제시한다.
또한, 본 발명의 목적은, 데이터를 수수하는 동기신호를 출력하고, 수신된 데이터를 해석하여 저장하는 호스트컴퓨터와, 각각 직렬로 접속되어 수집된 데이터를 상기 호스트컴퓨터로 전송하는 복수개의 단말기가 연결된 데이터 통신장치에 있어서, 상기 호스트컴퓨터로부터 인터페이스를 통해 데이터를 수수하는 신호를 입력받거나 입력된 데이터를 변환시켜 호스트컴퓨터로 데이터를 송신하는 변환기와, 상기 변환기로부터 호스트컴퓨터의 데이터 수수신호로 동기신호를 발생시키는 클럭발생기와, 상기 변환기를 통해 상위의 단말기로 동기신호를 송신하거나 상위의 단말기로부터 데이터를 수신하는 인터페이스를 연결함으로써 달성될 수 있다.
이하, 첨부된 도 2 및 도 3을 참조하여 본 발명에 관하여 보다 상세하게 설명하면 다음과 같다.
도 2는 본 발명에서 호스트컴퓨터와 단말기의 데이터를 통신하는 장치를 나타낸 블록도이고, 도 3은 본 발명이 적용되는 데이터송신에 관한 예시도이다.
변환기(20)는 인터페이스(12)를 통해 호스트컴퓨터(10)로부터 데이터를 송수신하는 중간역으로, 호스트컴퓨터(10)에서 출력되는 데이터를 변환시키거나 단말기(50-56)로부터 수신되는 데이터를 변환시켜 데이터를 송수신시키는 것이다. 호스트컴퓨터(10)와 변환기(20)사이를 연결시켜 주는 인터페이스(12)는 RS-232C로 근거리(대략 10m이내)통신에 주로 사용된다.
클럭발생기(30)는 변환기(20)에 접속되어 호스트컴퓨터(10)로부터 출력된 데이터신호를 변환기(20)로부터 입력받아 일정주기의 구형파인 클럭신호를 발생시켜 동기신호로 다시 변환기(20)를 통해 단말기로 출력시킨다. 변환기(20)와 상위 단말기(50)사이에 연결된 인터페이스(22)는 RS-485가 사용되고, RS-485는 원거리(대략 1.5Km이내)통신에 주로 사용된다. 즉, RS-485는 호스트컴퓨터(10)와 단말기(50-56) 또는 단말기(50-56)와 단말기(50-56)사이가 그다지 원거리(대략 1.5Km이상)가 아닌 경우에 적용된다. 예컨대, 지하철과 같이 역과 역사이가 일정거리를 유지하는 구간사이에서 데이터통신을 할 경우에 사용될 수 있고, 국내의 서울지하철의 경우에 하나의 노선(예를 들면, 1 내지 7호선 등)을 갖는 지하철구간에서 중심역의 호스트컴퓨터(10)가 각 역의 단말기(50-56)로부터 데이터를 송수신할 때에 사용될 수 있다.
증폭기(40)는 단말기(50-56)와 단말기(50-56)사이나 상위 단말기(50)와 변환기(20)사이에 데이터를 송수신할 때에 거리상으로 데이터의 선로손실이나 누화 등이 발생될 것을 감안하여 데이터를 일정크기로 증폭시키는 것이다.
이와 같이 구성된 본 발명에 관하여 도 3을 참조하여 보다 상세하게 설명하면, 호스트컴퓨터(10)에서 출력된 데이터신호는 변환기(20)로 인가되고, 변환기(20)는 클럭발생기(30)를 제어하여 일정주기의 구형파인 클럭신호를 발생시킨다. 클럭발생기(30)에서 발생된 클럭신호는 변환기(20)를 통해 동기신호로 단말기(50-56)에 송신된다. 단말기(50-56)에서 변환기(20)로부터 수신된 동기신호의 한 펄스마다 단말기(50-56)는 1비트씩의 데이터를 시프트시켜 상위 단말기(50)로 보내진다.
즉, 제 8단말기의 데이터중에 7번째 비트의 데이터와, 제 7단말기의 6번째 비트의 데이터가 논리합(OR)으로 연산되고, 다음의 제 6 내지 제 1단말기까지 각각의 하나의 비트가 상위 단말기(50)로 1비트씩의 데이터를 논리합으로 연산되어 8대의 단말기로부터 1바이트인 8비트의 데이터를 증폭기(40) 및 인터페이스(22)를 통해 변환기(20)로 송신된다. 변환기(20)는 수신된 데이터를 변환시킨 후에 호스트컴퓨터(10)로 송신하고, 호스트컴퓨터(10)는 입력된 1바이트의 데이터를 각각의 단말기(50-56)로부터 1비트씩의 데이터를 입력받은 것으로 해석한다. 이렇게 호스트컴퓨터(10)는 하나의 동기신호가 송신될 때마다 단말기(50-56)로부터 1바이트씩의 데이터가 수신된다.
이와 같이 각각의 단말기(50-56)로부터 1바이트의 데이터를 수신하기 위해서는 동기신호가 8번 송신된 후에 1바이트의 데이트를 수신하고, 이를 8번 반복해서 수행하게 되면, 64개의 동기신호뒤에 각 단말기(50-56)로부터 각각 1바이트씩의 데이터를 수신하게 된다. 이때, 데이터를 송수신하는 모뎀이나 통신장비의 통신속도가 9600bps(baud per sec)라면, 64개의 동기신호가 송신된 후에 150바이트(bytes)의 데이터를 호스트컴퓨터(10)가 수신하게 되는 것이다.
도 4는 호스트컴퓨터와 복수개의 단말기사이에서 데이터를 통신하는 다른 실시예로 나타낸 장치의 구성도로, 호스트컴퓨터(10)에 RS-232C로 연결되는 변환기(20)에는 RS-485를 통해 병렬/직렬변환기(60)가 연결되고, 병렬/직렬변환기(60)에는 복수개의 단말기(50-56)가 병렬로 연결된다.
병렬/직렬변환기(60)는 복수개의 단말기(50-56)로부터 각각 병렬로 입력된 데이터를 직렬로 변환시켜 인터페이스(22)인 RS-485를 통해 변환기(20)로 데이터를 송신하는 것이다.
이와 같이 구성된 호스트컴퓨터(10)와 단말기(50-56)간의 통신장치의 통신방식은 변환기(20)로부터 동기신호가 병렬/직렬변환기(60)로 송신되면, 병렬/직렬변환기(60)는 각각의 단말기(50-56)로 동기신호를 출력시켜 단말기(50-56)로부터 1비트씩의 데이터를 수신받는다. 복수개의 단말기(50-56)로부터 병렬로 수신된 8비트, 즉 1바이트의 데이터는 병렬/직렬변환기(60)에서 직렬데이터로 변환되어 인터페이스(22) 및 증폭기(40)를 통해 변환기(20)로 송신된다. 이러한 통신방식도 병렬/직렬변환기(60)에서 변환기(20)로부터 8개의 동기신호가 수신된 후에 단말기(50-56)로부터 1비트씩의 데이터를 수신하게 된다.
상술한 바와 같이, 본 발명은 단말기에서 일방적으로 데이터를 송신할 때에 호스트컴퓨터에서 동기신호를 송신한 후에 복수개의 단말기로부터 1비트씩의 데이터를 수신할 수 있어 데이터통신의 속도가 빨라지고, 오동작이 없으며, 논리적으로 간단하게 처리할 수 있어 프로그램화하기도 용이하고, 데이터를 항상 수신하므로 복수개의 단말기에 대한 데이터의 통계산출에 적합한 장점이 있다.

Claims (4)

  1. 호스트컴퓨터에서 인터페이스를 통해 데이터통신을 위한 요구로 동기신호를 변환기, 클럭발생기 및 인터페이스를 통해 각각 직렬접속된 복수개의 단말기로 동기신호를 송신하고, 각 단말기는 호스트컴퓨터로 일방적으로 송신할 데이터의 1비트씩을 시프트시켜 상위의 단말기로 송신하며, 상위의 단말기는 모든 단말기에서 수신된 1비트씩의 데이터를 일괄적으로 인터페이스 및 변환기를 통해 호스트컴퓨터로 송신시키는 호스트컴퓨터와 단말기의 데이터 통신방법.
  2. 제 1항에 있어서, 상기 복수개의 단말기로부터 각각 병렬로 1비트씩 입력된 데이터를 병렬/직렬변환기에서 직렬데이터로 변환시켜 인터페이스 및 변환기를 통해 호스트컴퓨터로 송신시키는 호스트컴퓨터와 단말기의 데이터 통신방법.
  3. 데이터를 수수하는 동기신호를 출력하고, 수신된 데이터를 해석하여 저장하는 호스트컴퓨터와, 각각 직렬로 접속되어 수집된 데이터를 상기 호스트컴퓨터로 전송하는 복수개의 단말기가 연결된 데이터 통신장치에 있어서,
    상기 호스트컴퓨터(10)로부터 인터페이스(12)를 통해 데이터를 수수하는 신호를 입력받거나 입력된 데이터를 변환시켜 호스트컴퓨터(10)로 데이터를 송신하는 변환기(20)와,
    상기 변환기(20)로부터 호스트컴퓨터(10)의 데이터 수수신호로 동기신호를 발생시키는 클럭발생기(30)와,
    상기 변환기(20)를 통해 상위의 단말기(50)로 동기신호를 송신하거나 상위의 단말기(50)로부터 데이터를 수신하는 인터페이스(22)를 연결하여 이루어진 것을 특징으로 하는 호스트컴퓨터와 단말기의 데이터 통신장치.
  4. 제 3항에 있어서, 상기 상위의 단말기(50)를 포함하여 복수개의 단말기(52, 54, 56)가 병렬로 접속되고, 병렬로 입력된 데이터를 직렬데이터로 변환시켜 상기 변환기(20)로 데이터를 송신하는 병렬/직렬변환기(60)가 접속된 것을 특징으로 하는 호스트컴퓨터와 단말기의 데이터 통신장치.
KR1019960034271A 1996-08-19 1996-08-19 호스트컴퓨터와 단말기의 데이터 통신방법 및 그장치 KR0170583B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960034271A KR0170583B1 (ko) 1996-08-19 1996-08-19 호스트컴퓨터와 단말기의 데이터 통신방법 및 그장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960034271A KR0170583B1 (ko) 1996-08-19 1996-08-19 호스트컴퓨터와 단말기의 데이터 통신방법 및 그장치

Publications (2)

Publication Number Publication Date
KR19980015056A KR19980015056A (ko) 1998-05-25
KR0170583B1 true KR0170583B1 (ko) 1999-03-30

Family

ID=19469951

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960034271A KR0170583B1 (ko) 1996-08-19 1996-08-19 호스트컴퓨터와 단말기의 데이터 통신방법 및 그장치

Country Status (1)

Country Link
KR (1) KR0170583B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100391169B1 (ko) * 2000-11-25 2003-07-12 엘지전자 주식회사 프로세서와 외부장치간의 직렬 통신장치

Also Published As

Publication number Publication date
KR19980015056A (ko) 1998-05-25

Similar Documents

Publication Publication Date Title
US4325147A (en) Asynchronous multiplex system
CN107171728B (zh) 1b4b与曼彻斯特编码的正向、反向传输方法及装置、系统
EP1699148B1 (en) Synchronous data transmission between plural remote radio devices and a base-band processing device of a W-CDMA base station
MXPA05010408A (es) Sistema de monitoreo de operacion.
US4547879A (en) Digital data transmission process and installation
KR0170583B1 (ko) 호스트컴퓨터와 단말기의 데이터 통신방법 및 그장치
MY119561A (en) Method and device for data transmission and reception using transmission pause state as reception timing
US4015204A (en) Method of telecommunications
JPH039638A (ja) 高速回線データ送信方式
CN210199300U (zh) 雷达数据的传输装置和雷达系统
CN111917504B (zh) 一种传输多路数据的双线同步高速传输系统
GB1577603A (en) Data transmission systems
CN107846417B (zh) 一种基于fpga的cpri自适应解码系统实现方法
SU1172080A1 (ru) Устройство дл передачи и приема дополнительной информации по телевизионному кабелю
RU2134020C1 (ru) Способ и устройство передачи пейджинговых данных
KR0154607B1 (ko) 직렬 전송신호 변환장치
CN115480292A (zh) 一种煤矿微震系统
CN109889271A (zh) 一种变频扰码光模块及实现方法
SU1674208A1 (ru) Оптоэлектронное устройство дл приема и передачи информации
RU2236755C2 (ru) Способ передачи сообщений
RU8497U1 (ru) Система сбора и обработки данных
KR950004499Y1 (ko) 동기식 광다중화 장치의 원격 루프백 회로
SU919113A1 (ru) Устройство дл передачи и приема цифровых сигналов
HU183851B (en) Data-transmitting multiplexer for character transmission of type "start-stop"
JPS62239734A (ja) デ−タ伝送方式

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20010928

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee