KR0158631B1 - 적응차분 펄스부호변조 트랜스코더 - Google Patents

적응차분 펄스부호변조 트랜스코더 Download PDF

Info

Publication number
KR0158631B1
KR0158631B1 KR1019950040092A KR19950040092A KR0158631B1 KR 0158631 B1 KR0158631 B1 KR 0158631B1 KR 1019950040092 A KR1019950040092 A KR 1019950040092A KR 19950040092 A KR19950040092 A KR 19950040092A KR 0158631 B1 KR0158631 B1 KR 0158631B1
Authority
KR
South Korea
Prior art keywords
channel
signal
clock signal
activated
modulated
Prior art date
Application number
KR1019950040092A
Other languages
English (en)
Other versions
KR970031512A (ko
Inventor
김백현
김용훈
Original Assignee
김광호
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자주식회사 filed Critical 김광호
Priority to KR1019950040092A priority Critical patent/KR0158631B1/ko
Publication of KR970031512A publication Critical patent/KR970031512A/ko
Application granted granted Critical
Publication of KR0158631B1 publication Critical patent/KR0158631B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B14/00Transmission systems not characterised by the medium used for transmission
    • H04B14/02Transmission systems not characterised by the medium used for transmission characterised by the use of pulse modulation
    • H04B14/06Transmission systems not characterised by the medium used for transmission characterised by the use of pulse modulation using differential modulation, e.g. delta modulation

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Transmitters (AREA)

Abstract

이 발명은 다수 개의 채널신호를 실시간으로 처리할 수 있도록 하는 적응차분 펄스부호변조(ADPCM : Adaptive Differential Pulse Code Modulation) 트랜스코더(transcoder)에 관한 것으로, 소정 수의 이동국에서 제공되는 채널신호를 입력받아, 활성화된 채널의 갯수를 카운트하여 채널 카운트 신호를 출력하는 채널활성 카운터부와; 상기 활성화된 채널의 갯수에 대응하는 주파수를 가지는 변조 클럭신호와 채널인에이블 클럭신호를 생성하여 출력하는 클럭 발생기와; 이동국에서 제공되는 채널신호와 상기 클럭 발생기에서 제공되는 채널인에이블 클럭신호를 입력받아, 상기 채널인에이블 클럭신호의 소정 구간동안 상기 각 채널신호중 적어도 하나 이상의 활성화된 채널신호를 활성화된 순서대로 패킷화하여 받아들이는 채널입력 제어부와; 상기 변조 클럭신호를 동작 주파수로 하여 상기 채널 신호를 적응차분 펄스부호변조 기법에 따라 변조시켜 변조신호로서 출력하는 트랜스코더와; 상기 트랜스코더에서 제공되는 변조신호를 상기 채널인에이블 클럭신호의 소정 구간동안 활성화된 채널로 소정의 채널 우선순위에 따라 분배하는 채널출력 제어부로 구성되어, 하나의 적응차분 펄스부호변조 칩으로 적어도 하나 이상의 이동국으로부터 수신된 채널 신호를 처리할 수 있고, 채널의 갯수에 따라 채널 신호의 입출력 및 변조시 사용되는 클럭신호의 주파수가 변화되도록 함으로써 주파수 사용의 효율을 높일 수 있다.

Description

적응차분 펄스부호변조 트랜스코더
제1도는 이 발명의 실시예에 따른 적응차분 펄스부호변조 트랜스코더의 구성 블록도이고,
제2도는 상기 제1도의 각 채널 카운트 신호의 파형도이고,
제3도는 상기 제1도의 각 채널 카운트 신호에 따른 클럭신호의 주파수를 도시한 도표이고,
제4도는 상기 제1도의 클럭 발생기의 상세 구성도이고,
제5도는 이 발명의 실시예에 따른 적응차분 펄스부호변조 트랜스코더에 4개의 이동국이 할당된 경우 활성화된 채널의 갯수에 따른 변조 클럭 신호의 타이밍을 도시한 것이고,
제6도는 상기 제1도의 채널 입력 제어부의 상세 구성도이고,
제7도는 상기 제1도의 채널 출력 제어부의 상세 구성도이고,
제8도는 이 발명의 실시예에 따른 적응차분 펄스부호변조 트랜스코더의 제어방법을 설명하는 순서도이다.
* 도면의 주요부분에 대한 부호의 설명
1 : 채널활성 카운터부 2 : 클럭 발생기
3 : 채널입력 제어부 4 : 트랜스코더
5 : 채널출력 제어부
이 발명은 적응차분 펄스부호변조(ADPCM : Adaptive Differential Pulse Code Modulation) 트랜스코더(transcoder)에 관한 것으로서, 더욱 상세하게 말하자면 1개의 적응차분 펄스부호변조 칩을 이용하여 여러대의 이동국(handy set)에서 발생되는 임의의 N개의 채널신호를 실시간으로 처리할 수 있도록 하는 적응차분 펄스부호변조 트랜스코더에 관한 것이다.
적응차분 펄스부호변조 트랜스코더는 디지탈 이동통신 분야에서 사용되는, 2배로 신호를 압축처리하는 기능을 가지는 코덱(CODEC : COder-DECoder)이며, 적응차분 펄스부호변조 방식은 디지탈 무선전화(DCP : Digital Cordless Phone), 유럽방식 디지탈 무선전화 (DECT : Digital European Cordless Telephone), 무선전화2(CT2 : Cordless Telephone 2)등의 시스템에서 신호변조의 표준으로 정한 방식이다.
현재 사용되고 있는 아날로그 방식의 무선전화(Cordless phone)에서와 같이 1개의 기지국(Base set)에 여러대의 이동국(Handy set)이 연결된 경우, 각 이동국들이 동시에 오프-후크(Off-hook) 상태로 되어 여러대의 이동국들이 통화중일때, 기지국은 각 이동국들의 신호를 동시에 받아서 처리해야 한다.
이러한 경우에 기지국에서는 각 이동국에 대응하는 수만큼의 적응차분 펄스부호변조 칩이 구비되어야 한다.
보다 구체적으로, 만약 하나의 기지국에서 4개의 이동국이 사용되는 경우, 4개의 적응차분 펄스부호변조 칩이 기지국에 설치되어야만 4개의 이동국이 제대로 동작할 수 있다. 상기와 같은 현재의 방식은 이동국의 수가 증가할수록 적응차분 펄스부호변조 칩의 수도 같이 증가해야 하는 단점이 있다.
이 발명의 목적은 상기한 바와 같은 종래의 기술적 문제점을 해결하기 위한 것으로서, 적응차분 펄스부호변조 칩을 하나만 사용하여 다수의 이동국의 신호를 처리할 수 있도록 상기 적응차분 펄스부호변조 칩에 다수 채널을 제어할 수 있는 채널 입출력 제어부 및 클럭발생기를 부가한 적응차분 펄스부호변조 트랜스코더를 제공하는데 있다.
한편, 다수의 채널이 동시에 활성화되어 동작하는 경우, 1개 채널에서의 주파수로서 최대 사용가능한 채널수만큼 분주된 최대주파수를 사용하며, 이 최대주파수를 조절하지 않고 활성화된 채널에 그대로 적용하면, 불필요한 주파수 여분이 발생하여 주파수 사용의 효율이 떨어진다.
이 발명에 따른 적응차분 펄스부호변조 트랜스코더에 따르면, 활성화된 채널의 수를 감지하여 채널의 수만큼 주파수를 분주하여 활성화된 각 채널에 분배함으로써 주파수 사용의 효율이 증가될 수 있다.
상기한 목적을 달성하기 위한 수단으로서 이 발명의 구성은,
소정 수의 이동국에서 제공되는 채널신호를 입력받아, 상기 각 채널이 활성화된 상태인지를 판단하며, 활성화된 채널의 갯수를 카운트하여 채널 카운트 신호를 출력하는 채널활성 카운터부와;
상기 채널활성 카운터부에서 출력된 채널 카운트 신호를 입력받아, 활성화된 채널의 갯수에 대응하는 주파수를 가지는 변조 클럭신호와 채널인에이블 클럭신호를 생성하여 출력하는 클럭 발생기와;
이동국에서 제공되는 채널신호와 상기 클럭 발생기에서 제공되는 채널인에이블 클럭신호를 입력받아, 상기 채널인에이블 클럭신호의 소정 구간동안 상기 각 채널신호 중 적어도 하나 이상의 활성화된 채널신호를 소정의 채널 우선순위에 따라 합성하여 받아들이는 채널입력 제어부와; 상기 채널입력 제어부에서 제공되는 채널신호와 상기 클럭 발생기에서 제공되는 변조 클럭 신호를 입력받아, 상기 변조 클럭신호를 동작 주파수로 하여 상기 채널신호를 적응차분 펄스부호변조 기법에 따라 변조시키며, 그 결과로 얻어지는 신호를 변조신호로서 출력하는 트랜스코더와; 상기 트랜스코더에서 제공되는 변조신호와 상기 클럭 발생기에서 제공되는 채널인에이블 클럭신호를 입력받아, 상기 채널인에이블 클럭신호의 소정 구간동안 상기 변조신호를 적어도 하나 이상의 활성화된 채널로 소정의 채널 우선순위에 따라 분배하는 채널출력 제어부를 포함하여 이루어진다.
이하, 첨부된 도면을 참조하여 이 발명의 바람직한 실시예를 설명한다.
제1도는 이 발명의 실시예에 따른 적응차분 펄스부호변조 트랜스코더의 구성 블록도이고,
제2도는 상기 제1도의 각 채널 카운트 신호의 파형도이고,
제3도는 상기 제1도의 각 채널 카운트 신호에 따른 클럭신호의 주파수를 도시한 도표이고,
제4도는 상기 제1도의 클럭 발생기의 상세 구성도이고,
제5도는 이 발명의 실시예에 따른 적응차분 펄스부호변조 트랜스코더에 4개의 이동국이 할당된 경우 활성화된 채널의 갯수에 따른 변조 클럭 신호의 타이밍을 도시한 것이고,
제6도는 상기 제1도의 채널 입력 제어부의 상세 구성도이고,
제7도는 상기 제1도의 채널 출력 제어부의 상세 구성도이고,
제8도는 이 발명의 실시예에 따른 적응차분 펄스부호변조 트랜스코더의 제어방법을 설명하는 순서도이다.
먼저, 제1도를 참조하여 이 발명의 실시예에 따른 적응차분 펄스부호변조 트랜스코더의 구성을 설명한다.
제1도에 도시된 바와 같이, 이 발명의 실시예에 따른 적응차분 펄스부호변조 트랜스코더는, 소정 수의 이동국으로부터 채널신호(ch1~chm)를 수신하도록 연결된 채널활성 카운터부(1)와; 상기 채널활성 카운터부(1)로부터 채널 카운트 신호(cc1~ccm)를 입력받아 변조 클럭신호(ADP CLK)와 칩인에이블 클럭신호(CE CLK)를 출력하도록 연결된 클럭 발생기(2)와; 상기 채널신호(ch1~chm)를 수신하도록 연결되는 한편, 클럭 발생기(2)의 채널인에이블 클럭신호(CE CLK)를 입력받아 채널신호(S)를 출력하도록 연결된 채널입력제어부(3)와; 상기 체널입력 제어부(3)의 채널신호(S)와 상기 클럭 발생기(2)의 변조 클럭신호(ADP CLK)를 입력받아 변조신호(Sd)를 출력하도록 연결된 트랜스코더(4)와; 상기 트랜스코더(4)의 변조신호(Sd)와 클럭 발생기(2)의 채널인에이블 클럭신호(CE CLK)를 입력받아 이동국의 각 채널에 채널신호(ch1~chm)로서 송신하도록 연결된 채널출력 제어부(5)로 구성된다.
다음으로, 상기와 같이 구성된 적응차분 펄스부호변조 트랜스코더의 동작을 설명한다.
전원이 인가되어 회로의 동작이 시작되면, 이동국의 갯수와 동일한 채널신호(ch1~chm)가 채널활성 카운터부(1) 및 채널입력 제어부(3)에 입력된다.
채널활성 카운터부(1)에서는 입력된 채널신호(ch1~chm)로부터 각 채널신호에 대응하는 채널이 활성화(active)된 상태인지 판단되며, 활성화된 채널의 갯수가 카운트되어 그 결과로 얻어지는 값에 따라 채널 카운트 신호(cc1~ccm) 중의 하나가 인에이블되어 클럭 발생기(2)에 출력된다.
채널활성 카운터부(1)에서 채널이 활성화된 상태인지에 대한 판단은 이동국으로부터 수신된 채널신호를 통해 해당하는 이동국이 온-후크(On-Hook)인지 오프-후크(Off-Hook)인지에 따라 이루어지며, 이동국이 오프-후크일 경우에 채널이 활성화된 것으로 판단된다.
채널활성 카운터부(1)에서 제공되는 채널 카운트 신호(cc1~ccm)가 입력되는 클럭 발생기(2)에서는 인에이블 상태인 채널 카운트 신호에 대응하는 주파수를 가지는 변조 클럭신호(ADP CLK)와 채널인에이블 클럭신호(CE CLK)가 생성되며, 상기 변조 클럭신호(ADP CLK)는 트랜스코더(4)에 제공되어 적응차분 펄스부호변조를 위한 동작신호로서 사용되며, 상기 채널인에이블 클럭신호(CE CLK)는 채널입력 제어부(3)와 채널출력 제어부(4)에 제공되어 채널신호의 입출력 제어에 사용된다.
가령, 채널활성 카운터부(1)에서 1개의 채널이 활성화된 것으로 판단되면, 채널 카운트 신호(cc1)가 인에블 상태로 되고, 클럭 발생기(2)에서는 인에이블된 채널 카운트 신호(cc1)에 대응하는 주파수를 가지는 변조 클럭신호(ADP CLK)와 채널인에이블 클럭신호(CE CLK)가 생성된다.
이때, 클럭 발생기(2)에서는 기본 주파수가 생성되고, 생성된 기본 주파수는 채널 카운트 신호에 따라 소정의 배수로 분주되어 변조 클럭신호(ADP CLK)와 채널인에이블 클럭신호(CE CLK)의 생성에 이용된다. 여기서, 생성되는 변조 클럭신호(ADP CLK)와 채널인에이블 클럭신호(CE CLK)는 클럭 펄스(clock pulse)이다.
채널입력 제어부(3)에서는 채널인에이블 클럭신호(CE CLK)의 하이레벨 구간동안에 채널신호(ch1~chm)중 활성화된 채널신호가 결정된 입력순서에 따라 트랜스코더(4)로 입력되도록 제어된다.
트랜스코더(4)에서는 소정의 순서로 입력된 채널신호(S)가 변조 클럭신호(ADP CLK)의 주파수를 동작 주파수로 하는 적응차분 펄스부호변조 기법에 근거하여 인코딩(encoding) 또는 디코딩(decoding)되며, 상기 결과로 얻어지는 변조 신호(Sd)는 채널출력 제어부(5)에 제공된다.
채널출력 제어부(5)에서는 채널인에이블 신호(CE CLK)의 로우레벨 구간 동안에 소정의 순서에 따라 변조 신호(Sd)가 활성화된 채널로 출력되며, 이에 따라 활성화된 채널에 대응하는 이동국에서는 소정의 메시지가 수신될 수 있다.
다음으로, 제2도 및 제7도를 참조하여 이 발명의 실시예에 따른 적응차분 펄스부호변조 트랜스코더의 구성 및 동작을 보다 상세하게 설명한다.
제2도에는 이 발명의 실시예에 따른 적응차분 펄스부호변조 트랜스코더에 4개의 이동국이 할당될 경우, 4개의 채널 카운트 신호(cc1~cc4)에 대응하는 채널인에이블 클럭신호(CE CLK)의 파형이 도시되어 있다.
제2도에 도시된 바와 같이, 하나의 채널이 활성화된 경우에는 채널 카운트 신호(cc1)가 인에이블 상태로 되어 8kHz의 주파수를 가지는 클럭펄스 형태의 채널인에이블 클럭신호(CE CLK)가 생성된다.
상기 채널인에이블 클럭신호(CE CLK)의 하이레벨 구간동안에는 채널입력 제어부(3)의 채널신호 중 활성화된 채널의 신호가 트랜스코더(4)에 전달되어 적응차분 펄스부호변조 동작이 수행되며, 상기 채널인에이블 클럭신호(CE CLK)의 로우레벨 구간 동안에는 트랜스코더(4)에서 출력되는 변조 신호(Sd)가 활성화된 채널로 전달된다.
만약, 2개의 채널이 활성화된 경우에는 채널 카운트 신호(cc2)가 인에이블 되어 16kHz의 채널인에이블 클럭신호(CE CLK)가 생성되며, 생성된 채널인에이블 클럭신호(CE CLK)의 첫번째 하이레벨 구간과 첫번째 로우레벨 구간 동안에는 활성화된 두 채널 중 하나의 채널 신호가 채널입력 제어부(3)를 통해 트랜스코더(4)로 입력되어 처리된 후, 변조신호(Sd)가 채널출력 제어부(5)를 통해 활성화된 채널로 출력된다. 생성된 채널인에이블 클럭신호(CE CLK)의 두번째 하이레벨과 두번째 로우레벨 구간 동안에는 활성화된 두 채널 중 나머지 하나의 채널 신호가 처리된다.
마찬가지로, 3개의 채널이 활성화된 경우에는 24kHz의 채널인에이블 클럭신호(CE CLK)가 생성되며, 4개의 채널이 활성화된 경우에는 32kHz의 채널인에이블 클럭신호(CE CLK)가 생성된다.
제3도에는 이 발명의 실시예에 따른 적응차분 펄스부호변조 트랜스코더에 4개의 이동국이 할당될 경우, 4개의 채널 카운트 신호(cc1~cc4)에 대응하는 변조 클럭신호(ADP CLK)와 채널인에이블 클럭신호(CE CLK)의 주파수가 예시되어 있다.
제3도에 예시된 바에 따르면, 활성화된 채널의 갯수가 1, 2, 3, 4일때 각각의 변조 클럭신호(ADP CLK)는 4MHz, 8MHz, 12MHz, 16MHz이고, 각각의 채널인에이블 클럭신호(CE CLK)는 8kHz, 16kHz, 24kHz, 32kHz이다.
여기서, 예시한 클럭신호의 주파수는 특별한 한정 사항이 아니며, 시스템에 따라 그 변형이 가능하다.
제4도의 구성은 상기 제1도의 클럭 발생기(2)를 보다 상세하게 도시한 것으로서, 4개의 이동국이 이 발명의 실시예에 따른 적응차분 펄스부호변조 트랜스코더에 할당된 경우이다.
제4도에 도시된 바와 같이, 이 발명의 실시예에 따른 적응차분 펄스부호변조 트랜스코더의 클럭 발생기는, 오실레이터(22)와; 채널 카운트 신호(cc1~cc4)와 상기 오실레이터(22)의 출력신호를 받아들이도록 연결된 변조 클럭 발생기(21)와; 채널 카운트 신호(cc1~cc4)와 상기 오실레이터(22)의 출력신호를 받아들이도록 연결된 채널인에이블 클럭 발생기(23)와; 상기 변조 클럭 발생기(21)의 출력단에 연결된 그 출력 중 하나를 선택하도록 연결된 멀티플렉서(24)와; 상기 채널 인에이블 클럭 발생기(23)의 출력단에 연결되어 그 출력 중 하나를 선택하도록 연결된 멀티플렉서(25)로 구성된다.
이미 설명한 바와 같이, 각 이동국은 평소에 통화대기모드(stand-by-mode)에 있으며, 통화를 시도하거나 걸려온 전화를 받기 위하여 후크 스위치를 누르는 동작이 수행되면 오프-후크 상태로 된다.
채널활성 카운터부(1)에서는 이동국의 상태가 체크되고 있다가 어느 이동국이 통화모드로 전환되면, 채널신호(ch1~chm)로부터 통화모드로의 전환이 감지되며, 감지된 채널이 활성화된 것으로 판단된다.
또한, 활성화된 채널의 갯수가 카운트되어 그 카운트 값에 따라 채널 카운트 신호(cc1~ccm)중의 하나가 인에이블되어 클럭 발생기(2)의 변조클럭 발생기(21)와 채널인에이블 클럭 발생기(23)에 입력된다.
상기 오실레이터(22)에서는 소정의 기본 주파수를 가지는 클럭신호가 생성되며, 생성된 클럭신호는 변조 클럭 발생기(21)와 채널인에이블 클럭 발생기(23)에 제공된다.
변조 클럭 발생기(21)에서는 오실레이터(22)에서 제공된 클럭신호를 분주하여 소정의 주파수를 가지는 클럭신호가 변조 클럭신호로서 생성되며, 생성되는 변조 클럭신호의 주파수는 입력된 채널 카운트 신호(cc1~cc4)중 인에이블 된 것에 대응한다.
마찬가지로, 채널인에이블 클럭 발생기(23)에서는 오실레이터(22)에서 제공된 클럭신호를 분주하여 소정의 주파수를 가지는 클럭신호가 채널인에이블 클럭신호로서 생성되며, 생성되는 채널인에이블 클럭신호의 주파수는 입력된 채널 카운트 신호(cc1~cc4)중 인에이블 된 것에 대응한다.
상기 변조 클럭 발생기(21)와 채널인에이블 클럭 발생기(23)에서 생성된 클럭신호는 각각의 후단에 연결된 멀티플렉서(24,25)로 전송되며, 각 멀티플렉서(24,25)에서는 활성화된 채널의 갯수에 따라 생성된 클럭신호가 선택되어 변조 클럭신호(ADP CLK)와 채널인에이블 클럭신호(CE CLK)로서 출력된다.
예를 들어, 적응차분 펄스부호변조를 위한 트랜스코더(4)의 동작 주파수가 4MHz이고 하나의 채널이 활성화된 경우라면, 기본 주파수가 16MHz인 클럭신호가 오실레이터(22)에서 생성되어 변조 클럭 발생기(21)와 채널인에이블 클럭 발생기(23)에 제공되고, 채널 카운트 신호(cc1)가 인에이블되어 변조 클럭 발생기(21)와 채널인에이블 클럭 발생기(23)에 제공된다.
이때, 변조 클럭 발생기(21)에서는 채널 카운트 신호(cc1)가 인에이블이므로 기본 주파수인 16MHz가 분주되어 8kHz의 클럭신호가 생성되고, 채널인에이블 클럭 발생기(23)에서는 16MHz가 분주되어 4MHz의 클럭신호가 생성된다. 이렇게 생성된 각 클럭신호는 후단의 멀티플렉서(24,25)를 통해 외부에 출력되며, 각각은 변조 클럭신호(ADP CLK)와 채널인에이블 클럭신호(CE CLK)로서 제공된다.
제5도의 (a)~(d)는 이 발명의 실시예에 따른 적응차분 펄스부호변조 트랜스코더에 4개의 이동국이 할당된 것으로 가정할 때 활성화된 채널의 갯수가 각각 1,2,3,4일때의 변조 클럭신호의 타이밍이 도시되어 있다.
제5도의 (a)~(d)에 도시된 변조 클럭신호의 타이밍은 트랜스코더(4)에 사용되는 동작신호의 주파수가 4MHz일 경우를 가정한 것이다.
제5도의 (a)~(d)에 도시된 바와 같이, 트랜스코더에서는 소정시간(125㎲)내에 활성화된 채널의 갯수에 관계없이 채널신호가 모두 처리될수 있으며, 이때의 시간(125㎲)은 샘플링 시간이다.
이 발명의 실시예에 따르면, 매 125㎲마다 활성화된 채널의 갯수에 변동이 있는지 없는지 채널활성 카운터부(1)에서 검사되며, 이에 근거하여 클럭 발생기(2)에서는 생성되는 클럭신호(ADP CLK, CE CLK)의 주파수가 변화된다.
결국, 트랜스코더(4)의 입력신호(S)의 동기가 저절로 이루어지게 되므로 불필요한 주파수 생성이 방지될 수 있다.
다음으로, 제6도 및 제7도를 참조하여 이 발명의 실시예에 따른 적응차분 펄스부호변조 트랜스코더의 채널입력 제어부(3)와 채널출력 제어부(5)를 보다 상세하게 설명한다.
제6도 및 제7도에 도시된 채널입력 제어부(3)와 채널출력 제어부(5)는 할당된 채널의 갯수가 4개인 것으로 가정하고 구성된 것이다.
제6도에 도시된 바와 같이, 이 발명의 실시예에 따른 적응차분 펄스부호변조 트랜스코더의 채널입력 제어부(3)는, 우선권 인코더(311) 및 합산기(312)로 구성된 스위칭 제어부(31)와; 상기 스위칭 제어부(31)의 출력신호를 받아들여 채널신호(ch1~ch4)중의 하나를 선택하도록 연결된 스위치(32)로 구성된다 .
도면에 도시되지 않았지만 우선권 인코더(311)에는 채널신호(CH1~CH4)가 입력된다.
우선권 인코더(311)에서는 입력된 채널신호(ch1~ch4)로부터 채널의 활성화되는 순서가 결정되며, 우선권 인코더(311)의 출력신호와 채널인에이블 클럭신호(CE CLK)는 합산기(312)에 의해 합해진다.
합산기(312)의 출력신호는 스위치(32)에 제어신호로서 입력되면, 스위치는 합산기(312)의 출력신호에 따라 절환되어 채널신호(ch1~ch4)중 활성화된 채널의 신호가 통과되도록 한다.
예를 들어, 2개의 채널이 활성화되면 이에 대응하는 채널인에이블 클럭신호(CE CLK)가 입력되며, 이 경우의 채널인에이블 클럭신호(CE CLK)는 하나의 샘플링 시간동안 2개의 클럭펄스를 가지며, 채널인에이블 클럭신호(CE CLK)의 첫번째 하이레벨에는 첫번째 활성화된 채널의 신호가 스위치(32)에 의해 통과되며, 채널인에이블 클럭신호(CE CLK)의 두번째 하이레벨에는 두번째 활성화된 채널의 신호가 스위치(32)에 의해 통과된다.
스위치(32)에 의해 통과되는 신호(S)는 연속적으로 후단의 트랜스코더(4)에 의해 적응차분 펄스부호변조 처리된다.
상기한 채널입력 제어부(3)의 동작은 일종의 패킷화 과정이며, 매 샘플링 시간마다 활성화된 갯수에 따라 채널활성 카운터부(1)와 클럭 발생기(2)에 의해 주파수가변환된 클럭 신호(CE CLK)가 생성되고, 채널입력 제어부(3)에서는 이 클럭신호(CE CLK)를 이용하여 활성화된 채널신호가 채널의 활성화 순서에 따라 패킷화된다.
제7도에 도시된 채널출력 제어부(5)는 스위치(52)의 입력단 및 출력단이 각각 트랜스코더(4)와 채널에 연결되는 것을 제외하고 채널입력 제어부(3)와 동일한 구성이다.
또한, 도면에 도시되지는 않았지만, 채널출력 제어부(5)의 우선권 인코더(511)에는 채널입력 제어부(3)의 우선권 인코더(511)에 입력되는 채널신호와 동일한 것이 입력된다.
우선권 인코더(511)의 출력신호는 채널인에이블 클럭신호(CE CLK)와 합산기(512)에 의해 합해지며, 합산기(512)의 출력신호는 스위칭 제어신호로서 스위치(52)에 입력된다.
스위치(52)는 상기 합산기(512)의 출력신호에 의해 절환동작이 제어되며, 트랜스코더(4)의 출력신호(Sd)는 스위치(52)의 절환동작에 의해 소정의 채널로 전송된다.
이때, 3개의 채널이 활성화된 경우이면 채널인에이블 클럭신호(CE CLK)는 하나의 샘플링 시간동안 세개의 클럭펄스를 가지며, 트랜스코더(4)의 출력신호(Sd)는, 채널인에이블 클럭신호(CE CLK)의 첫번째 로우레벨 동안에는 첫번째 활성화된 채널로 전송되고 채널인에이블 클럭신호(CE CLK)의 두번째 로우레벨 동안에는 두번째 활성화된 채널로 전송되며, 채널인에이블 클럭신호(CE CLK)의 세번째 로우레벨 동안에는 세번째 활성화된 채널로 전송된다.
마지막으로, 제8도를 참조하여 이 발명의 실시예에 따른 적응차분 펄스부호변조 트랜스코더의 제어방법을 설명한다.
제8도를 참조하면, 동작이 시작되면(S1) 채널이 활성화 되었는지 판단된다(S2). 상기 단계(S2)는 채널활성 카운터부(1)에서 수행되는 것으로, 활성화된 채널이 없으면 활성화된 채널이 있을 때까지 위의 단계(S2)의 동작이 반복된다.
상기 단계(S2)에서 활성화된 채널이 있으면, 활성화된 채널의 갯수가 인식된다(S3).
다음으로, 인식된 채널의 갯수에 대응하는 소정의 주파수를 가지는 변조 클럭신호와 채널인에이블 클럭신호가 생성된다(S4). 이 단계(S4)는 클럭 발생기(2)에 의해 수행되는 것으로서, 기본 주파수를 가지는 클럭신호를 상기 인식된 채널의 갯수에 따라 소정 배수로 분주시키는 동작에 의해 변조 클럭신호와 채널인에이블 클럭신호가 의도하는 주파수를 가질 수 있다.
활성화된 채널의 신호는 상기 채널인에이블 클럭신호에 따라 패킷화되며, 이 패킷화된 신호에 대하여 적응차분 펄스부호변조 동작이 수행된다(S5).
상기 단계(S5)에 의해 변조된 신호는 채널인에이블 클럭신호에 따라 활성화된 각 채널로 분배된다(S6).
상기 단계(S2)에서 단계(S6)까지의 동작은 소정의 샘플링 시간내에 처리되며, 상기 단계(S6)가 완료된 후에는 상기 단계(S2)로 점프되어 그 이후의 단계가 반복적으로 수행된다.
이렇게 함으로써 매 샘플링 시간마다 활성화된 채널의 갯수에 변화가 있으면, 채널의 갯수에 따라 변조 클럭신호와 채널인에이블 클럭신호의 주파수가 변화되고, 이에 따라 채널의 신호를 입출력하고 변조시키는 시간도 채널의 갯수에 따라 신축성이 있게 변화됨으로써 주파수 사용의 효율을 높일 수 있다.
이상에서와 같이 이 발명의 실시예에 따르면, 하나의 적응차분 펄스부호변조 칩에 다수 채널의 신호를 처리할 수 있는 채널 입출력 제어부와 클럭 발생기를 구비함으로써 하나의 적응차분 펄스부호변조 칩으로 적어도 하나 이상의 이동국으로부터 수신된 채널 신호를 처리할 수 있고, 채널의 갯수에 따라 채널 신호의 입출력 및 변조시 사용되는 클럭신호의 주파수가 변화되도록 함으로써 주파수 사용의 효율을 높일 수 있는 적응차분 펄스부호변조 트랜스코더 및 그 제어방법을 제공할 수 있다.

Claims (9)

  1. 소정 수의 이동국에서 제공되는 채널신호를 입력받아, 상기 각 채널이 활성화된 상태인지를 판단하며, 활성화된 채널의 갯수를 카운트하여 채널 카운트 신호를 출력하는 채널활성 카운터부와; 상기 채널활성 카운터부에서 출력된 채널 카운트 신호를 입력받아, 활성화된 채널의 갯수에 대응하는 주파수를 가지는 변조 클럭신호와 채널인에이블 클럭신호를 생성하여 출력하는 클럭 발생기와; 이동국에서 제공되는 채널신호와 상기 클럭 발생기에서 제공되는 채널인에이블 클럭신호를 입력받아, 상기 채널인에이블 클럭신호의 소정 구간동안 상기 각 채널신호 중 적어도 하나 이상의 활성화된 채널신호를 소정의 채널 우선순위에 따라 합성하여 받아들이는 채널입력 제어부와; 상기 채널입력 제어부에서 제공되는 채널신호와 상기 클럭 발생기에서 제공되는 변조 클럭 신호를 입력받아, 상기 변조 클럭신호를 동작 주파수로 하여 상기 채널신호를 적응차분 펄스부호변조 기법에 따라 변조시키며, 그 결과로 얻어지는 신호를 변조신호로서 출력하는 트랜스코더와; 상기 트랜스코더에서 제공되는 변조신호와 상기 클럭 발생기에서 제공되는 채널인에이블 클럭신호를 입력받아, 상기 채널인에이블 클럭신호의 소정 구간동안 상기 변조신호를 적어도 하나 이상의 활성화된 채널로 소정의 채널 우선순위에 따라 분배하는 채널출력 제어부를 포함하여 이루어어지는 것을 특징으로 하는 적응차분 펄스부호변조 트랜스코더.
  2. 제1항에 있어서, 상기 채널활성 카운터부에서는 각 이동국으로부터 전송되는 채널신호가 오프-후크 상태이면 채널이 활성화된 것으로 판단함을 특징으로 하는 적응차분 펄스부호변조 트랜스코더.
  3. 제1항에 있어서, 상기한 클럭 발생기는 소정의 기본 주파수를 가지는 클럭신호를 생성하는 오실레이터와; 상기 채널활성 카운터부에서 제공된 채널 카운트 신호와 상기 오실레이터의 클럭신호를 받아들여, 채널 카운트 신호 중 인에이블된 것에 따라 상기 클럭신호를 소정 횟수 분주시켜서 변조 클럭신호로서 제공하는 변조 클럭 발생기와; 상기 채널활성 카운터부에서 제공된 채널 카운트 신호와 상기 오실레이터의 클럭신호를 받아들여, 채널 카운트 신호 중 인에이블 된 것에 따라 상기 클럭신호를 소정 횟수 분주시켜서 채널인이에블 클럭신호로서 제공하는 채널인에이블 클럭 발생기를 포함하는 것을 특징으로 하는 적응차분 펄스부호변조 트랜스코더.
  4. 제3항에 있어서, 상기한 변조 클럭 발생기와 채널인에이블 클럭 발생기의 후단에 각각 연결되어, 활성화된 채널의 갯수에 따라 출력신호 중 하나를 선택하여 각각 변조 클럭신호와 채널인에이블 클럭신호로서 외부에 제공하는 두 멀티플렉서를 부가하여 포함하는 것을 특징으로 하는 적응차분 펄스부호변조 트랜스코더.
  5. 제1항에 있어서, 상기한 채널입력 제어부는 채널 신호와 채널인에이블 클럭신호를 받아들여, 채널신호 중 활성화된 채널의 갯수에 따라 채널인에이블 클럭신호의 소정의 클럭 구간동안 활성화된 채널이 모두 선택될 수 있도록 하는 스위칭 제어신호를 생성하는 스위칭 제어부와; 상기 스위칭 제어부의 출력신호에 따라 절환되며, 채널신호 중 활성화된 채널의 신호를 소정 클럭 구간동안 선택하여 상기 트랜스코더로 전송되도록 하는 스위치를 포함하는 것을 특징으로 하는 적응차분 펄스부호변조 트랜스코더.
  6. 제5항에 있어서, 상기한 스위칭 제어부는 채널신호를 받아들여, 각 채널의 활성화된 순서를 결정하여 제공하는 우선권 인코더와; 상기 우선권 인코더의 출력신호와 채널인에이블 클럭신호를 받아들여, 두 신호를 합산하여 스위칭 제어신호로서 상기 스위치에 제공하는 합산기를 포함하는 것을 특징으로 하는 적응차분 펄스부호변조 트랜스코더.
  7. 제1항에 있어서, 상기한 채널 출력 제어부는 상기 채널입력 제어부의 스위칭 제어부에 입력된 것과 동일한 채널신호와 채널인에이블 클럭신호를 받아들여, 채널신호 중 활성화된 채널의 갯수에 따라 채널인에이블 클럭신호의 소정의 클럭 구간 동안 활성화된 채널이 모두 선택될 수 있도록 하는 스위칭 제어신호를 생성하는 스위칭 제어부와; 상기 스위칭 제어부의 출력신호에 따라 절환되며, 상기 트랜스코더에서 출력되는 변조신호를 소정 클럭 구간동안 선택하여 각 채널로 분배되도록 하는 스위치를 포함하는 것을 특징으로 하는 적응차분 펄스부호변조 트랜스코더.
  8. 제7항에 있어서, 상기한 스위칭 제어부는 상기 채널입력 제어부의 스위칭 제어부에 입력된 것과 동일한 채널신호를 받아들여, 각 채널의 활성화된 순서를 결정하여 제공하는 우선권 인코더와; 상기 우선권 인코더의 출력신호와 채널인에이블 클럭신호를 받아들여, 두 신호를 합산하여 스위칭 제어신호로서 상기 스위치에 제공하는 합산기를 포함하는 것을 특징으로 하는 적응차분 펄스부호변조 트랜스코더.
  9. 적어도 하나 이상의 이동국으로부터 제공되는 채널신호를 판단하여 채널이 활성화되었는지 판단하는 제1단계와; 상기 제1단계에서 활성된 채널이 있으면, 활성화된 채널의 갯수를 인식하는 제2단계와; 상기 제2단계에서 활성화된 채널의 갯수에 대응하는 주파수를 가지는 변조 클럭신호와 채널인에이블 클럭신호를 생성하는 제3단계와; 상기 제3단계에서 생성된 채널인에이블 클럭신호에 따라 활성화된 채널의 신호를 패킷화하며, 이 패킷화된 신호를 상기 변조 클럭 신호를 동작 신호로 하여 적응차분 펄스부호변조시키는 제4단계와; 상기 제4단계에서 변조된 신호를 상기 제3단계에서 생성된 채널인에이블 클럭신호에 따라 활성화된 채널로 분배하여 출력하는 제5단계를 포함하는 것을 특징으로 하는 적응차분 펄스부호변조 트랜스코더의 제어방법.
KR1019950040092A 1995-11-07 1995-11-07 적응차분 펄스부호변조 트랜스코더 KR0158631B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950040092A KR0158631B1 (ko) 1995-11-07 1995-11-07 적응차분 펄스부호변조 트랜스코더

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950040092A KR0158631B1 (ko) 1995-11-07 1995-11-07 적응차분 펄스부호변조 트랜스코더

Publications (2)

Publication Number Publication Date
KR970031512A KR970031512A (ko) 1997-06-26
KR0158631B1 true KR0158631B1 (ko) 1998-12-01

Family

ID=19433252

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950040092A KR0158631B1 (ko) 1995-11-07 1995-11-07 적응차분 펄스부호변조 트랜스코더

Country Status (1)

Country Link
KR (1) KR0158631B1 (ko)

Also Published As

Publication number Publication date
KR970031512A (ko) 1997-06-26

Similar Documents

Publication Publication Date Title
EP0416803B1 (en) Apparatus and method for encoding telephone ringing signals
EP0411083B1 (en) Telecommunications system
US5416779A (en) Time division duplex telecommunication system
US4477697A (en) Method and circuitry for encoding telephone ringing signals
JP2596388B2 (ja) ディジタルコードレス電話システム
KR850003098A (ko) 인터페이스 채널유니트
JPS6358417B2 (ko)
US5467372A (en) Multi channel ADPCM compression and expansion device
US5220601A (en) Keypad status reporting system
KR0158631B1 (ko) 적응차분 펄스부호변조 트랜스코더
EP1032976A1 (en) Method and circuit for sampling an analog signal
US6370111B1 (en) Method for controlling communication of mobile equipment and mobile equipment
JP3056199B1 (ja) ディジタルコ―ドレス電話システム
JP3341750B2 (ja) 加入者装置、及びその信号伝送方法
CA1161177A (en) Multiple line telephone instrument
JP2871644B2 (ja) Phsコードレスホン
JP2858693B2 (ja) 受信機及び伝送装置
JP3013679B2 (ja) ディジタル無線電話装置
JPH0423629A (ja) ディジタル音声伝送方式
KR0141296B1 (ko) 덱트 기지국의 데이타 클럭 신호 발생 장치
JPH08288924A (ja) 多重化ディジタル音声処理回路
KR930006895B1 (ko) 마이크로 콘트롤러를 이용한 톤 단속비 제어방법
CA1117674A (en) Signal processor for use with a telephone system and digital transmission system
SU1474850A1 (ru) Дельта-модул тор
KR0141301B1 (ko) 위상조정이 가능한 데이타클럭신호 생성회로

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20060728

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee