KR0154939B1 - 피디피 티브이에서의 영상신호 레벨 클램프장치 - Google Patents

피디피 티브이에서의 영상신호 레벨 클램프장치

Info

Publication number
KR0154939B1
KR0154939B1 KR1019950033563A KR19950033563A KR0154939B1 KR 0154939 B1 KR0154939 B1 KR 0154939B1 KR 1019950033563 A KR1019950033563 A KR 1019950033563A KR 19950033563 A KR19950033563 A KR 19950033563A KR 0154939 B1 KR0154939 B1 KR 0154939B1
Authority
KR
South Korea
Prior art keywords
level
pulse
video signal
signal
burst
Prior art date
Application number
KR1019950033563A
Other languages
English (en)
Other versions
KR970019371A (ko
Inventor
박준석
Original Assignee
배순훈
대우전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 배순훈, 대우전자주식회사 filed Critical 배순훈
Priority to KR1019950033563A priority Critical patent/KR0154939B1/ko
Publication of KR970019371A publication Critical patent/KR970019371A/ko
Application granted granted Critical
Publication of KR0154939B1 publication Critical patent/KR0154939B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/16Circuitry for reinsertion of dc and slowly varying components of signal; Circuitry for preservation of black or white level
    • H04N5/18Circuitry for reinsertion of dc and slowly varying components of signal; Circuitry for preservation of black or white level by means of "clamp" circuit operated by switching circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/20Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/102Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the element, parameter or selection affected or controlled by the adaptive coding
    • H04N19/124Quantisation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/44Colour synchronisation
    • H04N9/455Generation of colour burst signals; Insertion of colour burst signals in colour picture signals or separation of colour burst signals from colour picture signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Theoretical Computer Science (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Picture Signal Circuits (AREA)

Abstract

본 발명은 피디피 티브이(PDP TV)에서의 영상신호 레벨 클램프장치에 관한 것으로, 수평동기신호에 동기되는 PLL로부터의 샘플링펄스가 카운터에서 계수되어 D플립플롭의 AND게이트를 통해 버스트펄스가 발생되어 트랜지스터(TR)의 베이스단자에 제공되고, 버스트펄스가 하이레벨신호이면 양자화레벨 조절부에서 양자화레벨이 조절된 크로마IC로부터의 영상신호 레벨이 클램프레벨 조절부에서 조절된 클램프레벨로 클램프되어 출력됨으로써, 영상신호의 출력레벨이 균일하게 설정된 소정레벨로 클램프되어 출력됨으로, 영상신호의 흔들림 때문에 발생되는 휘도의 불균일로 인한 PDP TV 화면의 깜박거림을 방지할 수 있도록 한 것이다.

Description

피디피 티브이에서의 영상신호 레벨 클램프장치
제1도는 본 발명의 바람직한 실시예에 따른 피디피 티브이(PDP TV)에서의 영상신호 레벨 클램프장치의 개략적인 블록구성도.
제2도는 본 발명에 따라 영상신호의 레벨을 클램프하기 위해 제1도의 각 구성부재로부터 출력되는 각 펄스를 도시한 도면.
제3도는 본 발명에 따라 영상신호의 레벨이 클램프된 것을 도시한 도면.
제4도는 방송국으로부터 전송되는 영상신호의 레벨 흔들림 현상을 설명하기 위한 도면.
* 도면의 주요부분에 대한 부호의 설명
110 : PLL부 120 : 버스트 검출부
130 : 양자화레벨 조절부 140 : 클램프레벨 조절부
본 발명은 PDP TV(Plasma Display Panel Television: 이하 PDP TV라고 약칭함)에 관한 것으로, 보다 상세하게는 영상신호의 레벨을 설정된 소정레벨로 클램프할 수 있도록 한 피디피 티브이(PDP TV)에서의 영상신호 레벨 클램프장치에 관한 것이다.
최근에, 표시면적이 크고 용적이 작은, 이른바 평면형 표시장치에 관한 많은 연구가 그와 관련된 여러 분야에서 지속적으로 연구되고 있다.
상기한 평면형 표시장치에는 일렉트로 루미네센스(Electro Luminescence), 발광 다이오드(Light Emitting Diode), PDP 등의 능동소자와 액정표시장치(Liquid Crystal Display), 일렉트로 크로믹 표시장치(Electro Chromic Display) 등의 수동소자가 있으며, 본 발명은 실질적으로 능동소자 중의 하나인 PDP에 관련된다.
한편, 방송국으로부터의 영상신호는 대기 등의 매체를 통해 전송되므로, 영상신호의 레벨이 흔들리는 현상이 나타나고, 즉 페디스탈 레벨(FL)의 흔들림으로 인해, 예로서 제4도에 도시된 바와 같이 영상신호가 양자화레벨(QL)의 상위레벨(A)과 하위레벨(B)을 벗어나게 되어 양자화레벨을 벗어난 영상신호는 양자화되지 않기 때문에 결과적으로 PDP TV 화면의 밝기가 서로 일치하지 않아 마치 깜박거리는 것처럼 보이는 문제점이 있다.
따라서, 본 발명은 상기한 바와 같은 종래기술의 문제점을 감안하여 안출한 것으로, 방송국으로부터 전송되는 영상신호 중의 버스트신호의 레벨을 이용하여 균일하게 설정된 소정레벨로 영상신호의 레벨을 클램프할 수 있는 피디피 티브이(PDP TV)에서의 영상신호 레벨 클램프장치를 제공하는데 그 목적이 있다.
상기 목적을 달성하기 위하여 본 발명은, 크로마IC로부터의 영상신호를 클램프하는 피디피 티브이(PDP TV) 장치에 있어서, 상기 영상신호의 수평동기신호와 동기되는 샘플링펄스를 발생하는 샘플링펄스 발생수단과, 상기 수평동기신호와 상기 샘플링펄스 발생수단으로부터의 샘플링펄스를 이용하여 상기 영상신호의 버스트신호와 백포치에 상응하는 버스트펄스를 발생하기 위한 버스트검출 수단과, 상기 크로마IC로부터 제공되는 영상신호를 양자화하기 위한 양자화레벨을 조절하는 양자화레벨 조절수단과, 상기 양자화레벨 조절수단으로부터 출력되는 상기 영상신호의 양자화레벨을 설정된 소정레벨로 클램프하기 위한 클램프레벨을 조절하는 클램프레벨 조절수단과, 상기 버스트검출 수단으로부터의 버스트펄스에 의거하여 상기 양자화레벨 조절수단으로 상기 클램프레벨 조절수단에서 조절된 소정의 전압레벨을 제공하기 위한 전압레벨 제공수단으로 이루어진 것을 특징으로 하는 피디피 티브이(PDP TV)에서의 영상신호 레벨 클램프장치를 제공한다.
본 발명의 상기 및 기타 목적과 여러 가지 장점은 이 기술분야의 숙련된 사람들에 의해 첨부된 도면을 참조하여 하기에 기술되는 본 발명의 바람직한 실시예로부터 더욱 명확하게 될 것이다.
이하 첨부된 도면을 참조하여 본 발명의 바람직한 실시예에 대하여 상세하게 설명한다.
제1도는 본 발명의 바람직한 실시예에 따른 피디피 티브이(PDP TV)에서의 영상신호 레벨 클램프장치의 개략적인 블록구성도로서, PLL(Phase Locked Loop: 이하 PLL이라 약칭함)부(100), 버스트 검출부(120), 양자화레벨 조절부(130) 및 클램프레벨 조절부(140)로 구성된다.
제1도에 있어서, PLL부(110)는 영상신호의 수평동기신호에 동기되는 샘플링펄스를 발생하여 버스트 검출부(120)로 제공하고, 버스트 검출부(120)는 카운터(124)와 D플립플롭(126) 및 AND 게이트(128)로 구성되며, 카운터(124)는 수평동기신호의 라이징에지(Rising Edge)에서부터 PLL부(110)로부터 제공되는 샘플링펄스를 계수하여 소정시간(예를 들면, 0.2㎲)이 지난 후부터 버스트신호와 백포치(Back Porch)가 존재하는 구간(3.6㎲)에 상응한 펄스(제2도의 (b))를 주기적으로 발생한다.
또한, 버스트검출부(120) 내의 D플립플롭(126)은 수평동기신호의 폴링에지(Falling Edge)에서부터 영상신호가 존재하는 구간이 로우레벨인 펄스를 발생하고, AND게이트(128)는 D플립플롭(126)으로부터 출력되는 펄스의 반전된 펄스(제2도의 (c))를 일측입력단으로 입력하고, 카운터(124)로부터 출력되는 펄스를 타측입력단으로 입력한 다음 논리곱하여 제2도의 (d)에 도시된 바와 같은 버스트신호와 백초치에 상응하는 펄스(이하 버스트펄스라 칭함)를 발생한다.
그리고, 양자화레벨 조절부(130)는 도시생략된 크로마IC로부터 제공되는 영상신호의 양자화레벨을 설정된 소정레벨(예를 들면 4V∼5V)로 조절하고, 클램프레벨 조절부(140)는 크로마IC로부터 제공되는 영상신호를 설정된 소정레벨(예를 들면 0V∼4V)로 조절한다.
또한, 트랜지스터(TR)은 NPN형으로서, 그 베이스단자는 버스트 조절부(120)내의 AND게이트(128)의 출력단, 그 콜렉터단자는 양자화레벨 조절부(130)의 출력단, 그 이미터단자는 클램프레벨 조절부(140)의 출력단에 각각 접속되며, AND게이트(128)로부터 하이레벨신호가 베이스단자로 제공되면 턴온(Turn-On) 상태로 전환되고, AND게이트(128)로부터 로우레벨신호가 트랜지스터(TR)의 베이스단자로 제공되면 턴오프(Turn-Off) 상태로 전환된다.
상기한 바와 같은 구성부재로 이루어진 피디피 티브이(PDP TV)에서의 영상신호 레벨 클램프장치의 동작과정에 대하여 제1, 2, 3도를 참조하여 보다 상세하게 설명하기로 한다.
먼저, 양자화레벨 조절부(130)내의 가변저항(R1)을 조절하여 도시생략된 크로마IC로부터 제공되는 영상신호의 양자화레벨을 설정된 소정레벨(예를 들면, 4V 내지 5V)로 조절하고, 크램프레벨 조절부(140) 내의 가변저항(RV)를 조절하여 양자화레벨 조절부(130)로부터 출력되는 영상신호의 클램프레벨을 설정하는 소정레벨(0V∼4V)로 조절한다.
한편, PLL부(110)로부터 수평동기신호에 동기되는 샘플링펄스가 버스트 검출부(120) 내의 카운터(124)로 제공되고, 카운터(124)를 통해 수평동기신호의 라이징에지로부터 소정시간, 예를 들면 0.2㎲이 지난 후부터 버스트신호와 백포치가 존재하는 구간(3.6㎲)까지의 구간에 상응하는 펄스가 주기적으로 발생되어 D플립플롭(126)과 AND게이트(128)의 타측입력단으로 제공된다.
그 다음, D플립플롭(126)을 통해 수평동기신호의 폴링에지부터 영상신호가 존재하는 구간에 상응하는 로우레벨의 펄스가 발생되어 AND 게이트(128)의 일측입력단으로 입력되기 전에 반전된 다음 AND게이트(128)의 일측입력단으로 입력되고, 카운터(124)로부터의 펄스가 AND게이트(128)의 타측입력단으로 입력된다.
따라서, D플립플롭(126)으로부터의 펄스와 카운터(124)로부터의 펄스가 AND게이트(128)를 통해 논리곱된 다음, 버스트신호와 백포치에 상응하는 펄스, 즉 제2도의 (d)에 도시된 바와 같은 버스트펄스가 발생되어 트랜지스터(TR)의 베이스단자로 입력된다.
여기에서, AND게이트(128)로부터 버스트펄스 중에 하이레벨신호가 트랜지스터(TR)의 베이스단자로 제공되면, 트랜지스터(TR)은 턴온상태로 전환되어, 양자화레벨 조절부(130)를 통해 양자화레벨이 조절된 크로마IC로부터의 영상신호 레벨이 제3도에 도시된 바와 같이 클램프레벨 조절부(140)에서 조절된 클램프레벨(CL)로 클램프되어 출력된다.
상술한 바와 같이, 수평동기신호에 동기되는 PLL부(110)로부터의 샘플링펄스가 카운터(124)에서 계수되어 D플립플롭(126)와 AND게이트(128)를 통해 버스트펄스가 발생되어 트랜지스터(TR)의 베이스단자에 제공되고, 버스트펄스가 하이레벨신호이면 양자화레벨 조절부(130)에서 양자화레벨이 조절된 크로마IC로부터의 영상신호레벨이 클램프레벨 조절부(140)에서 조절된 클램프레벨로 클램프되어 출력된다.
따라서, 본 발명을 이용하면, 영상신호의 출력레벨이 균일하게 설정된 소정레벨로 클램프되어 출력되므로, 영상신호의 흔들림 때문에 발생되는 휘도의 불균일로 인한 PDP TV 화면의 깜박거림을 방지할 수 있는 효과가 있다.

Claims (7)

  1. 크로마IC로부터의 영상신호를 클램프하는 피디피 티브이(PDP TV)장치에 있어서, 상기 영상신호의 수평동기신호와 동기되는 샘플링펄스를 발생하는 샘플링펄스 발생수단(110); 상기 수평동기신호와 상기 샘플링펄스 발생수단(110)으로부터의 샘플링펄스를 이용하여 상기 영상신호의 버스트신호와 백포치에 상응하는 버스트펄스를 발생하기 위한 버스트검출수단(120); 상기 크로마IC로부터 제공되는 영상신호를 양자화하기 위한 양자화레벨을 조절하는 양자화레벨 조절수단(130); 상기 양자화레벨 조절수단(130)으로부터 출력되는 상기 영상신호의 양자화레벨을 설정된 소정레벨로 클램프하기 위한 클램프레벨을 조절하는 클램프레벨 조절수단(140); 상기 버스트검출 수단(120)으로부터의 버스트펄스에 의거하여 상기 양자화레벨 조절수단(130)으로 상기 클램프레벨 조절수단(140)에서 조절된 소정의 전압레벨을 제공하기 위한 전압레벨 제공수단(TR)으로 이루어진 것을 특징으로 하는 피디피 티브이(PDP TV)에서의 영상신호 레벨 클램프장치.
  2. 제1항에 있어서, 상기 버스트검출수단은 : 상기 샘플링펄스 발생수단으로부터 제공되는 샘플링펄스를 계수하여 상기 수평동기신호의 라이징에지부터 상기 샘플링펄스가 안정화되는 설정된 소정시간 이후부터 상기 버스트신호와 상기 백포치에 상응하는 펄스를 주기적으로 발생하는 카운터; 상기 수평동기신호의 폴리에지부터 상기 영상신호가 존재하는 구간에 상응하는 펄스를 발생하는 펄스발생수단; 상기 펄스발생수단으로부터 발생되는 펄스를 일측입력단으로 입력하고, 상기 카운터로부터 발생되는 펄스를 타측입력단으로 입력하여 상기 버스트펄스를 발생하는 논리수단으로 이루어진 것으로 특징으로 하는 피디피 티브이(PDP TV)에서의 영상신호 레벨 클램프장치.
  3. 제2항에 있어서, 상기 펄스발생수단은, D플립플롭인 것을 특징으로 하는 피디피 티브이(PDP TV)에서의 영상신호 레벨 클램프장치.
  4. 제2항에 있어서, 상기 논리수단은, AND게이트인 것을 특징으로 하는 피디피 티브이(PDP TV)에서의 영상신호 레벨 클램프장치.
  5. 제1항에 있어서, 상기 양자화레벨 조절수단에서 조절되는 설정된 소정레벨은, 4V 내지 5V인 것을 특징으로 하는 피디피 티브이(PDP TV)에서의 영상신호 레벨 클램프장치.
  6. 제1항에서 있어서, 상기 클램프레벨 조절수단에서 조절되는 설정된 소정레벨은, 0V 내지 4V인 것을 특징으로 하는 피디피 티브이(PDP TV)에서의 영상신호 레벨 클램프장치.
  7. 제1항에 있어서, 상기 전압레벨 제공수단은, 트랜지스터인 것을 특징으로 하는 피디피 티브이(PDP TV)에서의 영상신호 레벨 클램프장치.
KR1019950033563A 1995-09-30 1995-09-30 피디피 티브이에서의 영상신호 레벨 클램프장치 KR0154939B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950033563A KR0154939B1 (ko) 1995-09-30 1995-09-30 피디피 티브이에서의 영상신호 레벨 클램프장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950033563A KR0154939B1 (ko) 1995-09-30 1995-09-30 피디피 티브이에서의 영상신호 레벨 클램프장치

Publications (2)

Publication Number Publication Date
KR970019371A KR970019371A (ko) 1997-04-30
KR0154939B1 true KR0154939B1 (ko) 1998-11-16

Family

ID=19428971

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950033563A KR0154939B1 (ko) 1995-09-30 1995-09-30 피디피 티브이에서의 영상신호 레벨 클램프장치

Country Status (1)

Country Link
KR (1) KR0154939B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100382506B1 (ko) * 2001-07-06 2003-05-09 엘지전자 주식회사 피디피 티브이의 전원 제어장치

Also Published As

Publication number Publication date
KR970019371A (ko) 1997-04-30

Similar Documents

Publication Publication Date Title
EP0406524B1 (en) Multistandard on screen display in a TV receiver
KR20000052604A (ko) 백 라이트 구동 방법, 백 라이트 구동 회로 및 전자기기
US7675578B2 (en) Television and back lighting source module capable of preventing harmonic interference
JP2000241796A (ja) 液晶表示装置及び液晶表示装置の制御信号を出力する電子機器
US5610667A (en) Apparatus and method for maintaining synchronism between a picture signal and a matrix scanned array
US9113506B2 (en) Circuit with adjustable phase delay and a feedback voltage and method for adjusting phase delay and a feedback voltage
KR0154939B1 (ko) 피디피 티브이에서의 영상신호 레벨 클램프장치
US5339011A (en) Display device
KR0154938B1 (ko) 피디피 티브이에서의 무신호 레벨 클램프장치
KR100915232B1 (ko) 백라이트 온/오프 타이밍 발생 회로
JPH0766117B2 (ja) 液晶表示装置のバックライト用蛍光ランプ駆動回路
KR200148510Y1 (ko) 자체 클램프 펄스 발생회로를 갖는 디스플레이 장치
KR0178214B1 (ko) 피디피 티브이의 영상신호 판별장치
KR100206322B1 (ko) 액정프로젝션 텔레비젼 수상기의 밝기 조정방법 및 회로
KR0165239B1 (ko) 멀티싱크 편향장치
KR910002777B1 (ko) 비디오처리용 펄스성형회로
KR100209129B1 (ko) 피디피 디스플레이 장치의 모드 판별장치
US5940147A (en) Power supply synchronization
KR100197381B1 (ko) 피디피 티브이에서의 채널전환시 영상신호 뮤트장치
JP2000275602A (ja) 液晶プロジェクタ装置、映像光生成方法、制御装置及びその方法
KR0127171Y1 (ko) 모니터의 영상클램프 회로
JPH0548993A (ja) 液晶デイスプレイ装置
JPH07302691A (ja) 放電灯駆動装置
KR100196834B1 (ko) 피디피 티브이의 영상신호 판별장치
JP2558633B2 (ja) テレビジヨン受像機

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20010629

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee