KR0131218Y1 - Circuit for generating surround signal - Google Patents

Circuit for generating surround signal Download PDF

Info

Publication number
KR0131218Y1
KR0131218Y1 KR2019950008459U KR19950008459U KR0131218Y1 KR 0131218 Y1 KR0131218 Y1 KR 0131218Y1 KR 2019950008459 U KR2019950008459 U KR 2019950008459U KR 19950008459 U KR19950008459 U KR 19950008459U KR 0131218 Y1 KR0131218 Y1 KR 0131218Y1
Authority
KR
South Korea
Prior art keywords
signal
surround
differential amplifier
sound signal
phase
Prior art date
Application number
KR2019950008459U
Other languages
Korean (ko)
Other versions
KR960035827U (en
Inventor
이재학
Original Assignee
김광호
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자주식회사 filed Critical 김광호
Priority to KR2019950008459U priority Critical patent/KR0131218Y1/en
Publication of KR960035827U publication Critical patent/KR960035827U/en
Application granted granted Critical
Publication of KR0131218Y1 publication Critical patent/KR0131218Y1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/60Receiver circuitry for the reception of television signals according to analogue transmission standards for the sound signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Stereophonic System (AREA)

Abstract

본 고안은 스테레오 사운드 신호의 위상을 조절하여 서라운드 효과를 얻을 수 있도록 하는 서라운드 신호 발생 회로에 관한 것으로 스테레오 사운드 신호를 차동 증폭시키는 차동 증폭기와, 차동 증폭기에 입력되는 사운드 신호의 바이어스를 잡아주는 바이어스 소자와, 차동 증폭기에서 위상조정된 신호를 완충 증폭시켜 본래의 사운드 신호에 가산 시켜 출력시키는 버퍼와, 차동 증폭기의 동작을 온/오프 콘트롤 하는 스위칭 소자를 구비시킴으로써 이루어지며 간단한 구성에 의거 서라운드 효과를 낼 수 있다.The present invention relates to a surround signal generation circuit that adjusts the phase of a stereo sound signal to obtain a surround effect. A differential amplifier for differentially amplifying a stereo sound signal and a bias element for biasing a sound signal input to the differential amplifier And a buffer that amplifies the phase-adjusted signal in the differential amplifier, adds it to the original sound signal, and outputs it, and a switching element that controls the operation of the differential amplifier on / off and produces a surround effect based on a simple configuration. Can be.

Description

서라운드 신호 발생 회로Surround signal generator circuit

본 고안의 일실시 회로도One embodiment circuit diagram of the present invention

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

Q1-Q5: 트랜지스터 R1-R20: 저항Q 1 -Q 5 : Transistor R 1 -R 20 : Resistance

C1-C4: 콘덴서C 1 -C 4 : Capacitor

본 고안은 스테레오 방송신호를 수신하는 영상기기 및 오디오기기에서, 스테레오 사운드 신호의 위상을 조절하여 서라운드 효과를 얻을 수 있도록 하는 서라운드 신호 발생회로에 관한 것으로 특히 본 고안은 차동 증폭기를 이용하여 스테레오 사운드 신호인 L.R 신호의 위상을 조절한 후 버퍼를 통하여 출력시키되 버퍼의 후단에서 본래의 L.R 신호에 가신시킴으로써 서라운드 효과를 낼 수 있도록 하는 것이다.The present invention relates to a surround signal generating circuit that can obtain a surround effect by adjusting the phase of the stereo sound signal in a video device and an audio device receiving a stereo broadcast signal, in particular the present invention is a stereo sound signal using a differential amplifier After adjusting the phase of the LR signal, it outputs through the buffer, but the trailing edge of the buffer allows the surround LR signal to be produced.

스테레오 신호의 현장감 및 입체감을 살리기 위하여 서라운드 신호음을 출력시키는 서라운드 회로를 채용한 사운드 출력기기가 일반적으로 이용되나 서라운드효과를 얻기 위해서는 별도의 서라운드 회로를 설계하여 PCB에 장착시켜야 하므로 서라운드 회로 설계 및 구성에 따른 생산원가가 증가되고 PCB의 공간을 차지하게 되어 PCB의 면적을 줄일 수 없는 문제점이 따르게 된다.A sound output device employing a surround circuit that outputs a surround signal sound is generally used to enhance the realism and three-dimensionality of a stereo signal.However, in order to obtain a surround effect, a separate surround circuit must be designed and mounted on a PCB. The production cost is increased and occupies the space of the PCB, which leads to a problem in that the area of the PCB cannot be reduced.

서라운드 회로의 장착은 생산원가 상승의 요인이 되므로 보급형 사운드 출력기기에는 사용되지 않고 고급형 사운드 출려기기에만 한정적으로 사용되고 있어 고급사운드를 즐기고자 하는 일반소비자의 욕구를 만족시켜 주진 못하였다.Since the installation of the surround circuit is a factor of the increase in production cost, it is not used for the low-end sound output device but limited to the high-end sound output device, and it did not satisfy the desire of the general consumer to enjoy the high-quality sound.

본 고안은 상기된 문제점을 감안하여 스테레오 사운드신호의 위상을 조절하여 서라운드 효과를 얻을 수 있도록 하되 차동증폭기에서 사운드신호의 위상을 조절한 후 버퍼의 후단에서 원신호와 가산시켜 서라운드 신호를 출력시키도록 하고 서라운드 효과의 선택적 사용이 가능하게 한 것이다.The present invention allows the surround sound to be obtained by adjusting the phase of the stereo sound signal in view of the above-described problems, but after adjusting the phase of the sound signal in the differential amplifier, adding the original signal at the rear end of the buffer to output the surround signal. To enable selective use of surround effects.

이같이 차동증폭기를 사용하여 스테레오 사운드 신호의 위상을 조절한 후 버퍼를 통하여 출력시키되 버퍼의 후단에서 원신호와 가산시켜 출력시킴으로써 서라운드 효과를 낼 수 있도록 하는 것을 목적으로 하는 본 고안은, 스테레오 사운드 신호를 차동증폭시키는 차동증폭기와, 차동증폭기에 입력되는 사운드신호의 바이어스를 잡아주는 바이어스 소자와, 차동증폭기에서 위상조정된 신호를 완충증폭시켜 본래의 사운드신호에 가산시켜 출력시키는 버퍼와, 차동증폭기의 동작을 온/오프 콘트롤 하는 스위칭소자로 이루어진다.As such, the present invention aims to provide a surround effect by adjusting a phase of a stereo sound signal using a differential amplifier and outputting it through a buffer but adding the original signal at the rear end of the buffer to produce a surround effect. A differential amplifier for differential amplification, a bias element for biasing a sound signal input to the differential amplifier, a buffer for amplifying the phase-adjusted signal in the differential amplifier and adding the original sound signal to the original sound signal, and the operation of the differential amplifier It consists of a switching element to control the on / off.

즉 본 고안은 스테레오 사운드 신호를 바이어스 소자에서 바이어스 설정하여 차동증폭기에 인가시키고 차동증폭기에서 위상조절된 신호는 버퍼를 통하여 출력되며 버퍼에서 출력된 신호는 위상조절되지 않은 본래의 사운드신호에 가산되어 출력되어지는 것으로써 상기 차동증폭기는 사용자의 조작에 의해 출력되어지는 스위칭 신호에 의해 온/오프 동작이 콘트롤 되어진다.In other words, the present invention applies a stereo sound signal to a differential amplifier by biasing the bias element, and the phase-adjusted signal from the differential amplifier is output through the buffer, and the signal output from the buffer is added to the original sound signal that is not phase-adjusted and output. By doing so, the differential amplifier controls the on / off operation by a switching signal output by a user's operation.

이하 본 고안을 첨부도면에 의거 상세히 설명하면 다음과 같다.Hereinafter, the present invention will be described in detail with reference to the accompanying drawings.

스테레오 좌우채널신호(L,R)는 각각 저항(R1-R4)과 콘덴서(C1)(C2)를 통하여 차동증폭기로 동작하는 트랜지스터(Q1)(Q2)의 베이스에 인가된다.The stereo left and right channel signals L and R are applied to the bases of the transistors Q 1 and Q 2 operating as differential amplifiers through the resistors R 1 to R 4 and the capacitors C 1 and C 2 , respectively. .

이때 트랜지스터 (Q1)(Q2)의 베이스에는 트랜지스터(Q1)(Q2)의 바이어스 동작점을 설정하기 위하여 전원(B+)을 저항(R5-R7)으로 분배시켜 인가시킨다.The base of the transistor (Q 1) (Q 2) is thereby applied to distributed resistance (R 5 -R 7) a power supply (B +) to establish a bias operating point of the transistor (Q 1) (Q 2) .

트랜지스터(Q1)(Q2)의 콜렉터는 저항(R8)(R9)을 통하여 전원(B+)을 인가시킴과 동시에 저항(R10)(R11)을 통하여 버퍼용 트랜지스터(Q4)(Q5)의 베이스를 연결한다.The collector of transistors Q 1 and Q 2 applies a power supply B + through resistors R 8 and R 9 and at the same time buffers Q 4 through resistors R 10 and R 11 . Connect the base of (Q 5 ).

트랜지스터(Q1)(Q2)의 에미터는 트랜지스터(Q3)의 콜렉터에 공접시키고 에미터가 저항(R18)을 통하여 접지와 연결된 트랜지스터(Q3)의 베이스에는 저항(R16)(R17)을 통하여 단자(A)를 연결한다.The transistor base, the resistor (R 16) a (Q 1) (Q 2) emitter transistor (Q 3) gongjeop the collector and the emitter resistance (R 18) connected to the transistor (Q 3) and ground through the (R Connect terminal (A) through 17 ).

이때 단자(A)는 도시되지 아니한 마이콤의 서라운드 콘트롤 단자에 연결하고 마이콤은 서라운드 온/오프 키입력을 인식하여 단자(A)로 서라운드 온/오프 콘트롤 신호를 인가시킨다.At this time, the terminal A is connected to the surround control terminal of the microcomputer (not shown), and the microcomputer recognizes the surround on / off key input and applies the surround on / off control signal to the terminal A.

버퍼용 트랜지스터(Q4)(Q5)의 콜렉터는 전원(B+)을 인가시키고 에미터는 저항(R12)(R13)을 통하여 접지와 연결시킨다.The collector of the buffer transistors Q 4 (Q 5 ) applies a power supply B + and the emitter is connected to ground via a resistor R 12 (R 13 ).

그리고 트랜지스터(Q4)(Q5)의 에미터 출력은 저항(R14)(R15)과 콘덴서(C3)(C4)를 통한 후 (R19)(R20)를 통하여 인가되는 스테레오 좌우채널신호(L,R)와 가산되어 출력되게 연결한다.The emitter outputs of transistors Q 4 and Q 5 are stereo applied through resistors R 14 and R 15 and capacitors C 3 and C 4 , and then through R 19 and R 20 . It is connected to the left and right channel signals L and R and output.

이러한 구성의 본 고안은 마이콤으로부터 단자(A)에 인가되는 서라운드 온/오프 콘트롤신호에 의하여 서라운드 동작이 온/오프되어지며 마이콤은 사용자가 조작하는 서라운드 온/오프 키입력을 인식하여 서라운드 온/오프 콘트롤 신호를 단자(A)에 인가시키게 된다.According to the present invention of the above configuration, the surround operation is turned on / off by a surround on / off control signal applied from the micom to the terminal A, and the micom recognizes the surround on / off key input operated by the user to surround the on / off. The control signal is applied to the terminal A.

먼저 서라운드 오프 동작일 경우를 살펴본다.First, the case of surround off operation will be described.

서라운드 오프를 선택하면 마이콤에서 단자(A)에 로우레벨의 콘트롤 신호를 인가시키게 되고 이에 따라 스위칭소자인 트랜지스터(Q3)가 오프되어 차동증폭기인 트랜지스터(Q1)(Q2)가 오프된다.Selecting surround off and thereby applying a control signal of a low level to a terminal (A) from the microcomputer Accordingly, the switching element is a transistor (Q 3) is turned off the differential amplifier transistor (Q 1) (Q 2) is turned off.

트랜지스터(Q1)(Q2)가 오프되면 스테레오 L,R신호는 차동증폭기를 거치지 않고 저항(R19)(R20)만을 통과하여 서라운드 신호가 아닌 본래의 L,R신호로 출력되어진다.When the transistors Q 1 and Q 2 are turned off, the stereo L and R signals pass through only the resistors R 19 and R 20 without passing through a differential amplifier and are output as original L and R signals, not surround signals.

즉 서라운드 오프를 선택하면 서라운드 효과가 없는 스테레오 L,R 신호만을 출력시키게 된다.In other words, if surround off is selected, only the stereo L and R signals with no surround effect are output.

서라운드 온 동작일 경우를 살펴본다.Consider the case of surround on operation.

서라운드 온 동작을 선택하면 마이콤에서 단자(A)에 하이레벨을 인가시켜 트랜지스터(Q3)가 턴온되게 되고 트랜지스터(Q3)의 턴온에 의해 차동증폭기인 트랜지스터(Q1)(Q2)도 동작하게 된다.Surround Selecting the on operation by applying a high level to a terminal (A) from the microprocessor transistor (Q 3) is to be turned on and transistor differential amplifier transistor by turning on the (Q 3) (Q 1) (Q 2) also work Done.

먼저 스테레오 L신호는 저항(R1)(R2)에 의해 레벨조정되어 저항 (R5-R7)으로 바이어스 전위가 설정된 트랜지스터(Q1)의 베이스에 인가되고 스테레오 R신호는 저항 (R3)(R4)에 의해 레벨조정되어 저항(R5-R7)으로 바이어스 전위가 설정된 트랜지스터(Q2)의 베이스에 인가되어진다.First, the stereo L signal is leveled by the resistors R 1 (R 2 ) and applied to the base of the transistor Q 1 with the bias potential set by the resistors R 5 -R 7 and the stereo R signal is the resistor R 3. R 4 is applied to the base of the transistor Q 2 at which the bias potential is set by the resistors R 5 -R 7 .

여기서 스테레오 L,R 신호가 저항(R1-R4)에 의해 레벨조정되어진 신호는 각각 1,r이라 하고 차동증폭기로 동작되는 트랜지스터(Q1)(Q2)의 베이스에는 상기 레벨조정된 1,r신호가 인가되어진다.Here, the signals whose stereo L and R signals are level adjusted by the resistors R 1 to R 4 are referred to as 1 and r, respectively, and the level 1 is adjusted to the base of the transistors Q 1 and Q 2 operated by the differential amplifier. , r signal is applied.

따라서 트랜지스터(Q1)의 콜렉터에는 상기 입력신호(1,r)에 의해 r-1 신호가 생성되어지고 트랜지스터(Q2)의 콜렉터에는 1-r 신호가 생성되어진다.Accordingly, the r-1 signal is generated by the input signals 1 and r at the collector of the transistor Q 1 , and the 1-r signal is generated at the collector of the transistor Q 2 .

트랜지스터(Q1)의 콜렉터에서 생성된 r-1 신호는 버퍼인 트랜지스터(Q4)를 통하여 출력되고 트랜지스터(Q2)의 콜렉터에서 생성된 1-r 신호는 버퍼인 트랜지스터(Q5)를 통하여 출력된다.The r-1 signal generated at the collector of transistor Q 1 is output through transistor Q 4 , which is a buffer, and the 1-r signal generated at the collector of transistor Q 2 is output via transistor Q 5 , which is a buffer. Is output.

상기 트랜지스터(Q4)(Q5)에서 출력된 r-1, 1-r신호는 저항(R19)(R20)을 통하여 인가된 스테레오 L,R신호와 가산되어 각각 L+(r-1), R+(1-r)신호로 출력되어진다.The r-1 and 1-r signals output from the transistors Q 4 and Q 5 are added to the stereo L and R signals applied through the resistors R 19 and R 20 , respectively, to L + (r-1). , R + (1-r) signal is output.

이같이 서라운드 온동작을 선택하면 스테레오 L,R 신호를 차동증폭기인 트랜지스터(Q1)(Q2)에서 위상지연시켜 r-1,1-r 신호를 얻고 상기된 위상지연신호(r-1)(1-r)를 버퍼인 트랜지스터(Q4)(Q5)의 후단에서 원래의 L,R신호에 가산시켜 L+(r-1), L+(r-1), R+(1-r) 신호로 출력되어진다.In this way, when the surround on operation is selected, the stereo L and R signals are phase-delayed in the transistors Q 1 and Q 2 , which are differential amplifiers, to obtain r-1,1-r signals and the above-described phase delay signals r-1 ( 1-r is added to the original L and R signals at the rear end of the buffer transistors Q 4 and Q 5 to L + (r-1), L + (r-1) and R + (1-r) signals. Is output.

이같이 서라운드 온동작을 선택하며 스테레오 L,R 신호를 차동증폭기인 트랜지스터(Q1)(Q2)에서 위상지연시켜 r-1, 1-r 신호를 얻고 상기된 위상지연신호(r-1,1-r)를 원래의 L,R신호에 가산시켜 L+(r-1), R+(1-r) 신호로 출력시킴으로써 서라운드 효과를 낼 수 있게 된다.In this way, the surround on operation is selected and the phase L and R signals are delayed in the transistors Q 1 and Q 2 as differential amplifiers to obtain r-1 and 1-r signals, and the phase delay signals r-1 and 1 described above. The surround effect can be obtained by adding -r) to the original L and R signals and outputting the L + (r-1) and R + (1-r) signals.

이상에서 살펴본 바와 같이 본 고안은 차동증폭기를 이용하여 사운드신호의 위상을 조절하여 서라운드 효과를 낼수 있도록 한 것으로 차동증폭기인 간단한 회로를 사용하고 PCB면적을 줄일수 있는 것이다.As described above, the present invention is designed to produce a surround effect by adjusting a phase of a sound signal using a differential amplifier, which uses a simple circuit that is a differential amplifier and reduces PCB area.

Claims (1)

스테레오 사운드 신호 출력회로에 있어서, 사운드 신호의 레벨을 조정하는 레벨 제한소자와, 레벨 제한소자를 통하여 레벨 제한된 사운드신호를 차동증폭시켜 위상조절시키는 차동증폭기와, 차동증폭기의 구동을 선택하게 연결되고 마이콤의 서라운드 온/오프 콘트롤신호에 의하여 구동되는 스위칭 소자와, 상기 차동증폭기에서 차동증폭되어 위상조절된 사운드신호를 완충증폭시킨 후 위상지연되지 않은 사운드 신호에 가산시켜 출력시키는 버퍼를 구비하여 이루어지는 것을 특징으로 하는 서라운드 신호 발생회로.A stereo sound signal output circuit comprising: a level limiting element for adjusting the level of a sound signal, a differential amplifier for differentially amplifying the phase-limited sound signal through a level limiting element, and a differential amplifier for selecting the driving of the differential amplifier; And a switching element driven by a surround on / off control signal of a buffer, and a buffer for amplifying the phase-adjusted sound signal differentially amplified by the differential amplifier and adding the output signal to a non-phase delayed sound signal. Surround signal generator circuit.
KR2019950008459U 1995-04-22 1995-04-22 Circuit for generating surround signal KR0131218Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019950008459U KR0131218Y1 (en) 1995-04-22 1995-04-22 Circuit for generating surround signal

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019950008459U KR0131218Y1 (en) 1995-04-22 1995-04-22 Circuit for generating surround signal

Publications (2)

Publication Number Publication Date
KR960035827U KR960035827U (en) 1996-11-21
KR0131218Y1 true KR0131218Y1 (en) 1998-12-15

Family

ID=19411963

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019950008459U KR0131218Y1 (en) 1995-04-22 1995-04-22 Circuit for generating surround signal

Country Status (1)

Country Link
KR (1) KR0131218Y1 (en)

Also Published As

Publication number Publication date
KR960035827U (en) 1996-11-21

Similar Documents

Publication Publication Date Title
KR920017348A (en) Multistage amplifier
KR0131218Y1 (en) Circuit for generating surround signal
JP2002354571A (en) Voice muting circuit
JPH11205047A (en) Transimpedance amplifier for optical receiver
US4754232A (en) Amplification gain adjusting circuit
JP3143262B2 (en) Amplifier circuit
JP3495360B2 (en) A configuration comprising a first amplifier and a second amplifier, and in each case, only one of the two amplifiers is amplified to the maximum
JP2534906Y2 (en) Automotive audio equipment
KR910003396B1 (en) Pseudo-stereo circuit
JP2681838B2 (en) TV receiver
KR0113192Y1 (en) Echo selection circuit
KR910002994Y1 (en) Low sound output level emphasis circuit
KR100399561B1 (en) Negative feed-back amplifier
JPS6141359Y2 (en)
KR940002287Y1 (en) Video signal amplifier
JPH0522630A (en) Setup control circuit
KR960001570Y1 (en) Pop noise removal circuit
JP3263544B2 (en) ALC circuit
KR930005159Y1 (en) Headphone output circuit of audio amplifier device
JP3381111B2 (en) Video signal processing circuit
KR870000715Y1 (en) Low frequency voice expanding and amplifying circuit in audio & video
KR910001080Y1 (en) Echo sound producting circuit
KR910003609Y1 (en) Volume retarding time variable circuit
KR200225437Y1 (en) Bass enhancing circuit using op-amp
KR910009480Y1 (en) Surround processor control circuit

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20050830

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee