KR910003609Y1 - Volume retarding time variable circuit - Google Patents

Volume retarding time variable circuit Download PDF

Info

Publication number
KR910003609Y1
KR910003609Y1 KR2019870018949U KR870018949U KR910003609Y1 KR 910003609 Y1 KR910003609 Y1 KR 910003609Y1 KR 2019870018949 U KR2019870018949 U KR 2019870018949U KR 870018949 U KR870018949 U KR 870018949U KR 910003609 Y1 KR910003609 Y1 KR 910003609Y1
Authority
KR
South Korea
Prior art keywords
resistor
transistor
amplifier
terminal
variable
Prior art date
Application number
KR2019870018949U
Other languages
Korean (ko)
Other versions
KR890009390U (en
Inventor
양원모
Original Assignee
주식회사 금성사
최근선
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 금성사, 최근선 filed Critical 주식회사 금성사
Priority to KR2019870018949U priority Critical patent/KR910003609Y1/en
Publication of KR890009390U publication Critical patent/KR890009390U/en
Application granted granted Critical
Publication of KR910003609Y1 publication Critical patent/KR910003609Y1/en

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B5/00Recording by magnetisation or demagnetisation of a record carrier; Reproducing by magnetic means; Record carriers therefor
    • G11B5/02Recording, reproducing, or erasing methods; Read, write or erase circuits therefor
    • G11B5/027Analogue recording
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G3/00Gain control in amplifiers or frequency changers
    • H03G3/02Manually-operated control
    • H03G3/14Manually-operated control in frequency-selective amplifiers

Landscapes

  • Stereophonic System (AREA)

Abstract

내용 없음.No content.

Description

음량 지연시간 가변회로Volume delay time variable circuit

제 1 도는 종래의 회로도.1 is a conventional circuit diagram.

제 2 도는 본 고안의 음량 지연시간 가변회로도.2 is a volume delay time variable circuit diagram of the present invention.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

1 : 지연기 2 : 발진기1: delay 2: oscillator

AMP1-AMP4: 증폭기 SP : 스피커AMP 1 -AMP 4 : Amplifier SP: Speaker

VR1: 에코가변저항 VR10: 가변저항VR 1 : Echo Variable Resistance VR 10 : Variable Resistance

TR10-TR14: 트랜지스터 D10-D13: 다이오드TR 10 -TR 14 : Transistor D 10 -D 13 : Diode

R1-R15: 저항 SW1: 짹스위치R 1 -R 15 : resistor SW 1 : tweet switch

JA : 짹 MIC : 마이크JA: Tweet MIC: Mike

본 고안은 전축 및 앰프등의 오디오 시스템 전자기기에 있어서 음량의 지연시간을 가변하는 음량 지연시간 가변회로에 관한 것으로, 특히 하나의 지연기 및 발진기를 사용하여 에코(ECHO) 신호 및 서라운드(SURROUND)신호 음량의 지연 시간을 다르게 가변할 수 있게한 음량 지연시간 가변 회로에 관한 것이다.The present invention relates to a volume delay time variable circuit for varying a volume delay time in an audio system electronic device such as an all-axis and an amplifier. In particular, an ECHO signal and a surround signal are provided using one delayer and an oscillator. The present invention relates to a volume delay time variable circuit capable of varying a delay time of a signal volume differently.

종래의 지연시간 가변회로도는 제 1 도에 도시한 바와같이 마이크 짹(JA)을 증폭기(AMP1) 및 저항(R1)을 통한 후 증폭기(AMP2) 및 저항(R2)을 다시 통해 증폭기(AMP3) 및 저항 (R3)(R4)을 통한 모노 및 서라운드 신호 입력단자(SO1)와 공통으로 제어단자(CS)에 발진기(2)가 접속된 지연기(1)의 입력단자(DI)에 접속하여 지연기(1)의 출력단자(DO)를 저항(R8) 및 가변단자가 상기 증폭기(AMP2)의 입력단자 접속된 에코(ECHO) 가변저항(VR1)에 접속하고, 그 접속점은 저항(R6) 및 증폭기(AMP4)를 통해 스피커(SP)에 접속하여 구성한 것이다.In the conventional delay time variable circuit diagram, as shown in FIG. 1, the microphone jack JA is passed through the amplifier AMP 1 and the resistor R 1 , and then through the amplifier AMP 2 and the resistor R 2 again. Input terminal of the retarder 1 having the oscillator 2 connected to the control terminal CS in common with the mono and surround signal input terminals SO1 through AMP 3 and resistors R 3 and R 4 . DI) and the output terminal DO of the retarder 1 to the resistor R 8 and the variable terminal to the echo (ECHO) variable resistor VR 1 connected to the input terminal of the amplifier AMP 2 . The connection point is configured by connecting to the speaker SP through the resistor R 6 and the amplifier AMP 4 .

이와같은 종래의 지연시간 가변회로는 마이크 짹(JA)을 삽입할 경우에 짹스위치(SW1)가 일측 고정단자(a1)에 단락되어 마이크(MIC)로 음성신호가 입력되면, 그 입력된 음성신호는 증폭기(1)를 통해 일정레벨로 증폭된 후 저항(R1) 및 증폭기(AMP2)를 다시 통해 증폭되고, 그 증폭된 신호는 저항(R2)을 통해 지연기(1)의 입력단자(DI)에 입력되어 그의 제어단자(CS)에 인가되는 저항(R5)(R6) 및 콘덴서(C1)에 의한 발진기(2)의 발진주파수에 따라 일정시간 동안 지연된 후 저항(R7) 및 증폭기(AMP1)를 통해 증폭된 신호로 스피커(SP)에 출력됨과 아울러 저항(R8) 및 에코 가변저항(VR1)을 통해 그 가변저항(VR1)의 가변에 따라 상기 증폭기(AMP2)로 궤환 입력되므로 상기 증폭기(AMP1)를 통해 입력되는 신호와 함께 입력되어 상기에서 설명한 바와같이 스피커(SP)로 출력된다.In such a conventional delay time variable circuit, when the microphone jack JA is inserted, the tweet switch SW 1 is short-circuited to one fixed terminal a 1 and a voice signal is input to the microphone MIC. The audio signal is amplified to a certain level through the amplifier 1 and then amplified again through the resistor R 1 and the amplifier AMP 2 , and the amplified signal is passed through the resistor R 2 to the delay unit 1. After a delay for a predetermined time according to the oscillation frequency of the oscillator 2 by the resistor R 5 (R 6 ) and the capacitor C 1 input to the input terminal DI and applied to the control terminal CS thereof, the resistance ( R 7 ) and the amplified signal through the amplifier (AMP 1 ) is output to the speaker SP, and according to the variable (VR 1 ) of the variable resistor (VR 1 ) through the resistor (R 8 ) and echo variable resistor (VR 1 ) Since feedback is input to the amplifier AMP 2 , the signal is input together with the signal input through the amplifier AMP 1 , and then, as described above, to the speaker SP. Is output.

그리고, 모노 및 서라운드 신호 입력단자(SOI)로 입력되는 모노 및 서라운드 신호는 증폭기를 통해 증폭된 후 저항(R3)(R4)을 통해 지연기(1)의 입력단자(DI)에 입력되어 그의 제어단자(CS)에 인가되는 상기 에코신호 출력시와 동일하게 저항(R5)(R6) 및 콘덴서에 의한 발진기(2)의 발진 주파수에 따라 일정시간동안 지연된 후 저항 및 증폭기를 통해 증폭되고, 그 증폭된 신호는 스피커(SP)를 통해 출력되게 구성되었으나. 이는 마이크의 에코 신호 및 서라운드 신호를 동시에 똑같이 발진 지연시간으로 할 경우에는 지연기(1) 및 발진기(2)의 한 개의 구성으로는 에코신호의 지연시간(30 mSec)과 서라운드 신호의 지연시간(100 mSec)이 서로 사이하기 때문에 에코신호에 서라운드 신호의 지연시간을 맞추면 서라운드 신호효과가 느리게 되고, 서라운드 신호에 에코신호의 지연시간을 맞출 경우에는 에코신호의 지연시간이 너무 빠르기 때문에 에코신호의 효과를 얻을 수 없게 됨으로써 정상적인 각 신호의 효과 및 음량의 변화를 청취자가 청취할 수 없음은 물론 각 신호 음량의 변화를 얻기 위해서는 각각 신호에 대한 지연시간이 다른 지연기 및 발진기가 추가로 구성되어야 함으로 원가 상승의 요인이 되는 결함이 있었다.The mono and surround signals input to the mono and surround signal input terminals SOI are amplified by the amplifier and then input to the input terminals DI of the delay unit 1 through the resistors R 3 and R 4 . In the same manner as the output of the echo signal applied to the control terminal CS thereof, it is delayed for a predetermined time according to the oscillation frequency of the oscillator 2 by the resistors R 5 and R 6 and then amplified by the resistor and the amplifier. And, the amplified signal is configured to be output through the speaker (SP). This means that when the microphone echo signal and the surround signal are the same oscillation delay time simultaneously, one configuration of the delayer 1 and the oscillator 2 includes the delay time of the echo signal (30 mSec) and the delay time of the surround signal ( Since 100 mSec) is between each other, setting the surround signal delay time to the echo signal slows down the surround signal effect, and setting the echo signal delay time to the surround signal causes the echo signal delay time to be too fast. By not being able to obtain, the listener can not hear the effect of each normal signal and the change in volume, and in order to obtain the change in the volume of each signal, delay and oscillator with different delay time for each signal must be additionally configured. There was a defect that caused the rise.

본 고안은 이와같이 종래의 결함을 감안하여 하나의 지연기 및 발진기를 사용하여 에코신호 및 서라운드 신호 음량의 지연시간을 다르게 가변할 수 있게 안출한 것으로, 이를 첨부된 도면에 의하여 상세히 설명하면 다음과 같다.The present invention is designed to vary the delay time of the echo signal and the surround signal volume by using one delayer and an oscillator in consideration of the conventional defect as described above. .

제 2 도는 본 고안의 지연시간 가변회로도로서 이에 도시한 바와같이 마이크짹(JA)을 증폭기(AMP1) 및 저항을 통한 후 증폭기(AMP2) 및 저항을 다시 통해 증폭기(AMP3) 및 저항(R3)(R4)을 통한 모노 및 서라운드 신호 입력단자(SOI)와 공통으로 제어단자(CS)에 발진부(2)가 접속된 지연기(1)의 입력단자(DI)에 접속하여 지연기(1)의 출력단자(DO)를 저항 및 가변단자가 상기 증폭기(AMP2)의 입력단자에 접속된 에코가변 저항(VR1)에 접속하고, 그 접속점은 저항(R7) 및 증폭기(AMP4)를 통해 스피커(SP)에 접속한 것에 있어서. 상기 짹스위치(SW1)의 가동단자에 다이오드(D10)(D11) 및 저항(R10),(R11)을 통한 트랜지스터(TR11)(TR12)의 베이스를 접속하여 트랜지스터(TR11)의 에미터를 가변 저항(VR10)을 통한 상기 발진기(2) 및 저항(R6)의 접속점에 접속하고, 상기 트랜지스터(TR12)의 콜렉터는 저항(R13) 및 다이오드(D12)를 통해 콜렉터가 상기 저항(R8) 및 에코 가변저항(VR1)의 접속점에 접속된 트랜지스터(TR14)의 베이스에 접속함과 아울러 저항(R12)을 다시 통해 트랜지스터(TR13) 의 베이스에 접속하여 그의 콜렉터를 전원단자(Vcc) 및 트랜지스터(TR1)의 에미터의 접속점에 접속된 저항(R14) 및 저항(R15)을 통해 트랜지스터(TR10)의 베이스에 접속하고, 트랜지스터(TR10)의 콜렉터는 상기 저항(R3)(R4)의 접속점에 접속하여 구성한 것이다.2 is a delay time variable circuit diagram of the present invention. As shown therein, the microphone jack JA is passed through the amplifier AMP 1 and the resistor, and then through the amplifier AMP 2 and the resistor AMP 3 and the resistor ( R 3 ) (R 4 ) is connected to the input terminal DI of the delay unit 1 connected with the oscillation unit 2 to the control terminal CS in common with the mono and surround signal input terminals SOI through the delay unit. The output terminal DO of (1) is connected to the echo variable resistor VR 1 having a resistor and a variable terminal connected to the input terminal of the amplifier AMP 2 , and the connection points thereof are the resistor R 7 and the amplifier AMP. 4 ) in connection to the speaker SP via. The movable terminal of the jack switch (SW 1) a diode (D 10) (D 11) and a resistor (R 10), by connecting the base of the transistor (TR 11) (TR 12) with (R 11) transistor (TR 11 ) is connected to the connection point of the oscillator 2 and the resistor R 6 through the variable resistor VR 10 , and the collector of the transistor TR 12 is a resistor R 13 and a diode D 12. The collector is connected to the base of the transistor TR 14 connected to the connection point of the resistor R 8 and the echo variable resistor VR 1 , and again through the resistor R 12 of the transistor TR 13 . Is connected to the base and the collector thereof is connected to the base of the transistor TR 10 via a resistor R 14 and a resistor R 15 connected to the connection point of the power supply terminal Vcc and the emitter of the transistor TR 1 , The collector of the transistor TR 10 is configured by connecting to the connection point of the resistor R 3 (R 4 ).

이와같이 구성된 본 고안의 작용효과를 상세히 설명하면 다음과 같다.Referring to the effects of the present invention configured in this way in detail as follows.

전원단자(Vcc)에 전원이 인가되고, 모노 및 서라운드 신호 입력단자(SOI)에 모노 및 서라운드 신호가 입력될 경우에 마이크 짹(JA)을 탈거시키면, 짹스위치위 가동단자가 타측 고정단자(b1)에 단락되고 이에따라 트랜지스터(TR11)(TR12)의 베이스 전류가 저항(R10)(R11) 및 다이오드(D10)(D11)를 각각 통한 후 짹스위치(SW1)를 통해 접지되므로 트랜지스터(TR12)가 온되고, 트랜지스터가 온됨에 따라 전원단자(Vcc) 전원이 트랜지스터(TR12)를 통한 후 저항(R12) 및 저항(R13), 다이오드(D12)를 각각 통해 트랜지스터(TR13)(TR11)의 베이스에 인가되어 그가 온되고, 트랜지스터(TR13)가 온됨에 따라 전원단자(Vcc)의 전원이 저항(R14) 및 트랜지스터(TR13)를 통해 접지되므로 트랜지스터(TR10)의 베이스에 저전위가 인가되어 그가 오프되고, 이에따라 상기 모노 및 서라운드 신호 입력단자(SOI)에 입력되는 모노 및 서라운드 신호는 증폭기(AMP3)를 통해 증폭된 후 저항(R3)(R4)을 통해 지연기(1)의 입력단자(DI)에 입력되므로 그의 제어단자(CS)에 인가되는 발진기(2)의 발진주파수 즉, 상기에서 트랜지스터(TR11)가 온되어 있으므로 저항(R6) 및 가변저항(VR10)이 병렬 접속되어 그 저항(R6) 및 가변저항(VR10), 콘덴서(C1)의 발진 주파수에 따라 일정시간 지연된 신호를 빠르게 출력되고, 그 출력되는 신호는 저항(R7) 및 증폭기(AMP4)를 통해 증폭된 증폭된 후 스피커(SP)로 출력된다.If power is applied to the power supply terminal (Vcc) and the mono and surround signals are input to the mono and surround signal input terminals (SOI), and the microphone jack (JA) is removed, the movable terminal on the jack switch is connected to the other fixed terminal (b). 1 ) and accordingly the base current of transistors TR 11 (TR 12 ) passes through resistors R 10 (R 11 ) and diodes D 10 (D 11 ), respectively, via the tweet switch SW 1 . Since the transistor TR 12 is turned on, and as the transistor is turned on, the power supply terminal Vcc power passes through the transistor TR 12 , and then the resistor R 12 , the resistor R 13 , and the diode D 12 , respectively. Is applied to the base of the transistors TR 13 (TR 11 ) and turned on, and as the transistor TR 13 is turned on, the power supply of the power supply terminal Vcc is grounded through the resistor R 14 and the transistor TR 13 . Therefore, a low potential is applied to the base of the transistor TR 10 so that it is turned off, and thus the mono and Since the mono and surround signals input to the surround signal input terminal SOI are amplified by the amplifier AMP 3 and then input to the input terminal DI of the delay unit 1 through the resistors R 3 and R 4 . Since the oscillation frequency of the oscillator 2 applied to the control terminal CS thereof, that is, the transistor TR 11 is turned on, the resistor R 6 and the variable resistor VR 10 are connected in parallel to the resistor R 6. ) And a signal delayed for a predetermined time according to the oscillation frequency of the variable resistor VR 10 and the capacitor C 1 is quickly output, and the output signal is amplified through the resistor R 7 and the amplifier AMP 4 . It is then output to the speaker SP.

그리고, 마이크 짹(JA)로 삽입할 경우에는 그의 짹스위치(SW1)의 가동단자가 그의 일측 고정단자(a1)에 단락되어 상기와 반대로 트랜지스터(TR11),(TR12)의 베이스 전류가 흐르지 못하게 되므로 트랜지스터(TR11)(TR12)가 오프되고, 트랜지스터(TR12)가 오프됨에 따라 트랜지스터(TR13)(TR14)도 오프되어 전원단자(Vcc)의 전원이 저항(R14)(R15)을 통해 트랜지스터(TR10)의 베이스에 인가되어 그가 온되므로 상기 모노 및 서라운드 신호 입력단자(SOI)로 입력되는 모노 및 서라운드 신호는 증폭기(AMP3) 및 저항(R3), 트랜지스터(TR10)를 통해 접지되고, 이에따라 마이크(MIC)로 입력되는 음성신호는 증폭기(AMP1)를 통해 증폭된 후 저항(R1) 및 증폭기(AMP2)를 통해 다시 증폭되고, 그 증폭된 신호는 저항(R2)을 통해 지연기(1)의 입력단자(DI)에 입력되어 그의 제어단자(CS)에 인가되는 발진기(2)의 발진 주파수 즉, 상기에서 트랜지스터(TR11)가 오프되어 있으므로 저항(R6) 및 콘덴서(C1)의 발진 주파수에 따라 일정시간 지연된 신호로 느리게 출력되고, 그 출력된 신호는 저항(R7)을 통해 증폭기(AMP4)에 인가됨과 아울러 상기에서 트랜지스터(TR14)가 오프되어 있으므로 저항(R12) 및 에코가변저항(VR1)을 통해 그가변저항(VR1)의 가변에 따라 가변된 에코신호가 상기 증폭기(AMP2)에 궤환 입력되어 상기와 마찬가지로 지연기(1)를 통해 일정시간 느리게 지연된 후 저항(R7) 및 증폭기(AMP4)를 통해 스피커(SP)로 출력된다.When the microphone jack JA is inserted into the microphone jack JA, the movable terminal of the tweet switch SW 1 is short-circuited to one side of the fixed terminal a 1 so that the base currents of the transistors TR 11 and TR 12 are reversed. that tells it because the transistor (TR 11) (TR 12) is turned off, the transistor (TR 12) and the transistor (TR 13) (TR 14) Figure (R 14 is turned off the power source of the power supply terminal (Vcc) resistor as the off-flow The mono and surround signals input to the base of the transistor TR 10 through R 15 are turned on so that the mono and surround signals are input to the amplifier AMP 3 and the resistor R 3 , The voice signal grounded through the transistor TR 10 and thus input into the microphone MIC is amplified through the amplifier AMP 1 and then amplified again through the resistor R 1 and the amplifier AMP 2 , and the amplification thereof. the signal is input to the input terminal (DI) of the retarder (1) via a resistor (R 2) his claim Oscillation frequency In other words, since in the transistor (TR 11) is off resistance (R 6) and slowly at a predetermined time delayed signal according to the oscillation frequency output of the capacitor (C 1) of the oscillator (2) applied to the terminals (CS) and, that the output signal that via a resistor (R 7) amplifier (aMP 4) applied to the soon as it well is turned off transistor (TR 14) at the resistor (R 12) and eco variable resistor (VR 1) through The echo signal, which is variable according to the variable resistor VR 1 , is fed back to the amplifier AMP 2 and is delayed for a predetermined time slowly through the delay unit 1 as described above, and then the resistor R 7 and the amplifier AMP 4. ) Is output to the speaker SP.

이상에서 설명한 바와같이 하나의 지연기 및 발진기를 사용하여 에코신호 및 입력되는 서라운드 신호의 음량 지연 시간을 다르게 가변조정할 수 있게 함으로써 사용자가 최적의 상태로 음량을 임의로 조절할 수 있게 되어 각각 선택적인 신호에 따른 가변으로 최적의 음장감을 청취할 수 있음은 물론 원가 절감의 기대 및 제품에 대한 신뢰성이 향상되는 효과가 있다.As described above, by using one delayer and an oscillator, the volume delay time of the echo signal and the input surround signal can be adjusted differently so that the user can arbitrarily adjust the volume in an optimal state. As a result, it is possible to listen to the optimum sound field feeling, and to expect cost reduction and improve reliability of the product.

Claims (1)

마이크 짹(JA)을 증폭기(AMP1) 및 저항(R1)을 통한 후 증폭기(AMP2) 및 저항(R2)을 다시 통해 증폭기(AMP2) 및 저항(R2)을 통한 모노 및 서라운드 신호 입력단자(SOI)와 공통으로 제어단자(CS)에 발진기(2)가 접속된 지연기(1)의 입력단자(DI)에 접속하여 지연기(1)의 출력단자(DO)를 저항(R8) 및 가변단자가 증폭기(AMP2)의 입력단자에 접속된 에코 가변저항(VR1)에 접속하고, 그 접속점은 저항(R7) 및 증폭기(AMP4)를 통해 스피커(SP)에 접속한 것에 있어서, 상기 짹스위치(SW1)의 가동단자에 트랜지스터(TR11)(TR12)의 베이스측을 접속하여 트랜지스터(TR11)의 에미터를 가변저항(VR10)을 통한 상기 발진기(2) 및 저항(R6)의 접속점에 접속하고, 상기 트랜지스터(TR12)의 콜렉터는 트랜지스터(TR13)(TR14)의 베이스측에 접속하여 트랜지스터(TR13)의 콜렉터측은 상기 트랜지스터(TR12)의 에미터 측 및 콜렉터가 상기 저항(R3)(R4)의 접속점에 접속된 트랜지스터(TR10)의 베이스측에 접속하고, 상기 트랜지스터(TR14)의 콜렉터는 상기 저항(R8) 및 상기 에코 가변저항(VR1)의 접속점에 접속하여 구성함을 특징으로 한는 음량 지연시간 가변 회로.A microphone jack (JA) to the amplifier (AMP 1), and after through the resistance (R1) amplifier (AMP 2) and resistance amplifier (AMP 2) and a resistor (R 2) mono and surround signals over a (R 2) through again The output terminal DO of the delay unit 1 is connected to the input terminal DI of the delay unit 1 in which the oscillator 2 is connected to the control terminal CS in common with the input terminal SOI. 8 ) and the variable terminal are connected to the echo variable resistor VR 1 connected to the input terminal of the amplifier AMP 2 , and the connection point thereof is connected to the speaker SP through the resistor R 7 and the amplifier AMP 4 . one as in the oscillator through a transistor (TR 11) the emitter of the variable resistor (VR 10) of the transistor (TR 11) connected to the base side of the (TR 12) to the movable terminal of the jack switch (SW 1) ( 2) and connected to the connection point of the resistor (R 6), wherein the transistor (collector transistor (TR in TR 12) 13) (TR 14 ) connected to the base side of the transistor (TR 13) of the collector side of the The emitter side of the transistor TR 12 and the collector are connected to the base side of the transistor TR 10 connected to the connection point of the resistors R 3 and R 4 , and the collector of the transistor TR 14 is connected to the resistor. A variable volume delay time variable circuit characterized in that it is connected to a connection point of (R 8 ) and said echo variable resistor (VR 1 ).
KR2019870018949U 1987-10-31 1987-10-31 Volume retarding time variable circuit KR910003609Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019870018949U KR910003609Y1 (en) 1987-10-31 1987-10-31 Volume retarding time variable circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019870018949U KR910003609Y1 (en) 1987-10-31 1987-10-31 Volume retarding time variable circuit

Publications (2)

Publication Number Publication Date
KR890009390U KR890009390U (en) 1989-05-30
KR910003609Y1 true KR910003609Y1 (en) 1991-05-31

Family

ID=19269138

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019870018949U KR910003609Y1 (en) 1987-10-31 1987-10-31 Volume retarding time variable circuit

Country Status (1)

Country Link
KR (1) KR910003609Y1 (en)

Also Published As

Publication number Publication date
KR890009390U (en) 1989-05-30

Similar Documents

Publication Publication Date Title
US3725583A (en) Volume and tone control for multi-channel audio systems
KR910003609Y1 (en) Volume retarding time variable circuit
US3893038A (en) Automatic gain control circuit
US4427949A (en) Signal intercepting circuit
JPH0339929Y2 (en)
KR960002404Y1 (en) L-r channel perceiving circuit of stereo system
KR900004819Y1 (en) A microphone with an adjustable volume
JPS5620312A (en) Reference voltage generating circuit
KR920006210Y1 (en) Circuit for enhancing stereo-sound
KR910002994Y1 (en) Low sound output level emphasis circuit
KR200146250Y1 (en) Voice signal switching circuit
KR850003360Y1 (en) Voice signal muting circuit
KR930004653Y1 (en) Output control circuit for op amplifier
GB1337284A (en) Treble tone control in audio signal amplifier circuits
KR840002641Y1 (en) Stereo system
KR910003396B1 (en) Pseudo-stereo circuit
KR900008096Y1 (en) High output circuit of emphasizing super low sound
KR910000687Y1 (en) Audio amplifier with removing noise circuit of differential amplifier
JPH0328631Y2 (en)
KR940004183Y1 (en) Speaker-sound control circuit
KR910006567Y1 (en) Mute circuit of using free amp
KR860002768Y1 (en) Mono signal driving circuit in stereo audio system
KR930003558Y1 (en) Monitor device for fax
KR910004721Y1 (en) Left right control circuit for mono signal
KR890000059Y1 (en) Sound width mapping circuit

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19941227

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee