KR0129178Y1 - 동기신호 전압 레벨의 광대역 보정회로 - Google Patents

동기신호 전압 레벨의 광대역 보정회로 Download PDF

Info

Publication number
KR0129178Y1
KR0129178Y1 KR2019950028131U KR19950028131U KR0129178Y1 KR 0129178 Y1 KR0129178 Y1 KR 0129178Y1 KR 2019950028131 U KR2019950028131 U KR 2019950028131U KR 19950028131 U KR19950028131 U KR 19950028131U KR 0129178 Y1 KR0129178 Y1 KR 0129178Y1
Authority
KR
South Korea
Prior art keywords
synchronization signal
video card
microcomputer
voltage level
input
Prior art date
Application number
KR2019950028131U
Other languages
English (en)
Other versions
KR970020085U (ko
Inventor
장기영
Original Assignee
김광호
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자주식회사 filed Critical 김광호
Priority to KR2019950028131U priority Critical patent/KR0129178Y1/ko
Publication of KR970020085U publication Critical patent/KR970020085U/ko
Application granted granted Critical
Publication of KR0129178Y1 publication Critical patent/KR0129178Y1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/05Synchronising circuits with arrangements for extending range of synchronisation, e.g. by using switching between several time constants

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Picture Signal Circuits (AREA)

Abstract

본 고안은 비디오카드에서 입력되는 다양한 전압레벨을 가진 동기신호를 보정하는 동기신호 전압레벨의 광대역 보정회로에 관한 것이다.
본 고안은 컴퓨터의 본체(B)에는 소정의 비디오카드(10)가 마련되고, 이 비디오카드(10)에서 출력되는 동기신호(SYNC)가 모니터(B)에 마련된 동기신호 처리용 마이컴 (20)에 입력되도록 구성된 회로에 있어서, 상기 비디오카드(10)와 마이컴(20)의 사이에 상기 비디오카드(10)로부터 출력되는 다양한 전압레벨의 동기신호를 보정하여 상기 마이컴(20)으로 입력하여 주는 버퍼부(30)를 개재하여 구성한 것이다.
따라서, 본 고안은 비디오카드에서 출력되는 동기신호의 전압레벨에 따라 발생되던 종래의 모니터 화면상에서 지터잡음이나, 동기가 무너지게 되는 악현상을 방지함과 동시에 양질의 화면을 제공할 수 있는 이점이 있다.

Description

동기신호 전압레벨의 광대역 보정회로
제1도는 종래의 비디오카드로부터 입력되는 동기신호가 모니터의 동기신호 처리용 마이컴에 입력되는 과정을 도시한 회로 블럭도.
제2도는 본 고안에 따른 동기신호 전압레벨의 광대역 보정회로의 블럭도.
제3도는 제2도의 버퍼부를 상세하게 나타낸 회로도이다.
본 고안의 컴퓨터의 보는 본체에서 모니터로 입력되는 동기신호레벨의 보정회로에 관한 것으로, 특히 비디오카드에서 입력되는 다양한 전압레벨을 가진 동기신호를 보정하는 동기신호 전압레벨의 광대역 보정회로에 관한 것이다.
현재, 전 세계적으로 유통등고 있는 비디오카드의 동기신호는 다양한 전압레벨(예: 1.2~5.0V)을 가지고 있다. 그러나, 이와 같은 다양한 전압레벨을 가지는 동기신호를 모니터회로에서 처리하지 못하게 되어, CRT(음극선관)의 화면상 지터잡음(Jitter noise)이 발생하거나 동기신호를 인식하지 못하여 생기게 되는 동기의 무너짐 현상이 발생 되곤 한다.
첨부된 도면, 제1도에는 종래의 회로 블럭도가 도시된다.
도시된 바와 같이, 컴퓨터의 본체(B)에는 소정의 비디오카드(10)가 있고, 이 비디오카드(10)에서 출력되는 다양한 레벨을 가진 동기신호(SYNC)가 모니터(M)에 구성된 동기신호처리가 가능한 원 칩 마이컴(20)에서 저항(R)을 통해 입력되고, 상기 마이컴(20)은 상기 동기신호(SYNC)를 입력받아 적절한 회로부(예를 들어 ; 발진 및 편향회로)로 출력하게 된다.
그러나, 이와 같은 회로는 전술한 바와 같이, 비디오카드(10)에서 출력되는 동기신호(SYNC)의 전압레벨에 따라 모니터(M)의 마이컴(20)이 상기 동기신호(SYNC)를 제대로 인식하지 못하게 되어, 화면상에서 지터잡음이 발생하거나, 상기 마이컴(20)이 아예 동기신호(SYNC)를 인식하지 못하게 되어 동기가 무너지게 되는 악현상이 초래되었다.
본 고안은 상기한 문제점을 감안하여 안출된 것으로, 본 고안의 목적은 세계적으로 유통되고 있는 비디오카드의 동기신호 전압레벨에 관계없이 양질의 화면을 구현할 수 있도록 한 동기신호 전압레벨의 광대역 보정회로를 제공하는 것에 있다.
이와 같은 목적을 달성하기 위한 본 고안의 컴퓨터의 본체에는 소정의 비디오카드가 마련되고, 이 비디오카드에서 출력되는 동기신호가 모니터에 마련된 동기신호 처리용 마이컴에 입력되도록 구성된 회로에 있어서, 상기 비디오카드와 마이컴의 사이에 상기 비디오카드로부터 출력되는 다양한 전압레벨의 동기신호를 보정하여 상기 마이컴으로 입력하여 되는 버퍼부를 개재하여 구성한 특징이 있다.
이하, 본 고안의 일실시예를 첨부된 도면에 의거하여 보다 상세히 설명한다.
본 고안에 참조된 도면들에서 실질적으로 동일한 구성과 기능을 가진 구성요소들은 동일한 부호를 사용할 것이다.
제2도는 본 고안에 따른 동기신호 전압레벨의 광대역 보정회로에 블럭도이다.
도시된 바와 같이, 컴퓨터의 본체(B)에는 소정의 비디오카드(10)가 마련되고, 이 비디오카드(10)에서 출력되는 동기신호(SYNC)가 모니터(M)에 마련된 동기신호 처리용 마이컴(20)에 입력되도록 한 것에 있어서, 상기 비디오카드(10)와 마이컴(20)의 사이에 상기 비디오카드(10)로부터 출력되는 다양한 전압레벨의 동기신호를 보정하여 상기 마이컴(20)으로 입력하여 주는 버퍼부(30)를 더 구비하여 된다.
제3도는 제2도의 버퍼부(20)를 상세하게 나타낸 회로도로서, 비디오카드(10)로부터 출력되는 동기신호(SYNC)가 비반전단(+)에 일정 기준전압(Vref)이 걸린 증폭기(OP1)의 반전단(-)에 저항(R1)을 통해 입력되고, 상기 증폭기(OP1)의 출력단이 병렬 연결된 저항(R3) 및 캐패시터(C1)를 통해 트랜지스터(Q1)의 베이스에 연결됨과 아울러 저항(R2)을 통해 반전단(-)에 피드백 접속되고, 상기 트랜지스터(Q1)의 컬렉터단에는 저항(R4)을 통해 일정전압(5V)이 인가됨과 아울러 그 출력이 마이컴(20)에 입력되도록 접속하고, 에미터단은 저항(R5)을 통해 접지시켜 구성된다.
상기와 같이 구성시켜서 된 본 발명의 동작을 이하 보다 상세히 설명한다.
본체(B)에 구성된 비디오카드(10)로부터 출력되는 각종 레벨의 동기신호(SYNC)는 모니터(M)의 버퍼부(30)에 입력된다. 상기 동기신호(SYNC)는 증폭기(OP1)의 반전단(-)에 입력되어, 저항(R1,R2)값에 의한 증폭도에 따라 증폭된다. 이때 상기 증폭기(OP1)의 비반전단(+)에 인가되는 기준전압(Vref)은 상기 비디오카드(10)의 신호전압레벨에 따라 기준값으로 설정한다.
따라서, 상기 증폭기(OP1)를 통하여 출력되는 증폭된 신호는 저항(R3) 및 캐패시터(C1)를 통해 가속되고, 또 트랜지스터(Q1)의 베이스에 입력되어, 상기 트랜지스터(Q1)를 스위치시킨다.
이와 같은 상기 트랜지스터(Q1)의 스위칭 동작으로 그 컬렉터출력은 저항(R4) 및 저항(R5)의 조합으로 기인된 최적의 전압레벨의 출력이 수행되어 마이컴(20)에 동기신호(SYNC)를 입력한다.
또한, 상기 저항(R5)은 상기 트랜지스터(Q1)의 에미터로 유입되는 노이즈를 방지하는 기능도 하게 된다.
이상에서와 같이 본 고안은 비디오카드에서 출력되는 동기신호의 전압레벨에 따라 발생되던 종래의 모니터 화면상에서의 지터잡음이나, 동기가 무너지게 되는 악현상을 방지함과 동시에 양질의 화면을 제공할 수 있는 이점이 있다.
이상의 설명은 본 고안의 일실시예에 대한 설명에 불과하며, 본 고안은 그 구성 요지의 범위내에서 다양한 변경 및 개조가 가능하다.

Claims (1)

  1. 비디오카드로부터 출력되는 동기신호를 입력받아 모니터의 전반적인 동작을 제어하는 마이컴에 있어서 ; 상기 비디오카드로부터 출력되는 동기신호가 증폭기((OP1)의 반전단(-)에 저항(R1)을 통해 입력되고, 상기 증폭기(OP1)의 출력단은 병력 연결된 저항(R3) 및 캐패시터(C1)을 통해 트랜지스터(Q1)의 베이스에 연결되고, 상기 트랜지스터(Q1)의 컬랙터단에는 저항(R4)가 연결되어 일정전압이 인가되고 그 출력이 마이컴에 입력되도록 접속하고, 에미터단은 저항(R5)을 통해 접지가 된 버터부로 구성된 것을 특징으로 하는 동기신호 전압레벨의 광대역 보정회로.
KR2019950028131U 1995-10-09 1995-10-09 동기신호 전압 레벨의 광대역 보정회로 KR0129178Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019950028131U KR0129178Y1 (ko) 1995-10-09 1995-10-09 동기신호 전압 레벨의 광대역 보정회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019950028131U KR0129178Y1 (ko) 1995-10-09 1995-10-09 동기신호 전압 레벨의 광대역 보정회로

Publications (2)

Publication Number Publication Date
KR970020085U KR970020085U (ko) 1997-05-26
KR0129178Y1 true KR0129178Y1 (ko) 1998-12-15

Family

ID=19425547

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019950028131U KR0129178Y1 (ko) 1995-10-09 1995-10-09 동기신호 전압 레벨의 광대역 보정회로

Country Status (1)

Country Link
KR (1) KR0129178Y1 (ko)

Also Published As

Publication number Publication date
KR970020085U (ko) 1997-05-26

Similar Documents

Publication Publication Date Title
KR0129178Y1 (ko) 동기신호 전압 레벨의 광대역 보정회로
US4679092A (en) Reduced distortion display circuit
KR920000922Y1 (ko) 위상 조정형 로컬사이드 핀큐션 조정회로
EP0651564B1 (en) Amplifying circuit for dynamic focus
KR100207317B1 (ko) 영상 제어회로
KR920005452Y1 (ko) 영상증폭 회로의 페데스탈 클램핑 회로
KR0174039B1 (ko) 케이블길이에 따른 화질보정회로
KR100472133B1 (ko) 캐스코드 트랜지스터를 포함하는 비디오 신호 드라이버
KR100203785B1 (ko) 신호의 코링 문턱값 조정회로
KR880000812Y1 (ko) 텔레비젼 수상기의 화질 보상 회로
KR100213192B1 (ko) 비디오 앰플리파이어
KR200180207Y1 (ko) 텔레비전의 osd문자 떨림방지회로
KR970007805B1 (ko) 텔레비젼의색신호레벨조절회로
KR900002596Y1 (ko) 화면의 경사 보정회로
KR0149233B1 (ko) 모니터의 다이나믹포커스를 위한 수평센터보정회로
KR960010425Y1 (ko) 비대칭 싸이드 핀쿠션(side pincushion)보정회로
KR200224854Y1 (ko) 마이콤을 이용한 트리거 레벨 조절회로
KR0122526Y1 (ko) 모니터의 비디오신호 조정회로
KR200162127Y1 (ko) 단전원 지자계 보정회로
KR920000355Y1 (ko) 흑레벨이나 백레벨 성분의 노이즈 제거회로
KR910005801Y1 (ko) Tv의 백폭 제한 회로
KR0126762Y1 (ko) 모니터의 라인 디스컬러/전자기 간섭 억제회로
JP3381111B2 (ja) ビデオ信号処理回路
KR970004497Y1 (ko) 모니터의 블루밍 현상 제거회로
KR950000823Y1 (ko) 수직 편향신호의 변동에 따른 화면크기 조정회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20060727

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee