KR0120190Y1 - 화면 조정회로 - Google Patents

화면 조정회로

Info

Publication number
KR0120190Y1
KR0120190Y1 KR2019950001114U KR19950001114U KR0120190Y1 KR 0120190 Y1 KR0120190 Y1 KR 0120190Y1 KR 2019950001114 U KR2019950001114 U KR 2019950001114U KR 19950001114 U KR19950001114 U KR 19950001114U KR 0120190 Y1 KR0120190 Y1 KR 0120190Y1
Authority
KR
South Korea
Prior art keywords
terminal
resistor
circuit
screen
capacitor
Prior art date
Application number
KR2019950001114U
Other languages
English (en)
Other versions
KR960027914U (ko
Inventor
박종재
Original Assignee
윤종용
삼성전관주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전관주식회사 filed Critical 윤종용
Priority to KR2019950001114U priority Critical patent/KR0120190Y1/ko
Publication of KR960027914U publication Critical patent/KR960027914U/ko
Application granted granted Critical
Publication of KR0120190Y1 publication Critical patent/KR0120190Y1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
    • H04N3/22Circuits for controlling dimensions, shape or centering of picture on screen
    • H04N3/223Controlling dimensions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01FMAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
    • H01F38/00Adaptations of transformers or inductances for specific applications or functions
    • H01F38/42Flyback transformers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/219Follower transistors are added at the input of the amplifier, e.g. source or emitter followers

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Details Of Television Scanning (AREA)

Abstract

이 고안은 화면 조정 회로(Screen Regulation Circuit)에 관한 것으로서, 고전압을 발생시키는 F.B.T로 들어가는 전류의 변화량을 센싱하여 이를 모니터의 수직, 수평의 크기 조정 회로로 피드백시켜 휘도의 변화에 무관하게 화면 크기를 일정하게 안정시키는 화면 조정 회로에 관한 것이다.

Description

화면 조정 회로
제1도는 종래에 사용한 화면 조정 회로를 나타낸 도면.
제2도는 이 고안의 실시예에 따른 화면 조정 회로를 나타낸 도면.
제3도는 모니터의 화면이 전부 흰색인 경우를 나타낸 도면.
제4도는 모니터의 화면에 검은 부분과 흰부분이 교차하는 경우를 나타낸 도면.
제5도는 제4도의 경우에 제2도의 (A)지점과 (B)지점에서의 시간에 따른 전압의 변화를 나타낸 파형이다.
*도면의 주요부분에 대한 부호의 설명
21:F.B.T. C:커패시터
D:다이오드 R:레지스터
Q:트랜지스터
이 고안은 화면 조정 회로(Screen Regulation Circuit)에 관한 것으로서, 더욱 상세하게 말하자면 모니터(Monitor)의 화면 휘도를 높이거나 낮추었을 때 화면의 가로와 세로 크기(Size)가 일정하게 안정되기 위한 화면 조정 회로에 관한 것이다.
일반적으로 모니터의 화면을 밝게 할수록 비디오(Video)의 화면 표시 면적이 커진다. 또한 화면에 밝고 어두운 것을 디스플레이 시킬때 비디오의 엣지(Edge)부분에 굴곡이 발생하여 사용자가 보기에 화면상태가 좋지않아 보인다. 이러한 현상이 발생하는 원인은 CDT(Color Display Tube)에 걸리는 고전압(High Voltage)(23KV-24KV)이 화면을 밝게 할수록 떨어지기 때문이다.(약 0.5KV 정도 변함)
이하, 첨부된 도면을 참조로 하여 종래의 화면 조정 회로에 대하여 설명한다.
제1도는 종래에 사용한 화면 조정 회로를 나타낸 도면이다.
제1도에 도시되어 있듯이, 종래의 화면 조정 회로는 비디오 신호가 가변저항(VR; Variable Resistor)에 입력되어 F.B.T.(Flyback Transformer)에 전달될때까지 특별한 피드백(Feedback) 보정없이 F.B.T.의 출력 변화만으로 휘도가 조절되었다.
따라서 상기한 종래의 화면 조정 회로는 화면의 휘도를 최저(Minimum)에서 최고(maximum)로 변환시킬때, 예를 들면, 수평 245×수직 180mm의 전체 흰색 패턴(Full White Pattern)에서 휘도를 최저에서 최고로 변환시킬때, 수평 및 수직으로 약 3-4mm 더 커진다는 단점이 있다.
따라서 이 고안의 목적은 상기한 종래의 단점을 해결하기 위한 것으로서, 고전압을 발생시키는 F.B.T.로 들어가는 전류의 변화량을 센싱(Sensing)하여 이를 모니터의 수직(Horizontal), 수평(Vertical)의 크기(Size) 조정 회로로 피드백시켜 휘도의 변화에 무관하게 화면 크기를 일정하게 안정시키는 화면 조정 회로를 제공하는데 있다.
상기한 목적을 달성하기 위한 이 고안의 구성은,
고전압을 발생시키는 F.B.T.와,
상기한 F.B.T.와 한쪽 단자가 연결되고 다른 한쪽 단자가 그라운드된 제1커패시터와,
상기한 제1커패시터와 한쪽 단자가 병렬로 연결되어 있고 다른 한쪽 단자가 그라운드된 제1저항과,
상기한 F.B.T.에 출력단이 연결되어 역전류를 방지하는 제1'다이오드와,
상기한 제1'다이오드의 입력단에 출력단이 연결되고 입력단이 그라운드된 제1다이오드와,
상기한 제1다이오드의 출력단과 연결된 이미터 폴로어(Emitter Follower)회로와,
상기한 이미터 폴로어 회로와 연결된 증폭 회로와,
상기한 증폭 회로와 연결되어 수평 크기 회로와 수직 크기 회로로 피드백되는 정도를 결정하는 제5,제6저항으로 이루어진다.
상기한 구성에 의하여, 이 고안이 속하는 기술분야에서 통상의 지식을 가진자가 이 고안을 용이하게 실시할 수 있는 가장 바람직한 실시예를 첨부된 도면을 참조로 하여 상세히 설명한다.
제2도는 이 고안의 실시예에 따른 화면 조정 회로를 나타낸 도면이다.
제2도에 도시되어 있듯이, 이 고안의 실시예에 따른 구성은,
고전압을 발생시키는 F.B.T.(21)와,
상기한 F.B.T.(21)와 한쪽 단자가 연결되고 다른 한쪽 단자가 그라운드된 제1커패시터(C1)와,
상기한 제1커패시터(C1)와 한쪽 단자가 병렬로 연결되어 있고 다른 한쪽 단자가 그라운드된 제1저항(R1)과,
상기한 F.B.T.(21)에 출력단이 연결되어 역전류를 방지하는 제1'다이오드(D1')와,
상기한 제1'다이오드(D1')의 입력단에 출력단이 연결되고 입력단이 그라운드된 제1다이오드(D1)와,
상기한 제1다이오드(D1)의 출력단과 연결된 이미터 폴로어 회로(가)와,
상기한 이미터 폴로어 회로(가)와 연결된 증폭 회로(나)와,
상기한 증폭 회로(나)와 연결되어 수평 크기 회로와 수직 크기 회로로 피드백되는 정도를 결정하는 제5(R5), 제6저항(R6)으로 이루어진다.
상기한 이미터 폴로어 회로(가)의 구성은 Vcc와, 상기한 Vcc에 콜렉터(Collector)단자가 연결되고 제1다이오드(D1)의 출력단이 베이스(Base)에 연결된 제1트랜지스터(Q1)와, 상기한 제1트랜지스터(Q1)의 이미터 단자에 한쪽이 연결되어 있고 다른 한쪽이 그라운드된 제2저항(R2)으로 이루어진다.
상기한 증폭 회로(나)의 구성은, 상기한 이미터 폴로어 회로(가)의 Vcc에 한쪽 단자가 연결된 제3저항(R3)과, 상기한 제3저항과 병렬로 연결된 제2커패시터(C2)와, 상기한 제3저항과 이미터 단자가 연결되고 상기한 이미터 폴로어 회로(가)의 제1트랜지스터(Q1)의 이미터 단자와 베이스 단자가 연결된 제2트랜지스터(Q2)와, 상기한 제2트랜지스터(Q2)의 콜렉터 단자에 한쪽이 연결되고 다른 한쪽은 그라운드된 제4저항(R4)과, 상기한 제4저항(R4), 제5저항(R5) 그리고 제6저항(R6)과 병렬로 연결되고 한쪽 단자가 그라운드된 제3커패시터(C3)로 이루어진다.
상기한 구성에 의한, 이 고안의 실시예에 따른 작용은 다음과 같다.
화면의 휘도에 따라 변화되어 입력되고 있는 (A)지점의 전류를 수평 크기 회로와 수직 크기 회로에 피드백시키기 위해서, (A)지점의 전압을 형성하는 제1커패시터(C1)와 제1저항(R1)을 추가하여(A)점에 교류 파형을 포함한 직류 전압을 발생시킨다. 이 전압을 출력 임피던스(Impedance)가 낮은 이미터 폴로어 회로(가)를 거쳐 증폭 회로(나)의 제2트랜지스터(Q2)에서 증폭시켜 제5저항(R5)과 제6저항(R6)을 통해 수평 크기 회로와 수직 크기 회로로 피드백하면 피드백되는 양만큼 화면 크기와 엣지 부분에 굴곡이 지는 것이 보상된다.
간단하게 말하면, F.B.T는 CDT 화면의 휘도 변화에 따라 고전압이 변동(약 0.5KV 정도)하는데 이 변동에 따라 (A)지점의 전류가 변하므로 이를 센싱하고 (B)지점을 통해 피드백시켜 모니터의 표시 품위를 향상시킨다.
예를 들면, 제3도에 도시된 화면을 표시할때, (A)지점의 전압은 교류 성분의 파형이 없는 직류 전압 파형만 발생하고 이 직류 전압은 휘도를 높게 할수록 낮아지는데 (B)지점의 출력 전압은 반전되어 전압 파형이 높아져 수평 크기 회로와 수직 크기 회로로 피드백되어 화면을 조정한다.
또, 제4도에 도시된 화면을 표시할때, (A)지점의 전압 형태는 제5도의 (a)에 도시되어 있듯이 밝게 표시되는 부분(비디오의 흰부분)에서는 전압이 떨어지고 어두운 부분에서는 전압이 높게 나타나는데 이에 따라 (B)지점의 출력 파형은 제5도의 (b)에 도시되어 있듯이 반전되어 휘도가 높은 부분에는 피드백되는 전압을 강화하여 보정하므로써 화면의 흰부분의 크기가 커지는 것을 방지한다.
이상에서와 같이 이 고안의 실시예에서,
휘도의 변화에 무관하게 화면 크기를 일정하게 안정시키는 효과를 가진 화면 조정 회로를 제공할 수 있다.
이 고안의 이러한 효과는 모든 모니터에 이용될 수 있다.

Claims (2)

  1. 고전압을 발생시키는 F.B.T.(21)와, 상기한 F.B.T.(21)와 한쪽 단자가 연결되고 다른 한쪽 단자가 그라운드된 제1커패시터(C1)와, 상기한 제1커패시터(C1)와 한쪽 단자가 병렬로 연결되어 있고 다른 한쪽 단자가 그라운드된 제1저항(R1)과, 상기한 F.B.T.(21)에 출력단이 연결되어 역전류를 방지하는 제1'다이오드(D1')와, 상기한 제1'다이오드(D1')의 입력단에 출력단이 연결되고 입력단이 그라운드된 제1다이오드(D1)와, 상기한 제1다이오드(D1)의 출력단과 연결된 이미터 폴로어 회로(가)와, 상기한 이미터 폴로어 회로(가)와 연결된 증폭 회로(나)와, 상기한 증폭 회로(나)와 연결되어 수평 크기 회로와 수직 크기 회로로 피드백되는 정도를 결정하는 제5(R5), 제6저항(R6)으로 이루어지는 것을 특징으로 하는 화면 조정 회로.
  2. 제1항에 있어서, 상기한 증폭 회로(나)는, 상기한 이미터 폴로어 회로(가)의 Vcc에 한쪽 단자가 연결된 제3저항(R3)과, 상기한 제3저항과 병렬로 연결된 제2커패시터(C2)와, 상기한 제3저항과 이미터 단자가 연결되고 상기한 이미터 폴로어 회로(가)의 제1트랜지스터(Q1)의 이미터 단자와 베이스 단자가 연결된 제2트랜지스터(Q2)와, 상기한 제2트랜지스터(Q2)의 콜렉터 단자에 한쪽이 연결되고 다른 한쪽은 그라운드된 제4저항(R4)과, 상기한 제4저항(R4), 제5저항(R5) 그리고 제6저항(R6)과 병렬로 연결되고 한쪽 단자가 그라운드된 제3커패시터(C3)로 이루어지는 것을 특징으로 하는 화면 조정 회로.
KR2019950001114U 1995-01-25 1995-01-25 화면 조정회로 KR0120190Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019950001114U KR0120190Y1 (ko) 1995-01-25 1995-01-25 화면 조정회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019950001114U KR0120190Y1 (ko) 1995-01-25 1995-01-25 화면 조정회로

Publications (2)

Publication Number Publication Date
KR960027914U KR960027914U (ko) 1996-08-17
KR0120190Y1 true KR0120190Y1 (ko) 1998-07-15

Family

ID=19407106

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019950001114U KR0120190Y1 (ko) 1995-01-25 1995-01-25 화면 조정회로

Country Status (1)

Country Link
KR (1) KR0120190Y1 (ko)

Also Published As

Publication number Publication date
KR960027914U (ko) 1996-08-17

Similar Documents

Publication Publication Date Title
KR0120190Y1 (ko) 화면 조정회로
KR900000565Y1 (ko) 휘도변화 보상회로
KR19980051598A (ko) 듀티(Duty)변경 회로
KR19980020968A (ko) 영상표시기기의 휘도조정장치
KR950001131B1 (ko) 모니터의 비임전류제어회로
KR0138365B1 (ko) 출력회로
JP2586851B2 (ja) 液晶テレビ
KR960004979Y1 (ko) 음극 선관의 고압 안정화 회로
KR100270972B1 (ko) 모니터의 수직 사이즈 제어 회로
KR200143628Y1 (ko) 영상표시기기의 수평사이즈 보정회로
KR0122338Y1 (ko) 모니터의 해상도 변환에 따른 휘도보정회로
US5804929A (en) Picture display device provided with a cathode ray tube
KR0135196B1 (ko) 모니터의 수평 사이즈 안정화 회로(a stabilizing circuit of horizontal size of monitor)
KR200172685Y1 (ko) 오에스디(osd)명암자동조정회로
KR890007090Y1 (ko) 휘도 변화 보상 회로
KR890004423Y1 (ko) 화면밝기 조정회로
KR0155592B1 (ko) 부하에 따른 수평크기 보정회로 및 방법
JP2537959B2 (ja) 映像信号振幅制限装置
KR920002646Y1 (ko) 고압 안정화회로
KR890000716Y1 (ko) 휘도보정회로
KR200146248Y1 (ko) 수평보정회로
JP2000217044A (ja) オンスクリ―ンデ―タ輝度調整回路
JPH01166672A (ja) 画像表示装置用回路配置
KR19990039763U (ko) 디스플레이의 화면크기 보상회로
JPH084778Y2 (ja) 映像出力回路

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20020227

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee