JPWO2020164934A5 - - Google Patents

Download PDF

Info

Publication number
JPWO2020164934A5
JPWO2020164934A5 JP2021541135A JP2021541135A JPWO2020164934A5 JP WO2020164934 A5 JPWO2020164934 A5 JP WO2020164934A5 JP 2021541135 A JP2021541135 A JP 2021541135A JP 2021541135 A JP2021541135 A JP 2021541135A JP WO2020164934 A5 JPWO2020164934 A5 JP WO2020164934A5
Authority
JP
Japan
Prior art keywords
interrupt
bus
target
interrupt signal
indicator
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2021541135A
Other languages
English (en)
Other versions
JP2022520928A (ja
JP7324287B2 (ja
Publication date
Application filed filed Critical
Priority claimed from PCT/EP2020/052539 external-priority patent/WO2020164934A1/en
Publication of JP2022520928A publication Critical patent/JP2022520928A/ja
Publication of JPWO2020164934A5 publication Critical patent/JPWO2020164934A5/ja
Application granted granted Critical
Publication of JP7324287B2 publication Critical patent/JP7324287B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Claims (21)

  1. ゲスト・オペレーティング・システムで使用するために割り当てられたコンピュータ・システムの複数のプロセッサのうちの1つまたは複数のプロセッサを使用して実行される前記ゲスト・オペレーティング・システムに割り込み信号を提供するための方法であって、前記コンピュータ・システムが、バスおよびバス接続デバイスを介して前記複数のプロセッサに操作可能なように接続されている1つまたは複数のバス接続されたモジュールをさらに備え、前記コンピュータ・システムが、前記バス接続デバイスに操作可能なように接続されたメモリをさらに備え、
    前記複数のプロセッサの各プロセッサに、前記各プロセッサをアドレス指定するために前記バス接続デバイスによって使用される論理プロセッサIDが割り当てられており、
    前記ゲスト・オペレーティング・システムで使用するために割り当てられた前記複数のプロセッサの各プロセッサに、前記各プロセッサをアドレス指定するために前記ゲスト・オペレーティング・システムおよび前記1つまたは複数のバス接続されたモジュールによって使用される割り込みターゲットIDがさらに割り当てられており、
    前記方法が、
    前記バス接続デバイスによって、前記バス接続されたモジュールのうちの1つから割り込みターゲットIDと共に割り込み信号を受信することであって、前記割り込みターゲットIDが、前記ゲスト・オペレーティング・システムで使用するために割り当てられた前記プロセッサのうちの1つを、前記割り込み信号を処理するためのターゲット・プロセッサとして識別する、前記受信することと、
    前記バス接続デバイスによって、前記メモリに格納されている割り込みテーブルから、前記受信された割り込みターゲットIDに割り当てられた割り込みテーブル・エントリの第1のコピーを取り出すことであって、前記割り込みテーブル・エントリの前記第1のコピーが、論理プロセッサIDへの前記受信された割り込みターゲットIDの第1のマッピングを含んでいる、前記取り出すことと、
    前記バス接続デバイスによって、前記割り込みテーブル・エントリの前記第1のコピーを使用して前記受信された割り込みターゲットIDを前記論理プロセッサIDに変換することと、
    前記バス接続デバイスによって、前記ターゲット・プロセッサを直接アドレス指定するために前記変換から得られた前記論理プロセッサIDを使用して、前記割り込み信号を処理するために前記ターゲット・プロセッサに転送することを含む、方法。
  2. 前記ターゲット・プロセッサの前記割り込みターゲットIDを含んでいるメッセージ信号割り込みの形態で前記割り込み信号が受信される、請求項1に記載の方法。
  3. 前記割り込みテーブル・エントリの前記第1のコピーが、前記割り込みターゲットIDによって識別された前記ターゲット・プロセッサが、前記ゲスト・オペレーティング・システムで使用するためにスケジューリングされているかどうかを示す実行中インジケータの第1のコピーをさらに含み、前記方法が、
    前記バス接続デバイスによって、前記実行中インジケータの前記第1のコピーを使用して、前記ターゲット・プロセッサが前記ゲスト・オペレーティング・システムで使用するためにスケジューリングされているかどうかをチェックし、
    前記ターゲット・プロセッサがスケジューリングされている場合は、前記割り込み信号の前記転送を続行し、
    前記ターゲット・プロセッサがスケジューリングされていない場合は、前記バス接続デバイスによって、ブロードキャストを使用して前記割り込み信号を処理するために前記複数のプロセッサに転送することをさらに含む、請求項1に記載の方法。
  4. 前記割り込みテーブル・エントリの前記第1のコピーが、前記割り込みターゲットIDによって識別された前記ターゲット・プロセッサが割り込み信号を受信することを現在ブロックされているかどうかを示す割り込みブロッキング・インジケータをさらに含み、前記方法が、
    前記バス接続デバイスによって、前記割り込みブロッキング・インジケータを使用して、前記ターゲット・プロセッサが割り込み信号を受信することをブロックされているかどうかをチェックし、
    前記ターゲット・プロセッサがブロックされていない場合は、前記割り込み信号の前記転送を続行し、
    前記ターゲット・プロセッサがブロックされている場合は、前記バス接続デバイスによって、前記割り込み信号が処理のために前記ターゲット・プロセッサに転送されるのをブロックすることをさらに含む、請求項1に記載の方法。
  5. 前記バス接続デバイスによって、ブロードキャストを使用して、前記割り込み信号を処理するために前記複数のプロセッサのうちの残りの前記プロセッサに転送することをさらに含む、請求項4に記載の方法。
  6. 前記ゲスト・オペレーティング・システムの割り込みハンドラによって、前記ターゲット・プロセッサによって処理するために前記ターゲット・プロセッサに向けてアドレス指定された割り込みが保留中であるかどうかをチェックし、前記ターゲット・プロセッサによって処理するために前記ターゲット・プロセッサに向けてアドレス指定された割り込みが保留中でない場合、前記ゲスト・オペレーティング・システムによって、前記ターゲット・プロセッサがブロックされていないことを示すように、前記ターゲット・プロセッサに割り当てられた前記割り込みテーブル・エントリ内の前記割り込みブロッキング・インジケータを変更することをさらに含む、請求項4に記載の方法。
  7. 前記方法が、前記ターゲット・プロセッサがブロックされていない場合、前記バス接続デバイスによって、前記第1の論理プロセッサIDがブロックされていることを示すように、前記割り込みターゲットIDに割り当てられた前記割り込みテーブル・エントリ内の前記割り込みブロッキング・インジケータを変更することをさらに含み、前記変更することが、処理のための前記ターゲット・プロセッサへの前記割り込み信号の前記転送前に実行される、請求項6に記載の方法。
  8. 前記方法が、
    前記バス接続デバイスによって、前記割り込みブロッキング・インジケータの前記変更後に、前記受信された割り込みターゲットIDに割り当てられた前記割り込みテーブル・エントリの第2のコピーを取り出すことと、
    前記バス接続デバイスによって前記割り込みテーブル・エントリの前記第2のコピーをチェックし、前記割り込みテーブル・エントリの前記第1のコピーと相対的な前記割り込みテーブルの前記第2のコピーの事前に定義された種類の変更を除外することとをさらに含み、前記事前に定義された種類の変更の正常な除外が、処理のための前記ターゲット・プロセッサへの前記割り込み信号の前記転送に必要である、請求項7に記載の方法。
  9. 前記事前に定義された種類の変更が、前記割り込みテーブル・エントリの前記第2のコピーに含まれている前記論理プロセッサIDのうちの第2の1つへの前記受信された割り込みターゲットIDの第2のマッピングと相対的な前記受信された割り込みターゲットIDの前記第1のマッピングの変更であり、前記第2のマッピングが前記第1のマッピングと相対的な変更を含んでいる場合、前記バス接続デバイスによって、ブロードキャストを使用して、前記割り込み信号が処理のために前記複数のプロセッサに転送される、請求項8に記載の方法。
  10. 前記事前に定義された種類の変更が、前記割り込みテーブル・エントリの前記第2のコピーに含まれている実行中インジケータの第2のコピーと相対的な前記実行中インジケータの前記第1のコピーの変更であり、実行中インジケータの前記第2のコピーが、前記実行中ビットの前記第1のコピーと相対的な変更を含んでおり、前記第2の実行中インジケータが、前記ターゲット・プロセッサが前記オペレーティング・システムで使用するためにスケジューリングされていないことを示している場合、前記割り込み信号が、前記バス接続デバイスによって、ブロードキャストを使用して処理のために前記複数のプロセッサに転送される、請求項8に記載の方法。
  11. 前記方法が、前記バス接続デバイスによって、前記メモリに格納されたデバイス・テーブルからデバイス・テーブル・エントリのコピーを取り出すことをさらに含み、前記デバイス・テーブル・エントリが、前記割り込みテーブルのメモリ・アドレスを示す割り込みテーブル・アドレス・インジケータを含み、前記バス接続デバイスが、前記割り込みテーブル・エントリの前記第1のコピーを前記取り出すために、前記割り込みテーブルの前記メモリ・アドレスを使用する、請求項1に記載の方法。
  12. 前記デバイス・テーブル・エントリが、前記ターゲット・プロセッサが直接アドレス指定されるかどうかを示す直接信号伝達インジケータをさらに含み、前記方法が、
    前記直接信号伝達インジケータが前記割り込み信号の直接転送を示している場合に、前記ターゲット・プロセッサの論理プロセッサIDを使用して前記ターゲット・プロセッサを直接アドレス指定する前記割り込み信号の前記転送が実行され、
    そうでない場合に、前記バス接続デバイスによって、ブロードキャストを使用して、前記割り込み信号を処理するために前記複数のプロセッサに転送することをさらに含む、請求項11に記載の方法。
  13. 前記メモリが、割り込み要約ベクトルをさらに含み、前記デバイス・テーブル・エントリが、前記割り込み要約ベクトルのメモリ・アドレスを示す割り込み要約ベクトル・アドレス・インジケータをさらに含み、前記割り込み要約ベクトルが、バス接続されたモジュールごとに割り込み要約インジケータを含み、各割り込み要約インジケータが、バス接続されたモジュールに割り当てられ、前記各バス接続されたモジュールによって発行された処理される割り込み信号が存在するかどうかを示し、
    前記方法が、前記バス接続デバイスによって、前記割り込み要約ベクトルの前記示されたメモリ・アドレスを使用して、受信された前記割り込み信号の発行元である前記バス接続されたモジュールに割り当てられた前記割り込み要約インジケータを更新し、前記更新された割り込み要約インジケータが、前記各バス接続されたモジュールによって発行された処理される割り込み信号が存在するということを示すようにすることをさらに含む、請求項11に記載の方法。
  14. 前記メモリが、有向割り込み要約ベクトルをさらに含み、前記デバイス・テーブル・エントリが、前記有向割り込み要約ベクトルのメモリ・アドレスを示す有向割り込み要約ベクトル・アドレス・インジケータをさらに含み、前記有向割り込み要約ベクトルが、割り込みターゲットIDごとに有向割り込み要約インジケータを含み、各有向割り込み要約インジケータが、割り込みターゲットIDに割り当てられ、前記各割り込みターゲットIDに向けてアドレス指定された処理される割り込み信号が存在するかどうかを示し、
    前記方法が、前記バス接続デバイスによって、前記有向割り込み要約ベクトルの前記示されたメモリ・アドレスを使用して、前記受信された割り込み信号のアドレス指定先である前記割り込みターゲットIDに割り当てられた前記割り込み要約インジケータを更新し、前記更新された割り込み要約インジケータが、前記各割り込みターゲットIDに向けてアドレス指定された処理される割り込み信号が存在するということを示すようにすることをさらに含む、請求項11に記載の方法。
  15. 前記メモリが1つまたは複数の割り込み信号ベクトルをさらに含み、前記デバイス・テーブル・エントリが、前記1つまたは複数の割り込み信号ベクトルのうちの1つの割り込み信号ベクトルのメモリ・アドレスを示す割り込み信号ベクトル・アドレス・インジケータをさらに含み、前記割り込み信号ベクトルの各々が、1つまたは複数の信号インジケータを含み、各割り込み信号インジケータが、前記1つまたは複数のバス接続されたモジュールのうちの1つのバス接続されたモジュールおよび割り込みターゲットIDに割り当てられ、割り込み信号が、前記各割り込みターゲットIDに向けてアドレス指定された前記各バス接続されたモジュールから受信されたかどうかを示し、
    前記方法が、
    前記バス接続デバイスによって、前記割り込み信号ベクトルの前記示されたメモリ・アドレスを使用して、前記受信された割り込み信号を発行した前記バス接続されたモジュール、および前記受信された割り込み信号のアドレス指定先である前記割り込みターゲットIDに割り当てられた前記割り込み信号インジケータを選択することと、
    前記選択された割り込み信号インジケータが、前記各バス接続されたモジュールによって発行され、前記各割り込みターゲットIDに向けてアドレス指定された処理される割り込み信号が存在することを示すように、前記選択された割り込み信号インジケータを更新することをさらに含む、請求項11に記載の方法。
  16. 前記割り込み信号ベクトルが、前記各割り込みターゲットIDに割り当てられた割り込みターゲットIDごとの割り込み信号インジケータをそれぞれ含み、前記割り込み信号ベクトルの各々が個別のバス接続されたモジュールに割り当てられ、前記各割り込み信号ベクトルの前記割り込み信号インジケータが、前記各個別のバス接続されたモジュールにさらに割り当てられる、請求項15に記載の方法。
  17. 前記割り込み信号ベクトルが、前記各バス接続されたモジュールに割り当てられたバス接続されたモジュールごとの割り込み信号インジケータをそれぞれ含み、前記割り込み信号ベクトルの各々が個別のターゲット・プロセッサIDに割り当てられ、前記各割り込み信号ベクトルの前記割り込み信号インジケータが、前記各ターゲット・プロセッサIDにさらに割り当てられる、請求項15に記載の方法。
  18. 前記デバイス・テーブル・エントリが、前記ゲスト・オペレーティング・システムが割り当てられた論理パーティションを識別する論理パーティションIDをさらに含み、前記バス接続デバイスによる前記割り込み信号の前記転送が、前記割り込み信号と共に前記論理パーティションIDを転送することをさらに含む、請求項11に記載の方法。
  19. 前記方法が、前記バス接続デバイスによって、前記受信された割り込み信号が割り当てられた割り込みサブクラスを識別する割り込みサブクラスIDを取り出すことをさらに含み、前記バス接続デバイスによる前記割り込み信号の前記転送が、前記割り込み信号と共に前記割り込みサブクラスIDを転送することをさらに含む、請求項1に記載の方法。
  20. 請求項1~19の何れか1項に記載の方法を、コンピュータ・ハードウェアによる手段として構成した、コンピュータ・システム
  21. 請求項1~19の何れか1項に記載の方法を、コンピュータに実行させる、コンピュータ・プログラム
JP2021541135A 2019-02-14 2020-02-03 割り込みテーブルを使用した有向割り込みの仮想化方法、システム、プログラム Active JP7324287B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
EP19157094.4 2019-02-14
EP19157094 2019-02-14
PCT/EP2020/052539 WO2020164934A1 (en) 2019-02-14 2020-02-03 Directed interrupt virtualization with interrupt table

Publications (3)

Publication Number Publication Date
JP2022520928A JP2022520928A (ja) 2022-04-04
JPWO2020164934A5 true JPWO2020164934A5 (ja) 2022-06-08
JP7324287B2 JP7324287B2 (ja) 2023-08-09

Family

ID=65440825

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2021541135A Active JP7324287B2 (ja) 2019-02-14 2020-02-03 割り込みテーブルを使用した有向割り込みの仮想化方法、システム、プログラム

Country Status (6)

Country Link
US (3) US11016800B2 (ja)
EP (1) EP3924820A1 (ja)
JP (1) JP7324287B2 (ja)
CN (1) CN113412472A (ja)
TW (1) TWI727607B (ja)
WO (1) WO2020164934A1 (ja)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP3924818A1 (en) 2019-02-14 2021-12-22 International Business Machines Corporation Directed interrupt for multilevel virtualization
EP3924821A1 (en) * 2019-02-14 2021-12-22 International Business Machines Corporation Directed interrupt virtualization with running indicator
JP7448550B2 (ja) 2019-02-14 2024-03-12 インターナショナル・ビジネス・マシーンズ・コーポレーション ブロッキング・インジケータを使用した有向割り込みの仮想化方法、システム、プログラム
WO2020164820A1 (en) 2019-02-14 2020-08-20 International Business Machines Corporation Directed interrupt virtualization
CN113412473A (zh) 2019-02-14 2021-09-17 国际商业机器公司 具有中断表的用于多级虚拟化的定向中断
TWI759677B (zh) 2019-02-14 2022-04-01 美商萬國商業機器公司 用於具有回退之經引導中斷虛擬化之方法、電腦系統及電腦程式產品
TWI727607B (zh) * 2019-02-14 2021-05-11 美商萬國商業機器公司 用於具有中斷表之經引導中斷虛擬化之方法、電腦系統及電腦程式產品
TWI764082B (zh) 2019-02-14 2022-05-11 美商萬國商業機器公司 用於經引導中斷虛擬化之中斷信號之方法、電腦系統及電腦程式產品
TWI780521B (zh) * 2020-11-24 2022-10-11 大陸商合肥沛睿微電子股份有限公司 電子裝置及空間複用方法
US11442879B2 (en) * 2021-01-07 2022-09-13 Foundation Of Soongsil University-Industry Cooperation Interrupt request processing device
WO2023140703A1 (en) * 2022-01-20 2023-07-27 Samsung Electronics Co., Ltd. Method and electronic device for communication on single wire interface

Family Cites Families (69)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE4037723C2 (de) 1990-11-27 1995-04-06 Siemens Ag Verfahren zum Übermitteln von an mehreren Datenschnittstellen einer prozessorgesteuerten Einrichtung vorliegenden Informationen an deren Prozessoreinrichtung
GB2339035B (en) 1998-04-29 2002-08-07 Sgs Thomson Microelectronics A method and system for transmitting interrupts
US7620955B1 (en) 2001-06-08 2009-11-17 Vmware, Inc. High-performance virtual machine networking
US7028302B2 (en) 2002-04-24 2006-04-11 Hewlett-Packard Development Company, L.P. System and method for automatically tuning a multiprocessor computer system
US20030204655A1 (en) 2002-04-24 2003-10-30 Schmisseur Mark A. Prioritizing vector generation in interrupt controllers
US7281075B2 (en) 2003-04-24 2007-10-09 International Business Machines Corporation Virtualization of a global interrupt queue
US20050080982A1 (en) * 2003-08-20 2005-04-14 Vasilevsky Alexander D. Virtual host bus adapter and method
US7222203B2 (en) 2003-12-08 2007-05-22 Intel Corporation Interrupt redirection for virtual partitioning
US7386640B2 (en) 2004-12-28 2008-06-10 Intel Corporation Method, apparatus and system to generate an interrupt by monitoring an external interface
US8238376B2 (en) 2005-04-13 2012-08-07 Sony Corporation Synchronized audio/video decoding for network devices
US7447820B2 (en) 2005-09-30 2008-11-04 Intel Corporation Retargeting of platform interrupts
US8286162B2 (en) 2005-12-30 2012-10-09 Intel Corporation Delivering interrupts directly to a virtual processor
US9032127B2 (en) 2006-09-14 2015-05-12 Hewlett-Packard Development Company, L.P. Method of balancing I/O device interrupt service loading in a computer system
US20080162762A1 (en) 2006-12-29 2008-07-03 Gilbert Neiger Interrupt remapping based on requestor identification
US8453143B2 (en) 2007-09-19 2013-05-28 Vmware, Inc. Reducing the latency of virtual interrupt delivery in virtual machines
JP5108975B2 (ja) 2008-04-28 2012-12-26 ヒューレット−パッカード デベロップメント カンパニー エル.ピー. 仮想割り込みモードインターフェース及び割り込みモードを仮想化するための方法
EP2157511B1 (fr) 2008-08-19 2012-01-18 STMicroelectronics Rousset SAS Procédé d'acheminement d'un signal d'interruption directement vers une unité de traitement virtuelle dans un système à une ou plusieurs unités de traitement physiques
US7849247B2 (en) 2008-10-14 2010-12-07 Freescale Semiconductor, Inc. Interrupt controller for accelerated interrupt handling in a data processing system and method thereof
JP5352848B2 (ja) 2008-11-28 2013-11-27 株式会社日立製作所 仮想計算機の制御方法及び計算機装置
CN101427916B (zh) 2008-12-05 2012-02-22 张锦景 电生理数据与病理图像监测的移动网络终端装置及方法
US8180944B2 (en) 2009-01-26 2012-05-15 Advanced Micro Devices, Inc. Guest interrupt manager that records interrupts for guests and delivers interrupts to executing guests
US8635387B2 (en) 2009-10-09 2014-01-21 Emulex Design & Manufacturing Corporation Enhanced I/O performance in a multi-processor system via interrupt affinity schemes
US8566492B2 (en) 2009-12-31 2013-10-22 Intel Corporation Posting interrupts to virtual processors
US20110197004A1 (en) * 2010-02-05 2011-08-11 Serebrin Benjamin C Processor Configured to Virtualize Guest Local Interrupt Controller
US8381002B2 (en) 2010-06-23 2013-02-19 International Business Machines Corporation Transparently increasing power savings in a power management environment
US8478922B2 (en) 2010-06-23 2013-07-02 International Business Machines Corporation Controlling a rate at which adapter interruption requests are processed
KR20120042354A (ko) 2010-10-25 2012-05-03 한국전자통신연구원 위성통신 시스템용 중심국의 이중모드 망동기 장치 및 그 방법
CN102184122B (zh) * 2011-05-16 2014-04-23 曙光信息产业股份有限公司 一种龙芯CPU主板bios及中断的实现方法
US8495267B2 (en) 2010-11-24 2013-07-23 International Business Machines Corporation Managing shared computer memory using multiple interrupts
US8612659B1 (en) 2010-12-14 2013-12-17 Vmware, Inc. Hardware interrupt arbitration in virtualized computer systems
US8601194B2 (en) 2011-02-08 2013-12-03 Red Hat Israel, Ltd. On-demand interrupt vector allocation based on activity detection
US20130054945A1 (en) 2011-08-24 2013-02-28 Microsoft Corporation Adaptive sensing for early booting of devices
US8631181B2 (en) * 2011-09-26 2014-01-14 Oracle International Corporation Validating message-signaled interrupts by tracking interrupt vectors assigned to devices
US8874786B2 (en) * 2011-10-25 2014-10-28 Dell Products L.P. Network traffic control by association of network packets and processes
US8910158B2 (en) 2011-12-14 2014-12-09 Intel Corporation Virtualizing interrupt priority and delivery
US9286472B2 (en) 2012-05-22 2016-03-15 Xockets, Inc. Efficient packet handling, redirection, and inspection using offload processors
US9740549B2 (en) 2012-06-15 2017-08-22 International Business Machines Corporation Facilitating transaction completion subsequent to repeated aborts of the transaction
US9442870B2 (en) 2012-08-09 2016-09-13 Freescale Semiconductor, Inc. Interrupt priority management using partition-based priority blocking processor registers
US9436626B2 (en) * 2012-08-09 2016-09-06 Freescale Semiconductor, Inc. Processor interrupt interface with interrupt partitioning and virtualization enhancements
US9043521B2 (en) 2012-11-13 2015-05-26 Intel Corporation Technique for communicating interrupts in a computer system
US10078603B2 (en) 2012-11-30 2018-09-18 Red Hat Israel, Ltd. MSI events using dynamic memory monitoring
WO2014120113A1 (en) 2013-01-29 2014-08-07 Hewlett-Packard Development Company Assigning processors to memory mapped configuration
US9235538B2 (en) * 2013-02-07 2016-01-12 Red Hat Israel, Ltd. Injecting interrupts in virtualized computer systems
US9830286B2 (en) 2013-02-14 2017-11-28 Red Hat Israel, Ltd. Event signaling in virtualized systems
CN104101293A (zh) 2013-04-07 2014-10-15 鸿富锦精密工业(深圳)有限公司 量测机台坐标系归一系统及方法
US9378162B2 (en) 2013-05-21 2016-06-28 Arm Limited Handling and routing interrupts to virtual processors
US9384132B2 (en) 2013-06-28 2016-07-05 Intel Corporation Emulated message signaled interrupts in a virtualization environment
US9465760B2 (en) 2013-11-18 2016-10-11 Futurewei Technologies, Inc. Method and apparatus for delivering MSI-X interrupts through non-transparent bridges to computing resources in PCI-express clusters
US9756118B2 (en) * 2014-04-28 2017-09-05 Vmware, Inc. Virtual performance monitoring decoupled from hardware performance-monitoring units
US9507740B2 (en) 2014-06-10 2016-11-29 Oracle International Corporation Aggregation of interrupts using event queues
US9772868B2 (en) 2014-09-16 2017-09-26 Industrial Technology Research Institute Method and system for handling interrupts in a virtualized environment
US9910699B2 (en) 2014-10-28 2018-03-06 Intel Corporation Virtual processor direct interrupt delivery mechanism
US9697029B2 (en) 2014-10-30 2017-07-04 Red Hat Israel, Ltd. Guest idle based VM request completion processing
US9952987B2 (en) 2014-11-25 2018-04-24 Intel Corporation Posted interrupt architecture
US9910700B2 (en) 2015-08-26 2018-03-06 Netapp, Inc. Migration between CPU cores
KR102509986B1 (ko) 2016-03-28 2023-03-14 삼성전자주식회사 다중 코어 프로세서 및 다중 코어 프로세서를 제어하는 방법
US10282327B2 (en) 2017-01-19 2019-05-07 International Business Machines Corporation Test pending external interruption instruction
US10210112B2 (en) 2017-06-06 2019-02-19 International Business Machines Corporation Techniques for issuing interrupts in a data processing system with multiple scopes
US20180356964A1 (en) 2017-06-07 2018-12-13 Sitting Man, Llc Methods, systems, and computer program products for intergrating configuration, monitoring, and operations
US10838760B2 (en) 2017-11-29 2020-11-17 Nxp Usa, Inc. Systems and methods for interrupt distribution
KR102585784B1 (ko) 2018-01-25 2023-10-06 삼성전자주식회사 오디오 재생시 인터럽트를 지원하는 애플리케이션 프로세서, 이를 포함하는 전자 장치 및 그 동작 방법
TWI764082B (zh) 2019-02-14 2022-05-11 美商萬國商業機器公司 用於經引導中斷虛擬化之中斷信號之方法、電腦系統及電腦程式產品
JP7448550B2 (ja) 2019-02-14 2024-03-12 インターナショナル・ビジネス・マシーンズ・コーポレーション ブロッキング・インジケータを使用した有向割り込みの仮想化方法、システム、プログラム
EP3924821A1 (en) 2019-02-14 2021-12-22 International Business Machines Corporation Directed interrupt virtualization with running indicator
TWI727607B (zh) 2019-02-14 2021-05-11 美商萬國商業機器公司 用於具有中斷表之經引導中斷虛擬化之方法、電腦系統及電腦程式產品
WO2020164820A1 (en) 2019-02-14 2020-08-20 International Business Machines Corporation Directed interrupt virtualization
EP3924818A1 (en) 2019-02-14 2021-12-22 International Business Machines Corporation Directed interrupt for multilevel virtualization
TWI759677B (zh) 2019-02-14 2022-04-01 美商萬國商業機器公司 用於具有回退之經引導中斷虛擬化之方法、電腦系統及電腦程式產品
CN113412473A (zh) 2019-02-14 2021-09-17 国际商业机器公司 具有中断表的用于多级虚拟化的定向中断

Similar Documents

Publication Publication Date Title
JPWO2020164934A5 (ja)
US4530052A (en) Apparatus and method for a data processing unit sharing a plurality of operating systems
US6662319B1 (en) Special encoding of known bad data
US5381536A (en) Method and apparatus for separate mark and wait instructions for processors having multiple memory ports
US10223126B2 (en) Out-of-order processor and method for back to back instruction issue
US7873789B2 (en) System controller, identical-address-request-queuing preventing method, and information processing apparatus having identical-address-request-queuing preventing function
US9021311B2 (en) Method and apparatus for filtering trace information
JP2005182754A (ja) プロセス間伝達機構
JPH11514113A (ja) 複数プロセッサ・システム内のプロセッサ間でメッセージを送信する方法および装置
US7539840B2 (en) Handling concurrent address translation cache misses and hits under those misses while maintaining command order
US9870329B2 (en) Techniques for escalating interrupts in a data processing system
US20130290639A1 (en) Apparatus and method for memory copy at a processor
JPWO2020164935A5 (ja)
US9767020B2 (en) Systems and methods for faster read after write forwarding using a virtual address
CN115576610B (zh) 一种适用于通用顺序发射处理器的指令分发处理方法及装置
US20160055108A1 (en) Managing message signaled interrupts in virtualized computer systems
US11327786B2 (en) Distributing interrupt request to be handled by target virtual processor
GB2507396A (en) Configurable distribution of message signalled interrupts in amultiprocessor system
JPWO2020164936A5 (ja)
US7383398B2 (en) Preselecting E/M line replacement technique for a snoop filter
US6405292B1 (en) Split pending buffer with concurrent access of requests and responses to fully associative and indexed components
US8316189B2 (en) Rescinding ownership of a cache line in a computer system
JPH04230550A (ja) 情報処理ネツトワーク及び情報処理方法
US8688890B2 (en) Bit ordering for communicating an address on a serial fabric
JP3546403B2 (ja) 順序外の実行を容易にする装置及び方法