JPWO2013080261A1 - Display panel and method of manufacturing display panel - Google Patents
Display panel and method of manufacturing display panel Download PDFInfo
- Publication number
- JPWO2013080261A1 JPWO2013080261A1 JP2013546843A JP2013546843A JPWO2013080261A1 JP WO2013080261 A1 JPWO2013080261 A1 JP WO2013080261A1 JP 2013546843 A JP2013546843 A JP 2013546843A JP 2013546843 A JP2013546843 A JP 2013546843A JP WO2013080261 A1 JPWO2013080261 A1 JP WO2013080261A1
- Authority
- JP
- Japan
- Prior art keywords
- electrode
- layer
- thin film
- display panel
- substrate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000004519 manufacturing process Methods 0.000 title claims description 18
- 239000010409 thin film Substances 0.000 claims abstract description 88
- 239000000758 substrate Substances 0.000 claims abstract description 48
- 230000000149 penetrating effect Effects 0.000 claims abstract description 8
- 239000010408 film Substances 0.000 claims description 79
- 238000000034 method Methods 0.000 claims description 30
- 239000000463 material Substances 0.000 claims description 18
- 238000005530 etching Methods 0.000 claims description 9
- 230000015572 biosynthetic process Effects 0.000 claims description 7
- 239000004020 conductor Substances 0.000 claims description 4
- 239000011810 insulating material Substances 0.000 claims description 3
- 238000002360 preparation method Methods 0.000 claims description 2
- 239000010410 layer Substances 0.000 description 180
- 239000004065 semiconductor Substances 0.000 description 58
- 238000005401 electroluminescence Methods 0.000 description 39
- 239000011241 protective layer Substances 0.000 description 32
- 229910021419 crystalline silicon Inorganic materials 0.000 description 11
- 239000011368 organic material Substances 0.000 description 11
- 229910021417 amorphous silicon Inorganic materials 0.000 description 9
- 239000003990 capacitor Substances 0.000 description 9
- 239000011159 matrix material Substances 0.000 description 9
- 230000004048 modification Effects 0.000 description 9
- 238000012986 modification Methods 0.000 description 9
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 8
- 238000000576 coating method Methods 0.000 description 7
- 238000010586 diagram Methods 0.000 description 7
- 229910052751 metal Inorganic materials 0.000 description 7
- 239000002184 metal Substances 0.000 description 7
- UFHFLCQGNIYNRP-UHFFFAOYSA-N Hydrogen Chemical compound [H][H] UFHFLCQGNIYNRP-UHFFFAOYSA-N 0.000 description 6
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 6
- 239000001257 hydrogen Substances 0.000 description 6
- 229910052739 hydrogen Inorganic materials 0.000 description 6
- 239000004973 liquid crystal related substance Substances 0.000 description 6
- 229910052710 silicon Inorganic materials 0.000 description 6
- 239000010703 silicon Substances 0.000 description 6
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 5
- 239000010949 copper Substances 0.000 description 5
- 239000007789 gas Substances 0.000 description 5
- 239000011521 glass Substances 0.000 description 5
- 239000012535 impurity Substances 0.000 description 5
- 229910052698 phosphorus Inorganic materials 0.000 description 5
- 239000011574 phosphorus Substances 0.000 description 5
- 239000011347 resin Substances 0.000 description 5
- 229920005989 resin Polymers 0.000 description 5
- 229910052814 silicon oxide Inorganic materials 0.000 description 5
- XLOMVQKBTHCTTD-UHFFFAOYSA-N Zinc monoxide Chemical compound [Zn]=O XLOMVQKBTHCTTD-UHFFFAOYSA-N 0.000 description 4
- 229910052782 aluminium Inorganic materials 0.000 description 4
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 4
- 238000005229 chemical vapour deposition Methods 0.000 description 4
- 239000011651 chromium Substances 0.000 description 4
- 239000011248 coating agent Substances 0.000 description 4
- 230000000694 effects Effects 0.000 description 4
- 230000005684 electric field Effects 0.000 description 4
- 238000002347 injection Methods 0.000 description 4
- 239000007924 injection Substances 0.000 description 4
- 238000005224 laser annealing Methods 0.000 description 4
- 238000005268 plasma chemical vapour deposition Methods 0.000 description 4
- LIVNPJMFVYWSIS-UHFFFAOYSA-N silicon monoxide Chemical compound [Si-]#[O+] LIVNPJMFVYWSIS-UHFFFAOYSA-N 0.000 description 4
- 239000010936 titanium Substances 0.000 description 4
- QTBSBXVTEAMEQO-UHFFFAOYSA-N Acetic acid Chemical compound CC(O)=O QTBSBXVTEAMEQO-UHFFFAOYSA-N 0.000 description 3
- OKTJSMMVPCPJKN-UHFFFAOYSA-N Carbon Chemical compound [C] OKTJSMMVPCPJKN-UHFFFAOYSA-N 0.000 description 3
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 3
- ZOKXTWBITQBERF-UHFFFAOYSA-N Molybdenum Chemical compound [Mo] ZOKXTWBITQBERF-UHFFFAOYSA-N 0.000 description 3
- 229910052581 Si3N4 Inorganic materials 0.000 description 3
- 229910052799 carbon Inorganic materials 0.000 description 3
- 230000000052 comparative effect Effects 0.000 description 3
- 229910052802 copper Inorganic materials 0.000 description 3
- 230000005525 hole transport Effects 0.000 description 3
- 229910052750 molybdenum Inorganic materials 0.000 description 3
- 239000011733 molybdenum Substances 0.000 description 3
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 3
- 239000002904 solvent Substances 0.000 description 3
- 239000004094 surface-active agent Substances 0.000 description 3
- 238000001039 wet etching Methods 0.000 description 3
- XKRFYHLGVUSROY-UHFFFAOYSA-N Argon Chemical compound [Ar] XKRFYHLGVUSROY-UHFFFAOYSA-N 0.000 description 2
- VYZAMTAEIAYCRO-UHFFFAOYSA-N Chromium Chemical compound [Cr] VYZAMTAEIAYCRO-UHFFFAOYSA-N 0.000 description 2
- GQPLMRYTRLFLPF-UHFFFAOYSA-N Nitrous Oxide Chemical compound [O-][N+]#N GQPLMRYTRLFLPF-UHFFFAOYSA-N 0.000 description 2
- NBIIXXVUZAFLBC-UHFFFAOYSA-N Phosphoric acid Chemical compound OP(O)(O)=O NBIIXXVUZAFLBC-UHFFFAOYSA-N 0.000 description 2
- 239000004642 Polyimide Substances 0.000 description 2
- BLRPTPMANUNPDV-UHFFFAOYSA-N Silane Chemical compound [SiH4] BLRPTPMANUNPDV-UHFFFAOYSA-N 0.000 description 2
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 2
- 229910045601 alloy Inorganic materials 0.000 description 2
- 239000000956 alloy Substances 0.000 description 2
- 238000000137 annealing Methods 0.000 description 2
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 2
- 239000003795 chemical substances by application Substances 0.000 description 2
- 229910052804 chromium Inorganic materials 0.000 description 2
- 239000000470 constituent Substances 0.000 description 2
- 239000013078 crystal Substances 0.000 description 2
- 230000007423 decrease Effects 0.000 description 2
- 230000007547 defect Effects 0.000 description 2
- 150000002431 hydrogen Chemical class 0.000 description 2
- 238000010030 laminating Methods 0.000 description 2
- 229910044991 metal oxide Inorganic materials 0.000 description 2
- 150000004706 metal oxides Chemical class 0.000 description 2
- 229910052760 oxygen Inorganic materials 0.000 description 2
- 239000001301 oxygen Substances 0.000 description 2
- 238000000206 photolithography Methods 0.000 description 2
- 239000003504 photosensitizing agent Substances 0.000 description 2
- 238000009832 plasma treatment Methods 0.000 description 2
- 229920001721 polyimide Polymers 0.000 description 2
- 238000007639 printing Methods 0.000 description 2
- 229910000077 silane Inorganic materials 0.000 description 2
- 239000002356 single layer Substances 0.000 description 2
- 238000009751 slip forming Methods 0.000 description 2
- 238000004528 spin coating Methods 0.000 description 2
- 238000004544 sputter deposition Methods 0.000 description 2
- 229910052719 titanium Inorganic materials 0.000 description 2
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 2
- 229910052721 tungsten Inorganic materials 0.000 description 2
- 239000010937 tungsten Substances 0.000 description 2
- 239000011787 zinc oxide Substances 0.000 description 2
- RYHBNJHYFVUHQT-UHFFFAOYSA-N 1,4-Dioxane Chemical compound C1COCCO1 RYHBNJHYFVUHQT-UHFFFAOYSA-N 0.000 description 1
- 125000001637 1-naphthyl group Chemical group [H]C1=C([H])C([H])=C2C(*)=C([H])C([H])=C([H])C2=C1[H] 0.000 description 1
- 239000005725 8-Hydroxyquinoline Substances 0.000 description 1
- ZAMOUSCENKQFHK-UHFFFAOYSA-N Chlorine atom Chemical compound [Cl] ZAMOUSCENKQFHK-UHFFFAOYSA-N 0.000 description 1
- DGAQECJNVWCQMB-PUAWFVPOSA-M Ilexoside XXIX Chemical compound C[C@@H]1CC[C@@]2(CC[C@@]3(C(=CC[C@H]4[C@]3(CC[C@@H]5[C@@]4(CC[C@@H](C5(C)C)OS(=O)(=O)[O-])C)C)[C@@H]2[C@]1(C)O)C)C(=O)O[C@H]6[C@@H]([C@H]([C@@H]([C@H](O6)CO)O)O)O.[Na+] DGAQECJNVWCQMB-PUAWFVPOSA-M 0.000 description 1
- 229930192627 Naphthoquinone Natural products 0.000 description 1
- GRYLNZFGIOXLOG-UHFFFAOYSA-N Nitric acid Chemical compound O[N+]([O-])=O GRYLNZFGIOXLOG-UHFFFAOYSA-N 0.000 description 1
- 229920000144 PEDOT:PSS Polymers 0.000 description 1
- 239000004952 Polyamide Substances 0.000 description 1
- BQCADISMDOOEFD-UHFFFAOYSA-N Silver Chemical compound [Ag] BQCADISMDOOEFD-UHFFFAOYSA-N 0.000 description 1
- 229910006404 SnO 2 Inorganic materials 0.000 description 1
- NINIDFKCEFEMDL-UHFFFAOYSA-N Sulfur Chemical compound [S] NINIDFKCEFEMDL-UHFFFAOYSA-N 0.000 description 1
- 239000007983 Tris buffer Substances 0.000 description 1
- NIXOWILDQLNWCW-UHFFFAOYSA-N acrylic acid group Chemical group C(C=C)(=O)O NIXOWILDQLNWCW-UHFFFAOYSA-N 0.000 description 1
- 239000003513 alkali Substances 0.000 description 1
- 229910000147 aluminium phosphate Inorganic materials 0.000 description 1
- 150000001408 amides Chemical class 0.000 description 1
- 229910052786 argon Inorganic materials 0.000 description 1
- HFACYLZERDEVSX-UHFFFAOYSA-N benzidine Chemical compound C1=CC(N)=CC=C1C1=CC=C(N)C=C1 HFACYLZERDEVSX-UHFFFAOYSA-N 0.000 description 1
- UMIVXZPTRXBADB-UHFFFAOYSA-N benzocyclobutene Chemical compound C1=CC=C2CCC2=C1 UMIVXZPTRXBADB-UHFFFAOYSA-N 0.000 description 1
- 239000000460 chlorine Substances 0.000 description 1
- 229910052801 chlorine Inorganic materials 0.000 description 1
- 238000002425 crystallisation Methods 0.000 description 1
- 238000006356 dehydrogenation reaction Methods 0.000 description 1
- KPUWHANPEXNPJT-UHFFFAOYSA-N disiloxane Chemical class [SiH3]O[SiH3] KPUWHANPEXNPJT-UHFFFAOYSA-N 0.000 description 1
- 238000001312 dry etching Methods 0.000 description 1
- 238000005566 electron beam evaporation Methods 0.000 description 1
- 239000011888 foil Substances 0.000 description 1
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 1
- 229910052737 gold Inorganic materials 0.000 description 1
- 239000010931 gold Substances 0.000 description 1
- 238000010438 heat treatment Methods 0.000 description 1
- RBTKNAXYKSUFRK-UHFFFAOYSA-N heliogen blue Chemical compound [Cu].[N-]1C2=C(C=CC=C3)C3=C1N=C([N-]1)C3=CC=CC=C3C1=NC([N-]1)=C(C=CC=C3)C3=C1N=C([N-]1)C3=CC=CC=C3C1=N2 RBTKNAXYKSUFRK-UHFFFAOYSA-N 0.000 description 1
- 238000005984 hydrogenation reaction Methods 0.000 description 1
- 229910052738 indium Inorganic materials 0.000 description 1
- 229910003437 indium oxide Inorganic materials 0.000 description 1
- PJXISJQVUVHSOJ-UHFFFAOYSA-N indium(iii) oxide Chemical compound [O-2].[O-2].[O-2].[In+3].[In+3] PJXISJQVUVHSOJ-UHFFFAOYSA-N 0.000 description 1
- 239000000203 mixture Substances 0.000 description 1
- MGRWKWACZDFZJT-UHFFFAOYSA-N molybdenum tungsten Chemical compound [Mo].[W] MGRWKWACZDFZJT-UHFFFAOYSA-N 0.000 description 1
- 125000000896 monocarboxylic acid group Chemical group 0.000 description 1
- IBHBKWKFFTZAHE-UHFFFAOYSA-N n-[4-[4-(n-naphthalen-1-ylanilino)phenyl]phenyl]-n-phenylnaphthalen-1-amine Chemical compound C1=CC=CC=C1N(C=1C2=CC=CC=C2C=CC=1)C1=CC=C(C=2C=CC(=CC=2)N(C=2C=CC=CC=2)C=2C3=CC=CC=C3C=CC=2)C=C1 IBHBKWKFFTZAHE-UHFFFAOYSA-N 0.000 description 1
- 150000002791 naphthoquinones Chemical class 0.000 description 1
- 229910017604 nitric acid Inorganic materials 0.000 description 1
- 239000001272 nitrous oxide Substances 0.000 description 1
- 238000007645 offset printing Methods 0.000 description 1
- 239000003960 organic solvent Substances 0.000 description 1
- 150000007978 oxazole derivatives Chemical class 0.000 description 1
- TWNQGVIAIRXVLR-UHFFFAOYSA-N oxo(oxoalumanyloxy)alumane Chemical compound O=[Al]O[Al]=O TWNQGVIAIRXVLR-UHFFFAOYSA-N 0.000 description 1
- BPUBBGLMJRNUCC-UHFFFAOYSA-N oxygen(2-);tantalum(5+) Chemical compound [O-2].[O-2].[O-2].[O-2].[O-2].[Ta+5].[Ta+5] BPUBBGLMJRNUCC-UHFFFAOYSA-N 0.000 description 1
- 229960003540 oxyquinoline Drugs 0.000 description 1
- 238000000059 patterning Methods 0.000 description 1
- 229920002647 polyamide Polymers 0.000 description 1
- LLHKCFNBLRBOGN-UHFFFAOYSA-N propylene glycol methyl ether acetate Chemical compound COCC(C)OC(C)=O LLHKCFNBLRBOGN-UHFFFAOYSA-N 0.000 description 1
- MCJGNVYPOGVAJF-UHFFFAOYSA-N quinolin-8-ol Chemical compound C1=CN=C2C(O)=CC=CC2=C1 MCJGNVYPOGVAJF-UHFFFAOYSA-N 0.000 description 1
- 238000001552 radio frequency sputter deposition Methods 0.000 description 1
- 239000002994 raw material Substances 0.000 description 1
- 238000007650 screen-printing Methods 0.000 description 1
- 150000003377 silicon compounds Chemical class 0.000 description 1
- 229910052709 silver Inorganic materials 0.000 description 1
- 239000004332 silver Substances 0.000 description 1
- 229910052708 sodium Inorganic materials 0.000 description 1
- 239000011734 sodium Substances 0.000 description 1
- 239000000243 solution Substances 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
- 229910052717 sulfur Inorganic materials 0.000 description 1
- 239000011593 sulfur Substances 0.000 description 1
- 230000001629 suppression Effects 0.000 description 1
- 229910001936 tantalum oxide Inorganic materials 0.000 description 1
- 229910052718 tin Inorganic materials 0.000 description 1
- 238000001771 vacuum deposition Methods 0.000 description 1
- XLYOFNOQVPJJNP-UHFFFAOYSA-N water Substances O XLYOFNOQVPJJNP-UHFFFAOYSA-N 0.000 description 1
- 229910052725 zinc Inorganic materials 0.000 description 1
- 239000011701 zinc Substances 0.000 description 1
Images
Landscapes
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Electroluminescent Light Sources (AREA)
Abstract
表示パネルは、基板(110)と、基板(110)上であって、ゲート電極(121)、第1電極(172)及び第2電極(171)を有するボトムゲート型の薄膜トランジスタと、薄膜トランジスタの上に形成され、厚み方向に貫通するコンタクトホール(181)を有する絶縁層(180)と、絶縁層(180)上に形成され、コンタクトホール(181)を通じて第2電極(171)と電気的に接続される画素電極(14)と、コンタクトホール(181)の下方に選択的に形成され、コンタクトホール(181)の底面を底上げする高さ調整層(153)とを備える。 The display panel includes a substrate (110), a bottom-gate thin film transistor including a gate electrode (121), a first electrode (172), and a second electrode (171) on the substrate (110) and the thin film transistor. And an insulating layer (180) having a contact hole (181) penetrating in the thickness direction, and formed on the insulating layer (180) and electrically connected to the second electrode (171) through the contact hole (181). And a height adjustment layer (153) that is selectively formed below the contact hole (181) and raises the bottom surface of the contact hole (181).
Description
本発明は、表示パネル及びその製造方法に関し、特に、発光領域を大きくした表示パネル及びその製造方法に関するものである。 The present invention relates to a display panel and a manufacturing method thereof, and more particularly to a display panel having a large light emitting area and a manufacturing method thereof.
近年、液晶ディスプレイに変わる次世代フラットパネルディスプレイの一つとしての有機材料のEL(Electro Luminescence)を利用した有機ELディスプレイが注目されている。 In recent years, an organic EL display using an organic material EL (Electro Luminescence) as one of the next generation flat panel displays replacing the liquid crystal display has been attracting attention.
有機ELディスプレイは、電圧駆動型の液晶ディスプレイと異なり、電流駆動型のディスプレイデバイスである。このことから、アクティブマトリクス方式の表示装置の駆動回路として優れた特性を有する薄膜トランジスタ(TFT:Thin Film Transistor)の開発が急がれている(例えば、特許文献1)。 An organic EL display is a current-driven display device, unlike a voltage-driven liquid crystal display. For this reason, development of a thin film transistor (TFT) having excellent characteristics as a drive circuit of an active matrix display device has been urgently performed (for example, Patent Document 1).
ここで、基板上の薄膜トランジスタ上には、平坦化膜(PL=Planarization Layer)が積層され、平坦化膜に開けた開口部(コンタクトホール)を通じてEL層の画素電極に接続されている。 Here, a planarization film (PL = Planarization Layer) is stacked on the thin film transistor on the substrate, and is connected to the pixel electrode of the EL layer through an opening (contact hole) opened in the planarization film.
しかしながら、平坦化膜の膜厚が大きい場合、平坦化膜の上面におけるコンタクトホールの開口面積が大きくなり、発光領域に使用できるエリアが小さくなる。その結果、EL層への電流密度が高くなるので、EL層の寿命が短くなり、EL層で消費される電圧が高くなるという課題がある。 However, when the thickness of the planarizing film is large, the contact hole opening area on the upper surface of the planarizing film increases, and the area that can be used for the light emitting region decreases. As a result, since the current density to the EL layer is increased, there is a problem that the life of the EL layer is shortened and the voltage consumed in the EL layer is increased.
本発明は、上記の課題に鑑みてなされたものであり、薄膜トランジスタと画素電極とを接続するためのコンタクトホールの開口面積を小さくした表示パネル及び表示パネルの製造方法を提供することを目的とする。 The present invention has been made in view of the above problems, and an object of the present invention is to provide a display panel in which the opening area of a contact hole for connecting a thin film transistor and a pixel electrode is reduced, and a method for manufacturing the display panel. .
本発明の一形態に係る表示パネルは、基板と、前記基板上であって、ゲート電極、第1電極及び第2電極を有するボトムゲート型の薄膜トランジスタと、前記薄膜トランジスタの上に形成され、厚み方向に貫通するコンタクトホールを有する絶縁層と、前記絶縁層上に形成され、前記コンタクトホールを通じて前記第2電極と電気的に接続される画素電極と、前記コンタクトホールの下方に選択的に形成され、前記コンタクトホールの底面を底上げする高さ調整層とを備える。 A display panel according to one embodiment of the present invention is formed over a substrate, the substrate, a bottom-gate thin film transistor including a gate electrode, a first electrode, and a second electrode, and the thin film transistor. An insulating layer having a contact hole penetrating therethrough, a pixel electrode formed on the insulating layer and electrically connected to the second electrode through the contact hole, and selectively formed below the contact hole, A height adjusting layer for raising the bottom surface of the contact hole.
本発明によれば、コンタクトホールの全長(深さ)が短くなるので、絶縁層の上面におけるコンタクトホールの開口面積を小さくすることができる。その結果、発光領域を広く確保することができる。 According to the present invention, since the total length (depth) of the contact hole is shortened, the opening area of the contact hole on the upper surface of the insulating layer can be reduced. As a result, a wide light emitting region can be secured.
本発明の一形態に係る表示パネルは、基板と、前記基板上であって、ゲート電極、第1電極及び第2電極を有するボトムゲート型の薄膜トランジスタと、前記薄膜トランジスタの上に形成され、厚み方向に貫通するコンタクトホールを有する絶縁層と、前記絶縁層上に形成され、前記コンタクトホールを通じて前記第2電極と電気的に接続される画素電極と、前記コンタクトホールの下方に選択的に形成され、前記コンタクトホールの底面を底上げする高さ調整層とを備える。 A display panel according to one embodiment of the present invention is formed over a substrate, the substrate, a bottom-gate thin film transistor including a gate electrode, a first electrode, and a second electrode, and the thin film transistor. An insulating layer having a contact hole penetrating therethrough, a pixel electrode formed on the insulating layer and electrically connected to the second electrode through the contact hole, and selectively formed below the contact hole, A height adjusting layer for raising the bottom surface of the contact hole.
上記構成によれば、コンタクトホールの全長(深さ)が短くなるので、絶縁層の上面におけるコンタクトホールの開口面積を小さくすることができる。その結果、発光領域を広く確保することができる。なお、「第1電極」とはソース電極及びドレイン電極の一方を指し、「第2電極」とはソース電極及びドレイン電極の他方を指す。これらは、薄膜トランジスタのタイプ(P型又はN型)と、「第1電極」と「第2電極」との電圧関係によって決定される。 According to the above configuration, since the total length (depth) of the contact hole is shortened, the opening area of the contact hole on the upper surface of the insulating layer can be reduced. As a result, a wide light emitting region can be secured. The “first electrode” refers to one of the source electrode and the drain electrode, and the “second electrode” refers to the other of the source electrode and the drain electrode. These are determined by the voltage relationship between the type (P-type or N-type) of the thin film transistor and the “first electrode” and “second electrode”.
また、前記画素電極と前記第2電極とは、直接コンタクトしてもよい。 The pixel electrode and the second electrode may be in direct contact.
また、前記薄膜トランジスタの前記第2電極側のチャネル端から前記画素電極と前記第2電極とのコンタクト部の中心までにおいて、前記第2電極の上面と前記基板との最小距離は、前記コンタクト部と前記基板との距離より小さくてもよい。 In addition, from the channel end of the thin film transistor on the second electrode side to the center of the contact portion between the pixel electrode and the second electrode, the minimum distance between the upper surface of the second electrode and the substrate is the contact portion and The distance from the substrate may be smaller.
また、前記絶縁層の最大膜厚は、前記薄膜トランジスタの形成高さ以上でもよい。 The maximum film thickness of the insulating layer may be equal to or greater than the formation height of the thin film transistor.
また、前記絶縁層の最大膜厚と最小膜厚との和は、前記薄膜トランジスタの形成高さ以上でもよい。 The sum of the maximum film thickness and the minimum film thickness of the insulating layer may be equal to or higher than the formation height of the thin film transistor.
一例として、前記高さ調整層は、絶縁材料からなってもよい。 As an example, the height adjustment layer may be made of an insulating material.
他の例として、前記高さ調整層は、導電材料からなってもよい。 As another example, the height adjusting layer may be made of a conductive material.
さらに、該表示パネルは、前記薄膜トランジスタのチャネル領域の上方に形成されるチャネルエッチングストッパ層を備えてもよい。 Further, the display panel may include a channel etching stopper layer formed above the channel region of the thin film transistor.
また、前記高さ調整層は、前記CES層と同じ材料からなってもよい。 The height adjusting layer may be made of the same material as the CES layer.
さらに、前記表示パネルは、前記チャネルエッチングストッパ層と同じ層に形成される前記高さ調整層に重畳する位置に、前記ゲート電極と同じ層に形成される第2の高さ調整層を備えてもよい。 Furthermore, the display panel includes a second height adjustment layer formed in the same layer as the gate electrode at a position overlapping the height adjustment layer formed in the same layer as the channel etching stopper layer. Also good.
また、前記高さ調整層は、前記コンタクト部における前記第2電極の上面と前記基板との距離を、前記薄膜トランジスタの前記第2電極側のチャネル端から前記画素電極と前記第2電極とのコンタクト部の中心までにおける前記第2電極の上面と前記基板との最小距離より大きくする層であってもよい。 The height adjustment layer may be configured such that a distance between the upper surface of the second electrode and the substrate in the contact portion is a contact between the pixel electrode and the second electrode from a channel end on the second electrode side of the thin film transistor. The layer may be larger than the minimum distance between the upper surface of the second electrode and the substrate up to the center of the part.
また、前記画素電極は、反射電極であってもよい。 The pixel electrode may be a reflective electrode.
本発明の一形態に係る表示パネルの製造方法は、基板を準備する基板準備工程と、前記基板上に、ゲート電極、第1電極及び第2電極を有する薄膜トランジスタを形成する薄膜トランジスタ形成工程と、前記薄膜トランジスタの上に、厚み方向に貫通するコンタクトホールを有する絶縁層を形成する絶縁層形成工程と、前記絶縁層上に、前記コンタクトホールを通じて前記第2電極と電気的に接続される画素電極を形成する画素電極形成工程と、前記絶縁層形成工程より前に、前記コンタクトホールの底面を底上げする高さ調整層を、前記コンタクトホールの下方に選択的にする高さ調整層形成工程とを含む。 A display panel manufacturing method according to an aspect of the present invention includes a substrate preparing step of preparing a substrate, a thin film transistor forming step of forming a thin film transistor having a gate electrode, a first electrode, and a second electrode on the substrate, Forming an insulating layer having a contact hole penetrating in a thickness direction on the thin film transistor; and forming a pixel electrode electrically connected to the second electrode through the contact hole on the insulating layer A pixel electrode forming step, and a height adjusting layer forming step of selectively selecting a height adjusting layer for raising the bottom surface of the contact hole below the contact hole before the insulating layer forming step.
以下、図面を参照して、本発明に係る半導体装置及びその製造方法を説明する。なお、本発明は、請求の範囲の記載に基づいて特定される。よって、以下の実施の形態における構成要素のうち、請求項に記載されていない構成要素は、本発明の課題を達成するのに必ずしも必要ではない。すなわち、以下の実施の形態は、本発明のより好ましい形態を説明するものである。また、各図は模式図であり、必ずしも厳密に図示したものではない。 Hereinafter, a semiconductor device and a manufacturing method thereof according to the present invention will be described with reference to the drawings. In addition, this invention is specified based on description of a claim. Therefore, among the constituent elements in the following embodiments, constituent elements not described in the claims are not necessarily required to achieve the object of the present invention. That is, the following embodiment explains a more preferable embodiment of the present invention. Each figure is a mimetic diagram and is not necessarily illustrated strictly.
(実施の形態1)
まず、図1を参照して、本発明の実施の形態1に係る表示パネルの一例である有機EL表示装置を説明する。図1は、実施の形態1に係る有機EL表示装置の一部切り欠き斜視図である。(Embodiment 1)
First, an organic EL display device which is an example of a display panel according to Embodiment 1 of the present invention will be described with reference to FIG. FIG. 1 is a partially cutaway perspective view of the organic EL display device according to the first embodiment.
図1に示すように、有機EL表示装置(表示パネル)10は、アクティブマトリクス基板(TFTアレイ基板)11と、アクティブマトリクス基板11においてマトリクス状に複数配置された画素12と、画素12に接続され、アクティブマトリクス基板11上にアレイ状に複数配置された画素回路13と、画素12と画素回路13との上に順次積層された陽極14(反射電極)、有機EL層15及び陰極16(透明電極)と、各画素回路13と制御回路(不図示)とを接続する複数本のソース配線17及びゲート配線18とを備える。有機EL層15は、電子輸送層、発光層、正孔輸送層等の各層が積層されて構成されている。
As shown in FIG. 1, an organic EL display device (display panel) 10 is connected to an active matrix substrate (TFT array substrate) 11, a plurality of pixels 12 arranged in a matrix on the active matrix substrate 11, and the pixels 12. A plurality of
また、複数のソース配線17は、マトリクス状に配置された複数の画素12の各列に対応するように配置される。すなわち、複数のソース配線17は、互いに平行に配置される。一方、複数のゲート配線18は、マトリクス状に配置された複数の画素の各行に対応するように配置される。すなわち、複数のゲート配線18は、互いに平行に配置される。その結果、ソース配線17とゲート配線18とは、互いに交差するように配置される。そして、画素回路13は、ソース配線17とゲート配線18との交点毎に配置される。
The plurality of
なお、実施の形態1では、下部電極である陽極14を反射電極とし、上部電極である陰極16を透明電極としたトップエミッション型の有機EL表示装置10の例を説明するが、本発明はこれに限定されず、下部電極を透明電極とし、上部電極を反射電極としたボトムエミッション型の有機EL表示装置10にも適用することができる。
In the first embodiment, an example of a top emission type organic EL display device 10 in which the
次に、図2を参照して、上記有機EL表示装置10の画素回路13の構成を説明する。図2は、実施の形態1に係る画素回路13の回路構成を示す図である。図2に示されるように、画素回路13は、駆動トランジスタ21と、スイッチングトランジスタ22と、コンデンサ(容量部)23とを備える。駆動トランジスタ21は、有機EL素子を駆動するトランジスタであり、また、スイッチングトランジスタ22は、画素を選択するためのトランジスタである。
Next, the configuration of the
スイッチングトランジスタ22のソース電極173はソース配線17に接続され、ゲート電極121はゲート配線18に接続され、ドレイン電極174はコンデンサ23及び駆動トランジスタ21のゲート電極121に接続されている。また、駆動トランジスタ21のドレイン電極172は電源配線19に接続され、ソース電極171は有機EL素子のアノード(画素電極)に接続されている。
The source electrode 173 of the switching
この構成において、ゲート配線18にゲート信号が入力され、スイッチングトランジスタ22をオン状態にすると、ソース配線17に供給された信号電圧がスイッチングトランジスタ22を介してコンデンサ23に書き込まれた後、再びゲート配線18にゲート信号が入力され、スイッチングトランジスタ22をオフ状態とする。そして、コンデンサ23に書き込まれた保持電圧は、1フレーム期間を通じて保持される。この保持電圧が、駆動トランジスタ21のゲート電極に印加され、駆動トランジスタ21のコンダクタンスがゲート電圧に応じて変化し、発光階調に対応した駆動電流が、有機EL素子のアノードからカソードへと流れる。これにより、有機EL素子が発光し、所定の画像を表示する。
In this configuration, when a gate signal is input to the
なお、本実施の形態1では、駆動トランジスタ21及びスイッチングトランジスタ22をN型トランジスタとして説明しているので、ソース電極及びドレイン電極は図2に示される配置になる。しかしながら、ソース電極及びドレイン電極は、薄膜トランジスタのタイプ(P型又はN型)と、各電極に印加される電圧の関係とによって決定されるものであり、上記の位置関係は一例に過ぎない。すなわち、図2の駆動トランジスタ21において、参照番号“171”の側がドレイン電極で、参照番号“172”の側がソース電極となってもよい。同様に、図2のスイッチングトランジスタ22において、参照番号“174”の側がソース電極で、参照番号“173”の側がドレイン電極となってもよい。
In the first embodiment, since the driving
次に、図3及び図4を参照して、実施の形態1に係る薄膜半導体装置100の構成を説明する。図3は、実施の形態1に係る薄膜半導体装置100の平面図である。図4は、図3の線分IVの断面を矢印の方向から見た図である。なお、図3及び図4に示される薄膜半導体装置100は、図2の画素回路13に相当する。
Next, the configuration of the thin
実施の形態1に係る薄膜半導体装置100は、基板110と、ゲート電極121と、ゲート絶縁膜130と、半導体層140と、チャネル保護層151及び高さ調整層153と、コンタクト層161、162と、ソース電極171及びドレイン電極172とを、この順に積層して構成されるボトムゲート型の薄膜トランジスタである。また、薄膜半導体装置100上に、平坦化膜180と、陽極14と、バンク20と、有機EL層15(図4では図示省略)と、陰極16(図4では図示省略)とがこの順に積層されることにより、図1の有機EL表示装置10の1画素に相当する。
The thin
基板110は、例えば、石英ガラス、無アルカリガラス、高耐熱性ガラス等のガラス材料からなるガラス基板である。またPETなどの樹脂や金属箔膜上に樹脂を形成したフレキシブル基板でもよい。なお、ガラス基板の中に含まれるナトリウムやリン等の不純物が半導体層140のチャネル領域に侵入することを防止するために、基板110上にシリコン窒化膜(SiNx)、酸化シリコン(SiOy)又はシリコン酸窒化膜(SiOyNx)等からなるアンダーコート層を形成してもよい。また、アンダーコート層は、半導体層をレーザアニールなどの高温熱処理プロセスを実施する場合には、基板110への熱の影響を緩和させる役割を担うこともある。アンダーコート層の膜厚は、例えば100nm〜2000nm程度とすることができる。The
ゲート電極121は、基板110上にパターン形成される。ゲート電極121は、例えば、モリブデン(Mo)、アルミニウム(Al)、銅(Cu)、タングステン(W)、チタン(Ti)、クロム(Cr)、及びモリブデンタングステン(MoW)等によって構成することができる。ゲート電極121の膜厚は、例えば100nm〜300nm程度とすることができる。
The
ゲート絶縁膜130は、ゲート電極121を覆うように、基板110の上面全域に形成される。ゲート絶縁膜130は、例えば、酸化シリコン(SiOy)、窒化シリコン(SiNx)、シリコン酸窒化膜(SiOyNx)、酸化アルミニウム(AlOz)又は酸化タンタル(TaOw)の単層膜又はこれらの積層膜によって構成することができる。なお、ゲート絶縁膜130の膜厚は、例えば100nm〜300nmとすることができる。The
半導体層140は、ゲート絶縁膜130上にパターン形成される。そして、半導体層140のゲート電極121に重畳する領域は、薄膜トランジスタのチャネル領域として機能する。半導体層140のチャネル領域は、ゲート電極121の電圧によってキャリアの移動が制御される領域である。また、半導体層140は、金属酸化物、例えばIn、Zn、Sn、Ge、Alなどのうちいずれか1つもしくは複数を含む酸化物であってもよい。
The
チャネル保護層151は、半導体層140のチャネル領域に重畳する位置にパターン形成される。チャネル保護層151は、半導体層140のチャネル領域を保護するチャネルエッチングストッパ(CES)層として機能する。すなわち、チャネル保護層151は、ソース電極171及びドレイン電極172のエッチング処理時において、半導体層140のチャネル領域がエッチングされることを防止する機能を有する。
The channel
チャネル保護層151を形成する材料には、例えば、シリコン、酸素及びカーボンを含む有機材料を主として含有する有機材料を用いることができる。本実施の形態におけるチャネル保護層151は、感光性塗布型の有機材料をパターニング及び固化することによって形成することができる。
As a material for forming the channel
また、チャネル保護層151を構成する有機材料には、例えば、有機樹脂材料、界面活性剤、溶媒及び感光剤が含まれる。有機樹脂材料としては、ポリイミド、アクリル、ポリアミド、ポリイミドアミド、レジスト又はベンゾシクロブテン等の中の1種又は複数種からなる感光性又は非感光性の有機樹脂材料を用いることができる。界面活性剤としては、シロキサン等のシリコン化合物からなる界面活性剤を用いることができる。溶媒としては、プロピレングリコールモノメチルエーテルアセテート又は1,4−ジオキサン等の有機溶媒を用いることができる。また、感光剤としては、ナフトキノンジアジト等のポジ型感光剤を用いることができる。なお、感光剤には、炭素だけではなく硫黄も含まれている。
The organic material constituting the channel
チャネル保護層151を形成する場合、上記の有機材料をスピンコート法等の塗布法を用いて形成することができる。なお、チャネル保護層151の形成には、塗布法だけではなく、滴吐出法等その他の方法を用いることもできる。例えば、スクリーン印刷やオフセット印刷等の所定のパターンを形成することができる印刷法等を用いることにより、所定形状の有機材料を選択的に形成することもできる。
In the case of forming the channel
チャネル保護層151の膜厚は、例えば100nm〜1000nmとすることができる。チャネル保護層151の膜厚の下限は、エッチングによるマージン及びチャネル保護層151中の固定電荷の影響を抑制すること等を考慮して決定される。また、チャネル保護層151の膜厚の上限は、ソース電極171及びドレイン電極172の段差の増大に伴うプロセス信頼性の低下を抑制することを考慮して決定される。
The film thickness of the channel
高さ調整層153は、半導体層140上の所定の位置にパターン形成される。より具体的には、高さ調整層153は、後述する平坦化膜180のコンタクトホール181に重畳する位置に形成される。また、実施の形態1に係る高さ調整層153は、チャネル保護層151と同一の層(半導体層140とコンタクト層161、162との間の層)に、同一材料で、同時に形成される。通常、高さ調整層153の膜厚は、チャネル保護層151と同じであるが、これには限定されない。
The
この高さ調整層153は、コンタクトホール181の底面(陽極14とソース電極171とのコンタクト部)を底上げするために設けられる。その結果、薄膜トランジスタのソース電極171側のチャネル端(図4の破線αで示される位置)から陽極14とソース電極171とのコンタクト部の中心(図4の破線βで示される位置)までの範囲において、ソース電極171の上面と基板110の上面との間の最小距離Xは、コンタクト部におけるソース電極171の上面と基板110の上面との間の距離Yより小さくなる。
The
一対のコンタクト層161、162は、チャネル保護層151、高さ調整層153、及び半導体層140を覆うようにパターン形成される。また、一対のコンタクト層161、162は、互いに所定の間隔をあけて対向配置される。より具体的には、コンタクト層161は、チャネル保護層151の上面の一部から半導体層140の一方側(図4の左側)の端部までを覆うように連続的に形成される。その結果、コンタクト層161は、高さ調整層153の上面全域を覆う。また、コンタクト層162は、チャネル保護層151の上面の一部から半導体層140の他方側(図4の右側)の端部までを覆うように連続的に形成される。
The pair of
このコンタクト層161、162は、不純物を高濃度に含む非晶質半導体膜であり、1×1019[atm/cm3]以上の高濃度の不純物を含むn+層である。より具体的には、コンタクト層161、162は、アモルファスシリコンに不純物としてリン(P)をドーピングしたn型半導体膜によって構成することができる。The contact layers 161 and 162 are amorphous semiconductor films containing impurities at a high concentration, and are n + layers containing impurities at a high concentration of 1 × 10 19 [atm / cm 3 ] or more. More specifically, the contact layers 161 and 162 can be formed of an n-type semiconductor film obtained by doping amorphous silicon with phosphorus (P) as an impurity.
なお、コンタクト層161、162は、下層の低濃度の電界緩和層(n−層)と上層の高濃度のコンタクト層(n+層)との2層から構成されてもよい。低濃度の電界緩和層には、1×1017[atm/cm3]程度のリンがドーピングされている。上記2層は、CVD(Chemical Vapor Deposition)装置において連続的に形成することが可能である。なお、コンタクト層161、162は、半導体層140が前記金属酸化物である場合には、省く場合がある。Note that the contact layers 161 and 162 may be composed of two layers, a lower-layer low-concentration electric field relaxation layer (n − layer) and an upper-layer high-concentration contact layer (n + layer). The low concentration electric field relaxation layer is doped with phosphorus of about 1 × 10 17 [atm / cm 3 ]. The two layers can be formed continuously in a CVD (Chemical Vapor Deposition) apparatus. Note that the contact layers 161 and 162 may be omitted when the
ソース電極171及びドレイン電極172は、一対のコンタクト層161、162それぞれに重畳する位置にパターン形成される。より具体的には、ソース電極171は、コンタクト層161の上面全域を覆うように形成される。その結果、ソース電極171は、高さ調整層153に重畳する位置にも形成される。また、ドレイン電極172は、コンタクト層162の上面全域を覆うように形成される。
The
ソース電極171及びドレイン電極172は、導電性材料及びその合金等の単層構造又は多層構造とすることができる。例えば、アルミニウム(Al)、モリブデン(Mo)、タングステン(W)、銅(Cu)、チタン(Ti)及びクロム(Cr)等によって構成される。本実施の形態1におけるソース電極171及びドレイン電極172は、MoW/Al/MoWの三層構造によって形成されている。ソース電極171及びドレイン電極172の膜厚は、例えば100nm〜1000nm程度とすることができる。
The
平坦化膜180は、ソース電極171及びドレイン電極172を覆うように形成される。また、平坦化膜180には、ソース電極171に重畳する位置に、平坦化膜180を厚み方向に貫通するコンタクトホール181が形成されている。この平坦化膜180の膜厚は、例えば500nm〜5000nmとすることができる。なお、図4に示される平坦化膜180の最大膜厚Bは、薄膜トランジスタの形成高さA(駆動トランジスタ21、スイッチングトランジスタ22、ソース配線17、ゲート配線18、電源配線19、コンデンサ23等が配置されていない箇所でのゲート絶縁膜130の上面を基準としたときの、チャネル保護層151上の薄膜トランジスタのソース電極171及びドレイン電極172の上面の高さ)以上となる。
The
陽極14は、平坦化膜180上に薄膜半導体装置100毎(画素毎)に独立したパターンとして形成される。そして、陽極14は、コンタクトホール181を通じてソース電極171と電気的に接続される。陽極14の膜厚は、例えば100nm〜500nmとすることができる。
The
さらに、図示は省略するが、バンク20は、陽極14及び平坦化膜180上に、画素毎の陽極14を隔離するように形成される。バンク20の膜厚は、例えば100nm〜2000nmとすることができる。
Further, although not shown, the
また、有機EL層15は、陽極14上のバンク20の開口部内に画素毎に形成される。この有機EL層15は、正孔注入層、正孔輸送層、発光層、電子輸送層、及び電子注入層などの各層が積層されて構成される。例えば、正孔注入層として銅フタロシアニンを、正孔輸送層としてα−NPD(Bis[N−(1−Naphthyl)−N−Phenyl]benzidine)を、発光層としてAlq3(tris(8−hydroxyquinoline)aluminum)を、電子輸送層としてオキサゾール誘導体を、電子注入層としてAlq3を用いることができる。なお、これらの材料は、あくまで一例であって他の材料を用いてもよい。The organic EL layer 15 is formed for each pixel in the opening of the
さらに、陰極16は、有機EL層15上に全画素共通に形成される。陰極16を構成する材料は、例えば、ITO、SnO2、In2O3、ZnO又はこれらの組み合わせなどである。Further, the cathode 16 is formed on the organic EL layer 15 in common for all pixels. The material constituting the cathode 16 is, for example, ITO, SnO 2 , In 2 O 3 , ZnO, or a combination thereof.
次に、図5を参照して、高さ調整層153を設けたことによる効果を説明する。図5は、高さ調整層153を設けない場合の比較例(上段)と、高さ調整層153を設けた場合の実施例(下段)とを比較した図である。なお、図5に示される寸法は一例であって、これに限定ない。
Next, with reference to FIG. 5, the effect by providing the
まず、高さ調整層153を設けない場合(比較例)のコンタクトホール181の全長(深さ)は、4μmである。これに対して、高さ調整層153を設けた場合(実施例)には、ソース電極171の高さ調整層153に重畳する部分が2μm押し上げられた結果、コンタクトホール181の全長が2μmと浅くなる。その結果、平坦化膜180の上面におけるコンタクトホール181の開口幅(開口面積)を小さくすることができる。
First, the total length (depth) of the
具体的には、高さ調整層153を設けない場合において、平坦化膜180の上面におけるコンタクトホール181の開口幅は、図5の距離|A−B|で表される。なお、距離|A−B|は、断面方向(図3の線分IVの方向)をx軸、積層方向(図4の上下方向)をy軸とするx−y平面上において、位置Aと位置Bとのx軸に平行な方向の距離を指す。後述する距離|A’−B’|も同様である。
Specifically, in the case where the
この位置Aから位置Bの領域における平坦化膜180の上面は平坦にならないので、陽極14と有機EL層15上の陰極16との短絡を回避するために、発光領域とすることができず、バンク20で覆う必要がある。これに対して、高さ調整層153を設けた場合における平坦化膜180の上面におけるコンタクトホール181の開口幅は、図5の距離|A’−B’|で表される。図5を参照すれば明らかなように、位置A’及び位置B’は、位置A及び位置Bと比較して、それぞれ3.5μmずつ内側に後退している。
Since the upper surface of the
すなわち、高さ調整層153を設けることにより、平坦化膜180の上面の平坦でない領域(コンタクトホール181の影響を受ける領域)の幅(面積)を小さくすることができる。その結果、陽極14のバンク20で覆われる面積を小さくすることができ、有機EL層15を形成する領域を広く確保することができる。これにより、有機EL層15の電流密度を小さくして長寿命化することができ、また有機EL表示装置10を高精細化することも可能となる。
That is, by providing the
また、高さ調整層153を設けない場合、薄膜トランジスタのチャネル領域の位置で、平坦化膜180の上面が平坦とならない。この領域において、平坦化膜180の上面の形状が不均一になりやすく、陽極14と半導体層140のチャネル領域との距離が薄膜トランジスタ毎にばらつくので、薄膜トランジスタの特性がばらつく。これに対して、高さ調整層153を設けた場合、薄膜トランジスタのチャネル領域の位置で、平坦化膜180の上面が平坦となる。その結果、薄膜トランジスタの特性が均一化される。
In the case where the
次に、図6A〜図6Iを参照して、本発明の実施の形態1に係る薄膜半導体装置の製造方法を説明する。図6A〜図6Iは、本発明の実施の形態1に係る薄膜半導体装置の製造方法における各工程の構成を模式的に示した断面図である。 Next, with reference to FIGS. 6A to 6I, a method for manufacturing the thin film semiconductor device according to the first embodiment of the present invention will be described. 6A to 6I are cross-sectional views schematically showing the configuration of each step in the method for manufacturing the thin film semiconductor device according to Embodiment 1 of the present invention.
まず、図6Aに示されるように、基板110を準備する。なお、ゲート電極121を形成する前に、プラズマCVD等によって基板110上にシリコン窒化膜、シリコン酸化膜、及びシリコン酸窒化膜などからなるアンダーコート層を形成してもよい。
First, as shown in FIG. 6A, a
次に、図6Bに示されるように、基板110上に、所定形状のゲート電極121を形成する。例えば、基板110上にMoWからなるゲート金属膜をスパッタによって成膜し、フォトリソグラフィ法及びウェットエッチング法を用いてゲート金属膜をパターニングすることにより、所定形状のゲート電極121を形成することができる。MoWのウェットエッチングは、例えば、リン酸(HPO4)、硝酸(HNO3)、酢酸(CH3COOH)及び水を所定の配合で混合した薬液を用いて行うことができる。Next, as shown in FIG. 6B, a
次に、図6Cに示されるように、ゲート電極121を覆うように、基板110の上面全域にゲート絶縁膜130を形成する。例えば、酸化シリコンからなるゲート絶縁膜130をプラズマCVD等によって成膜する。酸化シリコンは、例えば、シランガス(SiH4)と亜酸化窒素ガス(N2O)とを所定の濃度比で導入することで成膜することができる。Next, as illustrated in FIG. 6C, a
次に、図6Dに示されるように、ゲート絶縁膜130の上面全域に、半導体層140となる結晶シリコン薄膜140Mを形成する。結晶シリコン薄膜140Mは、例えば、アモルファスシリコン(非晶質シリコン)からなる非結晶シリコン薄膜をプラズマCVD等によって成膜し、脱水素アニール処理を行った後に、非結晶シリコン薄膜をアニールして結晶化させることによって形成することができる。なお、非結晶シリコン薄膜は、例えば、シランガス(SiH4)と水素ガス(H2)とを所定の濃度比で導入することで成膜することができる。Next, as illustrated in FIG. 6D, a crystalline silicon
なお、本実施の形態1では、エキシマレーザを用いたレーザアニールによって非結晶シリコン薄膜を結晶化させたが、結晶化の方法としては、波長370〜900nm程度のパルスレーザを用いたレーザアニール法、波長370〜900nm程度の連続発振レーザを用いたレーザアニール法、又は急速熱処理(RTP:Rapid Thermal Process)によるアニール法を用いても構わない。また、非結晶シリコン薄膜を結晶化するのではなく、CVDによる直接成長などの方法によって結晶シリコン薄膜140Mを成膜してもよい。
In the first embodiment, the amorphous silicon thin film is crystallized by laser annealing using an excimer laser. As a crystallization method, a laser annealing method using a pulse laser having a wavelength of about 370 to 900 nm, A laser annealing method using a continuous wave laser having a wavelength of about 370 to 900 nm, or an annealing method by rapid thermal processing (RTP) may be used. Further, instead of crystallizing the amorphous silicon thin film, the crystalline silicon
その後、結晶シリコン薄膜140Mに対して水素プラズマ処理を行うことにより、結晶シリコン薄膜140Mのシリコン原子に対して水素化処理を行う。水素プラズマ処理は、例えばH2、H2/アルゴン(Ar)等の水素ガスを含むガスを原料として高周波(RF)電力により水素プラズマを発生させて、当該水素プラズマを結晶シリコン薄膜140Mに照射することにより行われる。この水素プラズマ処理によって、シリコン原子のダングリングボンド(欠陥)が水素終端され、結晶シリコン薄膜140Mの結晶欠陥密度が低減して結晶性が向上する。Thereafter, a hydrogen plasma process is performed on the crystalline silicon
次に、図6Eに示すように、結晶シリコン薄膜140M上に、チャネル保護層151及び高さ調整層153をパターン形成する。この場合、まず、所定の塗布方式によってチャネル保護層151及び高さ調整層153を形成するための有機材料を塗布し、スピンコートやスリットコートを行うことによって、結晶シリコン薄膜140Mを覆うように絶縁膜を成膜する。有機材料の膜厚は、有機材料の粘度やコーティング条件(回転数、ブレードの速度など)で制御することができる。なお、絶縁膜の材料としては、シリコン、酸素及びカーボンを含む感光性塗布型の有機材料を用いることができる。
Next, as shown in FIG. 6E, a channel
その後、絶縁膜に対して約110℃の温度で約60秒間のプリベークを行って絶縁膜を仮焼成する。これにより、絶縁膜に含まれる溶剤が気化する。その後、フォトマスクを用いた露光と現像とを行うことによって絶縁膜をパターニングし、所定形状のチャネル保護層151及び高さ調整層153を形成する。その後、パターン形成されたチャネル保護層151及び高さ調整層153に対して280℃〜300℃の温度で約1時間のポストベークを行って、チャネル保護層151及び高さ調整層153を本焼成して固化する。これにより、チャネル保護層151及び高さ調整層153中の有機成分の一部が気化及び分解して膜質が改善されたチャネル保護層151及び高さ調整層153を形成する。
Thereafter, the insulating film is pre-baked at a temperature of about 110 ° C. for about 60 seconds to pre-fire the insulating film. Thereby, the solvent contained in the insulating film is vaporized. Thereafter, the insulating film is patterned by performing exposure and development using a photomask, thereby forming a channel
次に、図6Fに示されるように、チャネル保護層151及び高さ調整層153を覆うように、コンタクト層161、162となるコンタクト層用薄膜160Mを形成する。例えば、プラズマCVDによって、リン等の5価元素の不純物をドープしたアモルファスシリコンからなるコンタクト層用薄膜160Mを成膜する。
Next, as illustrated in FIG. 6F, a contact layer thin film 160 </ b> M to be the contact layers 161 and 162 is formed so as to cover the channel
なお、コンタクト層用薄膜160Mは、下層の低濃度の電界緩和層と上層の高濃度のコンタクト層との2層から構成されてもよい。低濃度の電界緩和層は1×1017[atm/cm3]程度のリンをドーピングすることによって形成することができる。上記2層は、例えばCVD装置において連続的に形成することが可能である。The contact layer
次に、図6Gに示されるように、コンタクト層用薄膜160M上に、ソース電極171及びドレイン電極172をパターン形成する。この場合、まず、ソース電極171及びドレイン電極172となるソースドレイン金属膜を、例えばスパッタによって成膜する。その後、ソースドレイン金属膜上に所定形状にパターニングされたレジストを形成し、ウェットエッチングを施すことによってソースドレイン金属膜をパターニングする。このとき、チャネル保護層151がエッチングストッパとして機能する。その後、レジストを除去することにより、所定形状のソース電極171及びドレイン電極172を形成することができる。
Next, as shown in FIG. 6G, the
ここで、後述する図8に示されるように、チャネル保護層151を省略した場合(チャネルエッチ型の薄膜トランジスタの場合)、ソース電極171及びドレイン電極172の間の領域において、半導体層140の上面の一部もエッチングされてしまう可能性がある。そのため、本実施の形態1のように、半導体層140のチャネル領域に重畳する位置にチャネル保護層151を設けるのが望ましい。
Here, as shown in FIG. 8 to be described later, in the case where the channel
次に、ソース電極171及びドレイン電極172をマスクとして、結晶シリコン薄膜140M及びコンタクト層用薄膜160Mにドライエッチングを施すことにより、半導体層140及び一対のコンタクト層161、162を形成する。なお、ドライエッチングには、塩素系ガスを用いるとよい。
Next, using the
次に、図6Hに示されるように、ソース電極171及びドレイン電極172を覆うように、平坦化膜180を形成する。その後、フォトリソグラフィ法、エッチング法により、ソース電極171に重畳する位置に平坦化膜180を貫通するコンタクトホール181を形成する。このコンタクトホール181は、後に陽極14とソース電極171とを接続する。
Next, as illustrated in FIG. 6H, a
次に、図6Iに示されるように、平坦化膜180上に画素毎の陽極14を形成する。このとき、陽極14を構成する材料がコンタクトホール181に充填され、陽極14とソース電極171とがコンタクトホール181を通じて電気的に接続される。陽極14の材料は、例えば、モリブデン、アルミニウム、金、銀、銅などの導電性金属若しくはそれらの合金、PEDOT:PSSなどの有機導電性材料、酸化亜鉛、又は、鉛添加酸化インジウムのいずれかの材料である。これらの材料からなる膜を真空蒸着法、電子ビーム蒸着法、RFスパッタ法、又は、印刷法などにより作成し、電極パターンを形成する。
Next, as shown in FIG. 6I, the
続いて、図示は省略するが、平坦化膜180上に、バンク20、有機EL層15、及び陰極16を順次形成する。具体的には、まず、陽極14及び平坦化膜180上に、画素毎の陽極14を隔離するようにバンク20を形成する。次に、陽極14上のバンク20の開口部内に有機EL層15を形成する。有機EL層15は全画素共通に形成されてもよい。次に、有機EL層15上に全画素共通の陰極16を形成する。これにより、有機EL表示装置10を得ることができる。
Subsequently, although not shown, the
次に、図7及び図8を参照して、実施の形態1の変形例1、2を説明する。なお、実施の形態1及び他の変形例と共通する構成要素には同一の参照番号を付し、詳しい説明を省略する。 Next, modified examples 1 and 2 of the first embodiment will be described with reference to FIGS. In addition, the same reference number is attached | subjected to the same component as Embodiment 1 and another modification, and detailed description is abbreviate | omitted.
(変形例1)
図7は、実施の形態1の変形例1に係る薄膜半導体装置100Aの図4に対応する断面図である。図7に示される薄膜半導体装置100Aは、ゲート電極121と同じ層に高さ調整層123を形成した点で、図4に示される薄膜半導体装置100と相違する。より具体的には、図7に示される高さ調整層123は、ゲート電極121と同じ層(基板110とゲート絶縁膜130との間の層)のコンタクトホール181に重畳する位置に、ゲート電極121と同じ材料でパターン形成される。(Modification 1)
FIG. 7 is a cross-sectional view corresponding to FIG. 4 of the thin
上記構成によっても実施の形態1と同様に、コンタクトホール181の底面(陽極14とソース電極171とのコンタクト部)を底上げすることができる。すなわち、図7の構成によっても、実施の形態1と同様の効果を得ることができる。なお、図7に示される高さ調整層123は、例えば、図6Bでゲート電極121を形成するのと同時にパターン形成すればよい。
Also with the above configuration, the bottom surface of the contact hole 181 (contact portion between the
また、高さ調整層123を、図4における高さ調整層153の下方に配置することによって、二つの高さ調整層を設置することができ、実施の形態1の効果をさらに高めることができる。すなわち、ゲート電極121と同じ層の高さ調整層123と、チャネル保護層151と同じ層の高さ調整層153とを、互いに重畳する位置(すなわち、コンタクトホール181に重畳する位置)に形成することにより、さらにコンタクトホール181の底面を底上げすることができる。
In addition, by disposing the
(変形例2)
図8は、実施の形態1の変形例2に係る薄膜半導体装置100Bの図4に対応する断面図である。図8に示される薄膜半導体装置100Bは、チャネル保護層151を省略した点で、図4に示される薄膜半導体装置100と相違する。すなわち、変形例2に係る薄膜半導体装置100Bは、図8の拡大部分に示されるように、ソース電極171及びドレイン電極172の間において、半導体層140の上面の一部もエッチングされるチャネルエッチ型の薄膜トランジスタである。(Modification 2)
8 is a cross-sectional view corresponding to FIG. 4 of the thin
この場合の高さ調整層153は、チャネル保護層151を構成する材料に限定されず、任意の絶縁材料で形成することができる。また、変形例2に係る高さ調整層153は、実施の形態1と同様に、図6Eに示される工程で形成すればよい。
In this case, the
(実施の形態2)
次に、図9及び図10を参照して、本発明の実施の形態2に係る薄膜半導体装置を説明する。図9は、液晶表示装置の画素回路の回路構成を示す図である。図10は、実施の形態2に係る薄膜半導体装置100Cの平面図である。なお、実施の形態1と共通する構成要素には同一の参照番号を付し、詳しい説明を省略する。(Embodiment 2)
Next, a thin film semiconductor device according to the second embodiment of the present invention will be described with reference to FIGS. FIG. 9 is a diagram illustrating a circuit configuration of a pixel circuit of the liquid crystal display device. FIG. 10 is a plan view of a thin
薄膜半導体装置100Cは、図9に示されるように、駆動トランジスタ21と、ゲート配線18と、ソース配線17とを備える。また、ソース電極171及び画素電極の間には、コンデンサ(図示省略)が形成される。そして、駆動トランジスタ21のゲート電極121はゲート配線18に接続され、ドレイン電極172はソース配線17に接続され、ソース電極171は画素電極に接続されている。そして、図10の線分IV’の断面を矢印の方向から見た図は、図4と共通する。
As shown in FIG. 9, the thin
この構成において、ゲート配線18にゲート信号が入力され、駆動トランジスタ21をオン状態にすると、ソース配線17を介して供給された信号電圧がコンデンサ(図示省略)に書き込まれる。そして、コンデンサに書き込まれた保持電圧は、1フレーム期間を通じて保持される。この保持電圧を画素電極に供給して液晶の配向を変化させることにより、画像を表示させることができる。
In this configuration, when a gate signal is input to the
このように、本発明の半導体装置は、有機EL素子を用いた有機EL表示装置のみならず、液晶表示装置等、アクティブマトリクス基板が用いられる他の表示装置にも適用することができる。また、このように構成される表示装置については、フラットパネルディスプレイとして利用することができ、テレビジョンセット、パーソナルコンピュータ、携帯電話などのあらゆる表示パネルを有する電子機器に適用することができる。 Thus, the semiconductor device of the present invention can be applied not only to an organic EL display device using organic EL elements but also to other display devices using an active matrix substrate such as a liquid crystal display device. In addition, the display device configured as described above can be used as a flat panel display and can be applied to an electronic apparatus having any display panel such as a television set, a personal computer, and a mobile phone.
以上、図面を参照してこの発明の実施形態を説明したが、この発明は、図示した実施形態のものに限定されない。図示した実施形態に対して、この発明と同一の範囲内において、あるいは均等の範囲内において、種々の修正や変形を加えることが可能である。 As mentioned above, although embodiment of this invention was described with reference to drawings, this invention is not limited to the thing of embodiment shown in figure. Various modifications and variations can be made to the illustrated embodiment within the same range or equivalent range as the present invention.
本発明は、表示装置に画素回路等に用いられる薄膜半導体装置に有利に利用される。 The present invention is advantageously used for a thin film semiconductor device used for a pixel circuit or the like in a display device.
10 有機EL表示装置
11 アクティブマトリクス基板
12 画素
13 画素回路
14 陽極
15 有機EL層
16 陰極
17 ソース配線
18 ゲート配線
19 電源配線
20 バンク
21 駆動トランジスタ
22 スイッチングトランジスタ
23 コンデンサ
100,100A,100B,100C 薄膜半導体装置
110 基板
121,122 ゲート電極
123,153 高さ調整層
130 ゲート絶縁膜
140 半導体層
140M 結晶シリコン薄膜
151,152 チャネル保護層
160M コンタクト層用薄膜
161,162 コンタクト層
171,173 ソース電極
172,174 ドレイン電極
180 平坦化膜
181 コンタクトホールDESCRIPTION OF SYMBOLS 10 Organic EL display device 11 Active matrix substrate 12
Claims (13)
前記基板上であって、ゲート電極、第1電極及び第2電極を有するボトムゲート型の薄膜トランジスタと、
前記薄膜トランジスタの上に形成され、厚み方向に貫通するコンタクトホールを有する絶縁層と、
前記絶縁層上に形成され、前記コンタクトホールを通じて前記第2電極と電気的に接続される画素電極と、
前記コンタクトホールの下方に選択的に形成され、前記コンタクトホールの底面を底上げする高さ調整層と、
を備える
表示パネル。A substrate,
A bottom-gate thin film transistor having a gate electrode, a first electrode, and a second electrode on the substrate;
An insulating layer formed on the thin film transistor and having a contact hole penetrating in a thickness direction;
A pixel electrode formed on the insulating layer and electrically connected to the second electrode through the contact hole;
A height adjustment layer selectively formed below the contact hole and raising the bottom of the contact hole;
A display panel comprising.
請求項1に記載の表示パネル。The display panel according to claim 1, wherein the pixel electrode and the second electrode are in direct contact.
請求項1に記載の表示パネル。The minimum distance between the upper surface of the second electrode and the substrate from the channel end of the thin film transistor on the second electrode side to the center of the contact portion between the pixel electrode and the second electrode is the contact portion and the substrate. The display panel according to claim 1.
請求項1〜3のいずれか1項に記載の表示パネル。The display panel according to claim 1, wherein a maximum film thickness of the insulating layer is equal to or greater than a formation height of the thin film transistor.
請求項1〜3のいずれか1項に記載の表示パネル。The display panel according to claim 1, wherein a sum of the maximum film thickness and the minimum film thickness of the insulating layer is equal to or higher than a formation height of the thin film transistor.
請求項1〜5のいずれか1項に記載の表示パネル。The display panel according to claim 1, wherein the height adjustment layer is made of an insulating material.
請求項1〜5のいずれか1項に記載の表示パネル。The display panel according to claim 1, wherein the height adjustment layer is made of a conductive material.
請求項1〜7のいずれか1項に記載の表示パネル。The display panel according to claim 1, further comprising a channel etching stopper layer formed above a channel region of the thin film transistor.
請求項8に記載の表示パネル。The display panel according to claim 8, wherein the height adjustment layer is made of the same material as the channel etching stopper layer.
請求項9に記載の表示パネル。The display panel further includes a second height adjustment layer formed in the same layer as the gate electrode at a position overlapping the height adjustment layer formed in the same layer as the channel etching stopper layer. Item 10. The display panel according to Item 9.
請求項1〜10のいずれか1項に記載の表示パネル。The height adjustment layer determines a distance between the upper surface of the second electrode and the substrate in the contact portion from a channel end of the thin film transistor on the second electrode side of the contact portion between the pixel electrode and the second electrode. The display panel according to claim 1, wherein the display panel is a layer that is larger than a minimum distance between the upper surface of the second electrode and the substrate up to the center.
請求項1〜11のいずれか1項に記載の表示パネル。The display panel according to claim 1, wherein the pixel electrode is a reflective electrode.
前記基板上に、ゲート電極、第1電極及び第2電極を有する薄膜トランジスタを形成する薄膜トランジスタ形成工程と、
前記薄膜トランジスタの上に、厚み方向に貫通するコンタクトホールを有する絶縁層を形成する絶縁層形成工程と、
前記絶縁層上に、前記コンタクトホールを通じて前記第2電極と電気的に接続される画素電極を形成する画素電極形成工程と、
前記絶縁層形成工程より前に、前記コンタクトホールの底面を底上げする高さ調整層を、前記コンタクトホールの下方に選択的にする高さ調整層形成工程と、
を含む
表示パネルの製造方法。
A substrate preparation process for preparing a substrate;
Forming a thin film transistor having a gate electrode, a first electrode, and a second electrode on the substrate;
Forming an insulating layer having a contact hole penetrating in the thickness direction on the thin film transistor; and
Forming a pixel electrode electrically connected to the second electrode through the contact hole on the insulating layer;
Prior to the insulating layer forming step, a height adjusting layer forming step for selectively raising a height adjusting layer for raising the bottom surface of the contact hole below the contact hole; and
A method for manufacturing a display panel.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2013546843A JPWO2013080261A1 (en) | 2011-11-30 | 2011-11-30 | Display panel and method of manufacturing display panel |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2013546843A JPWO2013080261A1 (en) | 2011-11-30 | 2011-11-30 | Display panel and method of manufacturing display panel |
Publications (1)
Publication Number | Publication Date |
---|---|
JPWO2013080261A1 true JPWO2013080261A1 (en) | 2015-04-27 |
Family
ID=53013400
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2013546843A Pending JPWO2013080261A1 (en) | 2011-11-30 | 2011-11-30 | Display panel and method of manufacturing display panel |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPWO2013080261A1 (en) |
Citations (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0511281A (en) * | 1991-07-05 | 1993-01-19 | Matsushita Electric Ind Co Ltd | Liquid crystal panel and liquid crystal projection type television using the same |
JPH1172802A (en) * | 1997-08-29 | 1999-03-16 | Matsushita Electric Ind Co Ltd | Production of active element array substrate |
JPH11311803A (en) * | 1998-02-09 | 1999-11-09 | Seiko Epson Corp | Electrooptic panel and electronic equipment |
JPH11311802A (en) * | 1998-02-09 | 1999-11-09 | Seiko Epson Corp | Electrooptic panel and electronic equipment |
JP2001356711A (en) * | 2000-06-13 | 2001-12-26 | Sony Corp | Display device |
JP2002072964A (en) * | 2000-06-13 | 2002-03-12 | Semiconductor Energy Lab Co Ltd | Display device |
JP2002072963A (en) * | 2000-06-12 | 2002-03-12 | Semiconductor Energy Lab Co Ltd | Light-emitting module and driving method therefor, and optical sensor |
JP2003229283A (en) * | 2002-02-04 | 2003-08-15 | Toshiba Corp | Flat-panel display device and manufacturing method of the same |
JP2004070196A (en) * | 2002-08-09 | 2004-03-04 | Nec Kagoshima Ltd | Substrate for liquid crystal display, its manufacturing method, and liquid crystal display |
JP2004126554A (en) * | 1998-02-09 | 2004-04-22 | Seiko Epson Corp | Opto-electronic panel and electronic equipment |
JP2005158292A (en) * | 2003-11-20 | 2005-06-16 | Mitsubishi Electric Corp | Manufacturing method of display device, and display device |
JP2007310152A (en) * | 2006-05-18 | 2007-11-29 | Epson Imaging Devices Corp | Electro-optical device, manufacturing method of the electro-optical device and electronic device |
JP2009048063A (en) * | 2007-08-22 | 2009-03-05 | Seiko Epson Corp | Electro-optical device and method for manufacturing the same, and electronic equipment |
JP2011113815A (en) * | 2009-11-26 | 2011-06-09 | Ricoh Co Ltd | Image display device, manufacturing method of image display device, and electronic equipment |
-
2011
- 2011-11-30 JP JP2013546843A patent/JPWO2013080261A1/en active Pending
Patent Citations (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0511281A (en) * | 1991-07-05 | 1993-01-19 | Matsushita Electric Ind Co Ltd | Liquid crystal panel and liquid crystal projection type television using the same |
JPH1172802A (en) * | 1997-08-29 | 1999-03-16 | Matsushita Electric Ind Co Ltd | Production of active element array substrate |
JP2004126554A (en) * | 1998-02-09 | 2004-04-22 | Seiko Epson Corp | Opto-electronic panel and electronic equipment |
JPH11311802A (en) * | 1998-02-09 | 1999-11-09 | Seiko Epson Corp | Electrooptic panel and electronic equipment |
JPH11311803A (en) * | 1998-02-09 | 1999-11-09 | Seiko Epson Corp | Electrooptic panel and electronic equipment |
JP2002072963A (en) * | 2000-06-12 | 2002-03-12 | Semiconductor Energy Lab Co Ltd | Light-emitting module and driving method therefor, and optical sensor |
JP2001356711A (en) * | 2000-06-13 | 2001-12-26 | Sony Corp | Display device |
JP2002072964A (en) * | 2000-06-13 | 2002-03-12 | Semiconductor Energy Lab Co Ltd | Display device |
JP2003229283A (en) * | 2002-02-04 | 2003-08-15 | Toshiba Corp | Flat-panel display device and manufacturing method of the same |
JP2004070196A (en) * | 2002-08-09 | 2004-03-04 | Nec Kagoshima Ltd | Substrate for liquid crystal display, its manufacturing method, and liquid crystal display |
JP2005158292A (en) * | 2003-11-20 | 2005-06-16 | Mitsubishi Electric Corp | Manufacturing method of display device, and display device |
JP2007310152A (en) * | 2006-05-18 | 2007-11-29 | Epson Imaging Devices Corp | Electro-optical device, manufacturing method of the electro-optical device and electronic device |
JP2009048063A (en) * | 2007-08-22 | 2009-03-05 | Seiko Epson Corp | Electro-optical device and method for manufacturing the same, and electronic equipment |
JP2011113815A (en) * | 2009-11-26 | 2011-06-09 | Ricoh Co Ltd | Image display device, manufacturing method of image display device, and electronic equipment |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
WO2013080261A1 (en) | Display panel and method for producing display panel | |
JP5792745B2 (en) | Thin film semiconductor device and method of manufacturing thin film semiconductor device | |
US9520455B2 (en) | Organic light emitting display and method of fabricating the same | |
JP4490885B2 (en) | Electroluminescent display device and manufacturing method thereof | |
JP5909746B2 (en) | Semiconductor device and display device | |
US9142780B2 (en) | Display device and method for manufacturing the same | |
KR101671038B1 (en) | Thin film transistor array device and method for manufacturing thin film transistor array device | |
US8796692B2 (en) | Thin-film semiconductor device and method for fabricating thin-film semiconductor device | |
JP6684769B2 (en) | Active matrix substrate, liquid crystal display device, organic EL display device, and method of manufacturing active matrix substrate | |
WO2013021416A1 (en) | Thin film semiconductor device and method for manufacturing thin film semiconductor device | |
KR101685716B1 (en) | Thin film transistor array device and method for manufacturing thin film transistor array device | |
WO2013118233A1 (en) | Thin film semiconductor device manufacturing method and thin film semiconductor device | |
WO2019187139A1 (en) | Display device | |
US7402950B2 (en) | Active matrix organic light emitting display device and method of fabricating the same | |
US20180130910A1 (en) | Thin-film transistor substrate | |
US9236254B2 (en) | Substrate having thin film and method of thin film formation | |
WO2013001579A1 (en) | Thin film transistor device and method for producing thin film transistor device | |
WO2011148424A1 (en) | Thin film semiconductor device for display device, display device, and method for manufacturing thin film semiconductor device for display device | |
KR20130027023A (en) | Display device, thin film transistor used in the display device, and method for manufacturing the thin film transistor | |
JPWO2013080261A1 (en) | Display panel and method of manufacturing display panel | |
WO2018163287A1 (en) | Method for manufacturing active matrix substrate, method for manufacturing organic el display device, and active matrix substrate | |
KR20080054927A (en) | Manufacturing mathod of organic light emitting diode display | |
JPWO2013001579A1 (en) | THIN FILM TRANSISTOR DEVICE AND METHOD FOR MANUFACTURING THIN FILM TRANSISTOR DEVICE |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A712 Effective date: 20150218 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20150331 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20150508 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20151006 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20151028 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20160329 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20160513 |
|
A911 | Transfer to examiner for re-examination before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20160620 |
|
A912 | Re-examination (zenchi) completed and case transferred to appeal board |
Free format text: JAPANESE INTERMEDIATE CODE: A912 Effective date: 20160819 |