JPS6383825U - - Google Patents
Info
- Publication number
- JPS6383825U JPS6383825U JP17668486U JP17668486U JPS6383825U JP S6383825 U JPS6383825 U JP S6383825U JP 17668486 U JP17668486 U JP 17668486U JP 17668486 U JP17668486 U JP 17668486U JP S6383825 U JPS6383825 U JP S6383825U
- Authority
- JP
- Japan
- Prior art keywords
- flip
- flop circuit
- write data
- data signals
- clock signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000000630 rising effect Effects 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 1
Landscapes
- Tests Of Electronic Circuits (AREA)
- Logic Circuits (AREA)
Description
第1図は本考案の一実施例を示す回路図である
。 1……NANDゲート、2……インバータゲー
ト、3……通常動作時入力回路、4……フリツプ
フロツプ回路、5……テスト時入力回路、6……
フリツプフロツプ回路。
。 1……NANDゲート、2……インバータゲー
ト、3……通常動作時入力回路、4……フリツプ
フロツプ回路、5……テスト時入力回路、6……
フリツプフロツプ回路。
Claims (1)
- クロツク信号の入力によつてデータ信号の書込
みができるフリツプフロツプ回路において、通常
動作時にクロツク信号の前縁の立上りあるいは立
下りでデータ信号の書込み動作を行うことのでき
るエツジトリガフリツプフロツプ回路として動作
し、かつテスト時に2相クロツクにより動作する
シフトレジスタとして利用可能であることを特徴
とするフリツプフロツプ回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP17668486U JPS6383825U (ja) | 1986-11-19 | 1986-11-19 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP17668486U JPS6383825U (ja) | 1986-11-19 | 1986-11-19 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6383825U true JPS6383825U (ja) | 1988-06-01 |
Family
ID=31117169
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP17668486U Pending JPS6383825U (ja) | 1986-11-19 | 1986-11-19 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6383825U (ja) |
-
1986
- 1986-11-19 JP JP17668486U patent/JPS6383825U/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS6383825U (ja) | ||
JPS6124138U (ja) | タレツト旋盤における自動計測装置 | |
JPS5874298U (ja) | 調律器 | |
JPS601037U (ja) | 二者択一回路 | |
JPS5956845U (ja) | カウンタ回路 | |
JPS59130144U (ja) | パリテイ・チエツク回路 | |
JPS6121994U (ja) | 信号遅延時間測定回路 | |
JPS6181221U (ja) | ||
JPS60121351U (ja) | パイロット信号識別回路 | |
JPS62175499U (ja) | ||
JPS5851U (ja) | ポス連動回路を内蔵した洗車機 | |
JPS614254U (ja) | 命令判読回路 | |
JPS5945648U (ja) | パルス幅検出回路 | |
JPS62147041U (ja) | ||
JPH0267441U (ja) | ||
JPS59174741U (ja) | デイジタル集積回路 | |
JPS62164693U (ja) | ||
JPS6116656U (ja) | 状態変化入力デ−タの収集回路 | |
JPS63146772U (ja) | ||
JPS5827777U (ja) | 遅延時間測定回路 | |
JPS62103324U (ja) | ||
JPS5846193U (ja) | 論理入力回路 | |
JPS6067555U (ja) | 信号パタ−ン検出回路 | |
JPS59194073U (ja) | 表示器付きプロ−ブ | |
JPS6074338U (ja) | クロツク発生回路 |