JPS6382060A - Image signal processing circuit for facsimile - Google Patents
Image signal processing circuit for facsimileInfo
- Publication number
- JPS6382060A JPS6382060A JP61227658A JP22765886A JPS6382060A JP S6382060 A JPS6382060 A JP S6382060A JP 61227658 A JP61227658 A JP 61227658A JP 22765886 A JP22765886 A JP 22765886A JP S6382060 A JPS6382060 A JP S6382060A
- Authority
- JP
- Japan
- Prior art keywords
- dither
- dither matrix
- data
- main scanning
- counter
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000011159 matrix material Substances 0.000 claims abstract description 25
- 238000010586 diagram Methods 0.000 description 3
- 230000006870 function Effects 0.000 description 3
- 238000007796 conventional method Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
Landscapes
- Editing Of Facsimile Originals (AREA)
- Facsimile Image Signal Circuits (AREA)
Abstract
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明は、ファクシミリの画信号処理回路に関し1%に
、ディザ・マトリ、クスを用いた中間調処理時の間引縮
少機能に関する。DETAILED DESCRIPTION OF THE INVENTION [Field of Industrial Application] The present invention relates to a facsimile image signal processing circuit, and relates to a 1% thinning/reducing function during halftone processing using a dither matrix.
従来、ディザ・マトリ、クスを用いた中間調処理におい
ては、原稿を走査して生じた画素信号をディザ・マトリ
ックスによって二値化した後、主走査方向、副走査方向
に2値化画素信号を間引縮少していた。Conventionally, in halftone processing using a dither matrix, a pixel signal generated by scanning a document is binarized using a dither matrix, and then the binarized pixel signal is converted in the main scanning direction and sub-scanning direction. It was thinned out.
ディザ・マトリックスを使用して二値化する場合、一般
に画素信号とディザ・マトリックス−データ(ディザ・
データ)を比較しその大小をall。When binarizing using a dither matrix, generally the pixel signal and the dither matrix - data (dither
data) and compare their sizes.
101で符号化している。第5図は8×8デイザ・デー
タのパターンを示す。原稿を走査し第1走査目の第1〜
第8画素の信号が発生すると、それぞれの画素信号はデ
ィザ・データAIl〜Allと比較される。次に第1走
査の第9〜第16画素の信号もそれぞれディザ・データ
AIl〜A18と比較される。したがって第1走査の画
素信号はディザ・データAIl〜A!8と繰返し比較さ
れ二値化される。101. FIG. 5 shows a pattern of 8×8 dither data. Scan the original, and the first to
When the eighth pixel signal is generated, each pixel signal is compared with the dither data AI1-All. Next, the signals of the 9th to 16th pixels of the first scan are also compared with the dither data AI1 to A18, respectively. Therefore, the pixel signal of the first scan is the dither data AIl~A! It is repeatedly compared with 8 and binarized.
同様にして第2走査目の画素信号はディザ・データへ霊
1〜AIと繰り返し比較され、第3〜第8走査の画素信
号もそれぞれA31−A56.A41”A2B。Similarly, the pixel signals of the second scan are repeatedly compared with the dither data A31-A56. A41”A2B.
A、1%A、、 、A、l〜A、、 、A、、〜A
、、、 A、、〜A、。A, 1%A,, ,A,l〜A,, ,A,,〜A
,,, A,, ~A,.
のディザ・データと比較され二値化される。The data is compared with the dither data of and binarized.
しかし、上述の二値化終了後に間引縮少を行う場合、た
とえば主走査方向に3画素毎に1画素の間引を行うと1
間引後の第1走査目の二値化データはディザ・データA
11 # ”12 e A13 e A15 m A1
6 *A1. 、 A1. 、 AI□、・・・・・・
と比較されたデータとなシ、ディザ・データA14 e
AIsと比較されたデータが消失する。However, when performing thinning reduction after the above-mentioned binarization, for example, if one pixel is thinned out every three pixels in the main scanning direction,
The binarized data of the first scan after thinning is dither data A.
11 #”12 e A13 e A15 m A1
6 *A1. , A1. , AI□,...
The data compared with the dither data A14 e
Data compared to AIs is lost.
従って1間引縮少された結果についてはディザ・マ)
IJタックス配列が保存されず正規のディザ・マトリッ
クスによって中間調表現されないので画質の劣化が著し
いという欠点がある。Therefore, for the result reduced by 1, the dither ma)
Since the IJ tax arrangement is not preserved and halftones are not expressed by a regular dither matrix, there is a drawback that the image quality is significantly degraded.
〔問題点を解決するための手段〕
本発明では、あらかじめ間引かれることがわかっている
画素に対してその直前あるいは直後の画素に対して与え
られるのと同じディザ・マトリ。[Means for Solving the Problems] In the present invention, the same dither matrix is applied to a pixel immediately before or after a pixel that is known to be thinned out in advance.
クスの閾値が与えられように、ディザ・マトリックスの
アドレスの計数を停止する機能を有し1間引縮少された
結果に対してディザ・マトリックスの配列が正しく保存
されることが可能となる機能有している。This function has a function to stop counting the addresses of the dither matrix so that a threshold value for the dither matrix is given, and allows the array of the dither matrix to be correctly preserved for the result of 1 decimation. have.
次に本発明の実施例を図面を参照して説明する。 Next, embodiments of the present invention will be described with reference to the drawings.
第1図は1本発明の一実施例を示すブロック図である。FIG. 1 is a block diagram showing an embodiment of the present invention.
図において、主走査カウンタ−1は主走査方向のディザ
・マトリックスのアドレスを計数し、副走査カウンター
2ri副走査方向のディザ・マトリックスのアドレスを
計数する。ディザ会データROM3はカウンター1およ
び2で選択されるアドレスに対応するディザ・マトリッ
クスの閾値のデータを格納する。NANDゲー)4r!
主走査問引信号と副走査間引信号からフレームメモリへ
の間引信号を生成する。この信号riROM3の書込み
信号となる。ここで主走査、副走査間引信号はそれぞれ
主走査、副走査方向の間引位置を示す信号である。コン
パレータ5rt画素信号とディザ・データROM3の出
力を比較して2値化を行い、フレームメモリ6は2値化
された1頁分の画信号を蓄積する。In the figure, a main scanning counter 1 counts addresses of a dither matrix in the main scanning direction, and a sub-scanning counter 2ri counts addresses of a dither matrix in the sub-scanning direction. The dithering data ROM 3 stores threshold data of the dither matrix corresponding to the addresses selected by counters 1 and 2. NAND game) 4r!
A thinning signal for the frame memory is generated from the main scanning interrogation signal and the sub-scanning thinning signal. This signal becomes a write signal for riROM3. Here, the main scanning and sub-scanning thinning signals are signals indicating thinning positions in the main scanning and sub-scanning directions, respectively. The comparator 5rt pixel signal and the output of the dither data ROM 3 are compared and binarized, and the frame memory 6 stores one page's worth of binarized image signals.
ここでは、第5図に示す8×8のディザ・マトリックス
を用い、75チに間引縮少を行う例について説明する。Here, an example will be described in which the 8×8 dither matrix shown in FIG. 5 is used to perform thinning reduction to 75 chips.
75%間引縮少を行う場合、主走査方向と副走査方向の
間引信号はそれぞれ第2図(al 、 (blのように
なる。それぞれの信号がLレベルのとき主走査カウンタ
−1と副走査カウンター2は計数を停止する。この場合
、ROM3ri計数停止時のアドレスによって読出され
る。従ってコンパレータ5で主走査方向の第40 (B
j整数)画素又は副走査方向の第4 m (mrj整数
)ラインの画素の画素信号と比較されるディザ・データ
ri、直前の画素又は直前のラインの画素のディザ・デ
ータと同じとなる。このようにして2値化された画デー
タriNANDゲート4で生成された間引信号を基にし
てその符号がIglのときにフレームメモリ6へ書き込
まれる。When performing 75% thinning reduction, the thinning signals in the main scanning direction and the sub-scanning direction are as shown in FIG. The sub-scanning counter 2 stops counting. In this case, the address at the time when the ROM 3ri stops counting is read out. Therefore, the comparator 5 reads out the 40th (B) in the main scanning direction.
The dither data ri that is compared with the pixel signal of the pixel (j integer) or the pixel of the fourth m (mrj integer) line in the sub-scanning direction is the same as the dither data of the immediately previous pixel or pixel of the immediately previous line. Based on the thinned-out signal generated by the riNAND gate 4, the image data thus binarized is written into the frame memory 6 when its code is Igl.
第3図は第1走査目の画素信号のコンパレータ5の出力
データと主走査間引信号を示し、出力データ中の符号は
、その出力データが形成されるときに)?、OM 3か
ら出力されたディザ・データを表わす。第3図から明ら
かなように、主走査間引信号発生時にはフレームメモリ
6にデータが書込まれないが、主走査方向のディザ配列
は保存される。FIG. 3 shows the output data of the comparator 5 of the pixel signal of the first scan and the main scanning thinning signal, and the code in the output data is determined when the output data is formed)? , represents the dither data output from OM3. As is clear from FIG. 3, no data is written to the frame memory 6 when the main scanning thinning signal is generated, but the dither arrangement in the main scanning direction is preserved.
第4図は各主走査ラインの画素信号列のコンパレータ5
の出力データ列と副走査間引信号を示す。Figure 4 shows the comparator 5 of the pixel signal string of each main scanning line.
The output data string and sub-scanning thinning signal are shown.
斜線で示す出力データ列は前ラインの出力データ走査間
引信号発生時にはフレームメモリ6にデータが書込まれ
ないが、副走査方向のディザ配列は保存される。In the output data string indicated by diagonal lines, no data is written to the frame memory 6 when the output data scanning thinning signal of the previous line is generated, but the dither arrangement in the sub-scanning direction is preserved.
以上説明したように1本発明は間引き画素に対して、そ
の直前又は直後の画素と同じディザ・マトリックスのア
ドレスをアドレスカウンターの動作を停止して割シ尚て
1間引き縮少された結果においてディザ・マトリ−yク
スの並びを保存することを可能しておシ、従来の方法に
比べて大幅に画質が改善された。As explained above, one aspect of the present invention is to stop the operation of the address counter and allocate the address of the same dither matrix as the pixel immediately before or after the thinned-out pixel, and then apply dithering to the thinned-out pixel by stopping the operation of the address counter. - It is possible to preserve the matrix arrangement, and the image quality is significantly improved compared to conventional methods.
第1図は本発明の実施例のブロック図、第2図(a)
、 (b)〜第4図はそれぞれ実施例の動作を示すタイ
ミングチャート、第5図はディザ・マトリヴクスパター
ンの例を示すブロック図である。
1・・・・・・主走査カウンタ−,2・・・・・・副走
査カウンター、3・・・・・・ディザ・データ几OM、
4・・・・・・NANDゲート、5・・・・・・コンパ
レータ、6・・・・・・フレームメモリ。Fig. 1 is a block diagram of an embodiment of the present invention, Fig. 2(a)
, (b) to 4 are timing charts showing the operation of the embodiment, and FIG. 5 is a block diagram showing an example of a dither matrix pattern. 1...Main scanning counter, 2...Sub-scanning counter, 3...Dither data OM,
4...NAND gate, 5...Comparator, 6...Frame memory.
Claims (1)
引縮少処理回路において、アドレス順にディザ・データ
を格納したディザ・マトリックス回路と、間引こうとす
る画素に対しては主走査方向、副走査方向の両方につい
てその直前あるいは直後の画素に対して与えられるのと
同じディザ・マトリックスの閾値を与えるよう前記ディ
ザ・マトリツクス回路のアドレスの計数を止める機能を
有するアドレス指定回路とを有するファクシミリの画信
号処理回路。In a facsimile halftone thinning/reduction processing circuit that uses a dither matrix, the dither matrix circuit stores dither data in address order, and the pixel to be thinned out is processed in both the main scanning direction and sub-scanning direction. and an addressing circuit having a function of stopping counting of addresses in the dither matrix circuit so as to give the same dither matrix threshold as that given to the pixel immediately before or after the pixel.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP61227658A JPS6382060A (en) | 1986-09-25 | 1986-09-25 | Image signal processing circuit for facsimile |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP61227658A JPS6382060A (en) | 1986-09-25 | 1986-09-25 | Image signal processing circuit for facsimile |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6382060A true JPS6382060A (en) | 1988-04-12 |
Family
ID=16864310
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP61227658A Pending JPS6382060A (en) | 1986-09-25 | 1986-09-25 | Image signal processing circuit for facsimile |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6382060A (en) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0470057A (en) * | 1990-07-09 | 1992-03-05 | Mitsubishi Electric Corp | Halftone processing circuit |
JP2009213077A (en) * | 2008-03-06 | 2009-09-17 | Canon Inc | Image processing apparatus and image processing method |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6069207A (en) * | 1983-09-14 | 1985-04-19 | Mazda Motor Corp | Eccentric shaft of multicylinder rotary piston engine |
JPS63107273A (en) * | 1986-04-25 | 1988-05-12 | Konica Corp | Image processor with enhanced binarization of data |
-
1986
- 1986-09-25 JP JP61227658A patent/JPS6382060A/en active Pending
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6069207A (en) * | 1983-09-14 | 1985-04-19 | Mazda Motor Corp | Eccentric shaft of multicylinder rotary piston engine |
JPS63107273A (en) * | 1986-04-25 | 1988-05-12 | Konica Corp | Image processor with enhanced binarization of data |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0470057A (en) * | 1990-07-09 | 1992-03-05 | Mitsubishi Electric Corp | Halftone processing circuit |
JP2009213077A (en) * | 2008-03-06 | 2009-09-17 | Canon Inc | Image processing apparatus and image processing method |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7675523B2 (en) | Image processing apparatus and image processing method | |
US7817297B2 (en) | Image processing apparatus and image processing method | |
JP3313447B2 (en) | Image processing device | |
US5243441A (en) | Half tone image processing circuit with improved scale reduction images and method for reducing half tone images | |
JPS6382060A (en) | Image signal processing circuit for facsimile | |
JPH07118002B2 (en) | Image processing device | |
JP3226580B2 (en) | Image processing device | |
JP2861089B2 (en) | Image addition device | |
JPS60136476A (en) | Picture processor | |
JP3203024B2 (en) | Image processing apparatus and image processing method | |
JP3320124B2 (en) | Image reading device | |
JPS5813067B2 (en) | Shiyoga Denso Hoshiki | |
JP3080110B2 (en) | Image reading device | |
JPS6364947B2 (en) | ||
JPS63105572A (en) | Resolution conversion device | |
JPH0213876B2 (en) | ||
JPH0322755A (en) | Half-tone image estimating device | |
JPS61169083A (en) | Image processing system | |
JPS62281678A (en) | Picture processor | |
JPS63217476A (en) | Binarizing device for image signal | |
JPS61242467A (en) | Signal processing circuit for facsimile receiver | |
JPS5850077A (en) | Binary processing control system | |
JPH0685557B2 (en) | Image processing method | |
JPH0514311B2 (en) | ||
JPS60231281A (en) | Picture signal processor |