JPS63526U - - Google Patents
Info
- Publication number
- JPS63526U JPS63526U JP9383286U JP9383286U JPS63526U JP S63526 U JPS63526 U JP S63526U JP 9383286 U JP9383286 U JP 9383286U JP 9383286 U JP9383286 U JP 9383286U JP S63526 U JPS63526 U JP S63526U
- Authority
- JP
- Japan
- Prior art keywords
- digital
- gate circuit
- signals
- signal
- input
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000010586 diagram Methods 0.000 description 2
Landscapes
- Electronic Switches (AREA)
Description
第1図、第2図は本考案の一実施例の回路図、
第3図、第4図は従来例の回路図である。 1,8……インバータ、3,4,5,12……
アンドゲート回路、6,9,10,11……オア
ゲート回路。
第3図、第4図は従来例の回路図である。 1,8……インバータ、3,4,5,12……
アンドゲート回路、6,9,10,11……オア
ゲート回路。
Claims (1)
- 2つのデイジタル信号の入力がある場合に選択
信号の制御によつてどちらか一方を選択し出力す
るデイジタル信号のスイツチ回路において、2つ
のデイジタル信号を入力とするゲート回路と、そ
の出力と2つのデイジタル信号から選択信号の制
御によつて選択された信号を入力とするゲート回
路を含むことを特徴とするデイジタル信号のスイ
ツチ回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP9383286U JPS63526U (ja) | 1986-06-18 | 1986-06-18 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP9383286U JPS63526U (ja) | 1986-06-18 | 1986-06-18 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS63526U true JPS63526U (ja) | 1988-01-05 |
Family
ID=30956748
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP9383286U Pending JPS63526U (ja) | 1986-06-18 | 1986-06-18 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS63526U (ja) |
-
1986
- 1986-06-18 JP JP9383286U patent/JPS63526U/ja active Pending