JPS6350293A - 分散通話路方式 - Google Patents

分散通話路方式

Info

Publication number
JPS6350293A
JPS6350293A JP19461886A JP19461886A JPS6350293A JP S6350293 A JPS6350293 A JP S6350293A JP 19461886 A JP19461886 A JP 19461886A JP 19461886 A JP19461886 A JP 19461886A JP S6350293 A JPS6350293 A JP S6350293A
Authority
JP
Japan
Prior art keywords
switch
highway
time
module
time slot
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP19461886A
Other languages
English (en)
Inventor
Hiroaki Sato
博昭 佐藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP19461886A priority Critical patent/JPS6350293A/ja
Publication of JPS6350293A publication Critical patent/JPS6350293A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔概要〕 それぞれ時間スイッチと空間スイッチとにより構成され
る複数のスイッチモジュールを結合して構成する時分割
通話路網において、各スイッチモジュールに、他スイッ
チモジュールから伝達されるハイウェイを時間スイッチ
を経由して空間スイッチに接続することにより、各スイ
ッチモジュールの制御の独立性を向上するものである。
〔産業上の利用分野〕
本発明は時分割通話路網における分散通話路方式の改良
に関する。
ディジタル交換機の通話路網の構成には、時間スイッチ
と空間スイッチとを組合わせた、所謂T−3−T形式が
広く採用されている。
かかる通話路網を、広範囲の収容回線数に経済的に適応
させる為に、所定回′fa数を収容するスイッチモジュ
ールを単位として、収容回線数に応じて複数スイッチモ
ジュールを結合する分散通話路方式が採用されている。
かかる分散通話路方式は、通話路系のみならず、制御系
も極力分散可能とすることが望まれる。
〔従来の技術〕
第3図は従来ある時分割通話路網の一例を示す図である
第3図において、時分割通話路網は、n組のスイッチモ
ジュール1から構成される。〔なお特定のスイッチモジ
ュールは、11或いは1j(iおよびjは共に1乃至n
)により示す、以下同様。
〕 各スイッチモジュール1は、それぞれ時間スイッチ(T
)2および4と、空間スイッチ(S)3とにより、T−
3−T形式に構成されている。
各時間スイッチ2および4には、それぞれ人ハイウェイ
8および出ハイウェイ11が収容される。
各時間スイッチ21は、自スイッチモジュール11内の
空間スイッチ31のみならず、他スイッチモジュール1
j(j≠i)の空間スイッチ31とも、入ジャンフタハ
イウェイ91により接続される。また各時間スイッチ4
1は、それぞれ自スイッチモジュール11内の空間スイ
ッチ31と、出ジャンフタハイウェイ10iにより接続
される。
各時間スイッチ21は、入ハイウェイ81と大ジャンフ
タハイウェイ91との間でタイムスロットTSの入替え
を行い、また時間スイッチ41は、出ジャンフタハイウ
エイ10iと出ハイウェイ111との間でタイムスロッ
トTSの入替えを行う。
各空間スイッチ31は、各人ジャンフタハイウェイ91
乃至9nから出ジャンフタハイウエイ101へタイムス
ロットの乗換えを行う。
各スイッチモジュール1に対応してモジュールプロセッ
サ(CP)5が設けられ、また総てのスイッチモジュー
ル1に共通に、共通プロセッサ(MP)6および集中マ
ツプメモリ7が設けられている。
集中マツプメモリ7内には、各スイッチモジュール1の
入ジャンフタハイウェイ9および出ジャンフタハイウェ
イ10上の、各タイムスロットTSの空塞状態が記憶さ
れている。
かかる通話路網内で、任意の大ハイウェイ81上の通話
路(タイムスロットTSa)と、任意の出ハイウェイl
lj上の通話路(タイムスロットTSb)とを接続する
為には、入ハイウェイ81が収容されるスイッチモジュ
ール1i内の入ジャンフタハイウェイ91と、出ハイウ
ェイlljが収容されるスイッチモジュールlj内の出
ジャンフタハイウェイ10jとにおいて、共に空き状態
にある同一タイムスロットTScを選択した後、スイッ
チモジュール11内の時間スイッチ21において人ハイ
ウェイ81上のタイムスロットTSaを大ジャンフタハ
イウエイ91上の選択されたタイムスロットTScに入
替えを行い、またスイッチモジュールlj内の時間スイ
ッチ4jにおいて出ジャンフタハイウェイ10j上の選
択されたタイムスロットTScを出ハイウェイllj上
のタイムスロットTSbに入替えを行う必要がある。
入ジャンフタハイウェイ91および出ジャンフタハイウ
ェイ10j上のタイムスロットT S c 選択する為
には、各スイ・ノチモジュール11および1jに対応す
るモジュールプロセッサ51および5jのみでは不可能
であり、共通プロセッサ6が集中マツプメモリ7を参照
して選択を実行する。
〔発明が解決しようとする問題点〕
以上の説明から明らかな如く、従来ある分散通話路方式
においては、入ジャンフタハイウェイ91および出ジャ
ンフタハイウエイ10j上の空きタイムスロットTSc
を選択する為に、共通プロセッサ6および集中マツプメ
モリ7を設ける必要があった。
従って、収容人ハイウェイ8および出ハイウェイ11の
収容数に対応したスイッチモジュール1およびモジュー
ルプロセッサ5を設置すると共に、共通プロセッサ6お
よび集中マツプメモリ7を設置する必要があり、完全な
分散通話路方式が実現できぬ問題点があった。
〔問題点を解決するための手段〕
第1図は本発明の原理を示す図である。
第1図において、1はスイッチモジュール、100およ
び200は時間スイッチ、300は空間スイッチ、40
0はスイッチモジュール間を接続するハイウェイである
500は本発明により各スイッチモジュール1に設けら
れた時間スイッチである。
700は本発明により各スイッチモジュール1に設けら
れた通話路空塞情報保持手段である。
〔作用〕
時間スイッチ500は、他スイッチモジュール1から伝
達されるハイウェイ400を収容し、出力ハイウェイ6
00を空間スイッチ300に接続する。
その結果、各空間スイッチ300は、それぞれ各スイッ
チモジュール1内の通話路空塞情報保持手段7.00を
参照して、出力ハイウェイ600と、自スイッチモジュ
ール1内の時間スイッチ200に至るハイウェイとの間
でタイムスロットの入替えを実行することとなり、時間
スイッチ500はハイウェイ400により接続される他
スイッチモジュール1から使用タイムスロットの通知を
受ければ、タイムスロットの入替えが可能となり、総て
スイッチモジュール1内で処理が可能となり、完全な分
散通話路形式が実現可能となる。
〔実施例〕
以下、本発明の一実施例を図面により説明する。
第2図は本発明の一実施例による時分割通話路網を示す
図である。なお、全図を通じて同一符号は同一対象物を
示す。
第2図においては、時間スイッチ500として時間スイ
ッチ(T)12が設けられており、また各スイッチモジ
ュール1に対応して設けられているモジュールプロセッ
サ(CP)5にそれぞれ個別マツプメモリ13が設けら
れており、第3図に示す如き共通プロセッサ(MP)6
および集中マツプメモリ7は示されていない。
各個別マツプメモリ13には、時間スイッチ12と空間
スイッチ(S)3とを接続するジャンフタハイウェイ1
4上のタイムスロットTSと、空間スイッチ3と時間ス
イッチ(T)4とを接続する出ジャンフタハイウエイ1
0上のタイムスロソ)TSとの空塞状態が格納されてい
る。
第2図において、任意の大ハイウェイ81上の通話路(
タイムスロットTSa)と、任意の出ハイウェイllj
上の通話路(タイムスロットTSb)とを接続する場合
には、入ハイウェイ81が収容されるスイッチモジュー
ル11に対応するモジュールプロセッサ51は、入ジャ
ンフタハイウエイ91上の任意の空きタイムスロットT
Sdを選択し、時間スイッチ21を、入ハイウエイ81
上のタイムスロットTSaと、入ジャンフタハイウエイ
91上のタイムスロットTSdとの入替える如く設定し
た後、スイッチモジュールljに対応して設けられてい
るモジュールプロセッサ5jに、入ジャンフタハイウエ
イ91上のタイムスロットTSdと出ハイウェイllj
上のタイムスロッ1−TSbとの接続を依願する。
モジュールプロセッサ5jは、対応して設けられている
個別マツプメモリ13jを参照し、入ジャンフタハイウ
ェイ91が接続されている時間スイッチ12ijと空間
スイッチ3jとを接続するジャンフタハイウェイ14t
jと、出ジャンフタハイウエイ10jとにおいて、共に
空き状態にある同一タイムスロットTScを選択した後
、時間スイッチ12ijを、入ジャンフタハイウェイ9
1上のタイムスロットTSdと、ジャンフタハイウェイ
14i j上のタイムスロットTScとを入替える如く
設定し、空間スイッチ3jを、タイムスロットTScに
おいて、ジャンフタハイウェイ14ijと出ジャンフタ
ハイウェイ10jとを乗換える如く設定し、更に時間ス
イッチ4jを、出ジャンフタハイウェイ10j上のタイ
ムスロットTScと、出ハイウェイllj上のタイムス
ロットTSbとを入替える如く設定する。
以上により、入ハイウエイ81上のタイムスロットTS
aと、出ハイウェイllj上のタイムスロットTSbと
が、時間スイッチ21、入ジャンフタハイウエイ91上
のタイムスロットTSd。
時間スイッチ12ij、ジャンフタハイウェイ14ij
上のタイムスロットT S C%空間スイッチ3j、出
ジャンフタハイウェイ10j上のタイムスロットTSc
および時間スイッチ4jを経由して接続されることとな
る。
以上の説明から明らかな如(、本実施例によれば、スイ
ッチモジュール11に収容される人ハイウェイ81上の
タイムスロットTSaと、スイッチモジュール1jに収
容される出ハイウエイ11j上のタイムスロットTSb
とを接続する際に、モジュールプロセッサ51および5
jがそれぞれスイッチモジュール11および1j内の時
間スイッチ21、或いは時間スイッチ14i3,43お
よび空間スイッチ3jを個別に制御し、前述の如き共通
プロセッサ6および集中マツプメモリ7(第3図)によ
る両スイッチモジュール11および1jに跨るタイムス
ロットの選択は不要となる。
なお、第2図はあく迄本発明の一実施例に過ぎず、例え
ば入ジャンフタハイウェイ9の総てのタイムスロットが
総てのスイッチモジュール1に並列に伝達されるものに
限定されることは無く、各スイッチモジュール1に対し
予め割当てられたタイムスロットのみを分配する等、他
に幾多の変形が考慮されるが、何れの場合にも本発明の
効果は変わらない。また人ジャンフタハイウェイ9の総
てのタイムスロットを総てのスイッチモジュール1に並
列に伝達される場合に、人ハイウェイ8を直接冬時間ス
イッチ12に接続することも考慮されるが、かかる場合
にも本発明の効果は変わらない。
〔発明の効果〕
以上、本発明によれば、前記時分割通話路網において、
通話路の設定が各スイッチモジュールにおいて独立に処
理可能となり、完全な分散通話路方式が確立されること
となり、当該時分割通話路網の回線規模に対する融通性
が向上する。
【図面の簡単な説明】
第1図は本発明の原理を示す図、第2図は本発明の一実
施例による時分割通話路網を示す図、第3図は従来ある
時分割通話路網の一例を示す図である。 図において、1はスイッチモジュール、2.4.12.
100.200および500は時間スイッチ(T)、3
および300は空間スイッチ(S)、5はモジュールプ
ロセッサ(CP) 、6は共通プロセッサ(MP) 、
7は集中マツプメモリ、8は入ハイウェイ、10は出ジ
ャンフタハイウエイ、11は出ハイウェイ、13は個別
マツプメモリ、14はジャンフタハイウェイ、400お
よび600はハイウェイ、700は通話路空塞情報保持
手本7俗日月の原、王!図 61 図 小兆明1;誹ろ時分Slj通話路系岡 第2図

Claims (1)

  1. 【特許請求の範囲】 それぞれ時間スイッチ(100、200)と空間スイッ
    チ(300)とにより構成されるスイッチモジュール(
    1)を所要数結合して構成する時分割通話路網において
    、 前記各スイッチモジュール(1)に、他スイッチモジュ
    ール(1)から伝達されるハイウェイ(400)を収容
    する時間スイッチ(500)と、前記各スイッチモジュ
    ール(1)内の通話路の空塞情報を分散して保持する手
    段(700)とを設け、 前記時間スイッチ(500)の出力するハイウェイ(6
    00)を空間スイッチ(300)に収容することを特徴
    とする分散通話路方式。
JP19461886A 1986-08-20 1986-08-20 分散通話路方式 Pending JPS6350293A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP19461886A JPS6350293A (ja) 1986-08-20 1986-08-20 分散通話路方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP19461886A JPS6350293A (ja) 1986-08-20 1986-08-20 分散通話路方式

Publications (1)

Publication Number Publication Date
JPS6350293A true JPS6350293A (ja) 1988-03-03

Family

ID=16327528

Family Applications (1)

Application Number Title Priority Date Filing Date
JP19461886A Pending JPS6350293A (ja) 1986-08-20 1986-08-20 分散通話路方式

Country Status (1)

Country Link
JP (1) JPS6350293A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE4222322C1 (de) * 1992-07-08 1993-12-02 Schott Glaswerke Optisches Glas mit negativer anomaler Teildispersion im blauen Bereich des Spektrums mit einem Brechwert von n¶d¶>1,82 und Abbezahlen v¶d¶ zwischen 36 und 40
US6240063B1 (en) 1997-08-26 2001-05-29 Nec Corporation 3-staged time-division switch control system
JP2003023684A (ja) * 2001-07-10 2003-01-24 Nec Eng Ltd スイッチングシステム

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE4222322C1 (de) * 1992-07-08 1993-12-02 Schott Glaswerke Optisches Glas mit negativer anomaler Teildispersion im blauen Bereich des Spektrums mit einem Brechwert von n¶d¶>1,82 und Abbezahlen v¶d¶ zwischen 36 und 40
US6240063B1 (en) 1997-08-26 2001-05-29 Nec Corporation 3-staged time-division switch control system
JP2003023684A (ja) * 2001-07-10 2003-01-24 Nec Eng Ltd スイッチングシステム

Similar Documents

Publication Publication Date Title
US3906164A (en) Digital switching networks with feed-back link for alternate routing
US4293946A (en) Trilateral duplex path conferencing system with broadcast capability
US4901347A (en) Circuit arrangement for telecommunication switching systems, particularly PCM-time-division multiplex telephone switching systems with a central matrix and with local sub-switching matrices connected to the same
JPS6350293A (ja) 分散通話路方式
EP0027042B1 (en) A network connection system
US4489412A (en) Signal distribution system for a time-division exchange
GR3003162T3 (en) System for connecting telephone subscribers organised around a digital time division exchange
US4045617A (en) Telecommunication switching network having a multistage reversed trunking arrangement
US4399534A (en) Dual rail time and control unit for a duplex T-S-T-digital switching system
US4559624A (en) Digital concentrator
US4402077A (en) Dual rail time and control unit for a duplex T-S-T-digital switching system
US4406005A (en) Dual rail time control unit for a T-S-T-digital switching system
US4399369A (en) Dual rail time and control unit for a duplex T-S-T-digital switching system
JPH02305132A (ja) フレキシブルマルチプレクサ
EP0380137A2 (en) Line concentration system
JPS6350294A (ja) ル−プ形分散通話路方式
JPH05244250A (ja) Isdn網における仮想化専用線方式
JP2604728B2 (ja) 私設通信網昼夜切替方式
JPH0319598A (ja) 通信交換システム
JPS5932288A (ja) 電子交換機の加入者線集線段制御方式
JPH03235539A (ja) Pcm端局装置
ATE15575T1 (de) Koppelfeld zum gebrauch in einem zeitmultiplexvermittlungssystem.
JPH0137034B2 (ja)
JPH06101744B2 (ja) Dチヤネルパケツト分離方式
JPS6232758A (ja) ボタン電話装置