JPS6342292B2 - - Google Patents

Info

Publication number
JPS6342292B2
JPS6342292B2 JP55012443A JP1244380A JPS6342292B2 JP S6342292 B2 JPS6342292 B2 JP S6342292B2 JP 55012443 A JP55012443 A JP 55012443A JP 1244380 A JP1244380 A JP 1244380A JP S6342292 B2 JPS6342292 B2 JP S6342292B2
Authority
JP
Japan
Prior art keywords
program
storage device
list
application program
transferred
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP55012443A
Other languages
English (en)
Other versions
JPS56110154A (en
Inventor
Kuniji Tanmachi
Tsutomu Ochiai
Kazuo Arakawa
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujifilm Business Innovation Corp
Original Assignee
Fuji Xerox Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fuji Xerox Co Ltd filed Critical Fuji Xerox Co Ltd
Priority to JP1244380A priority Critical patent/JPS56110154A/ja
Publication of JPS56110154A publication Critical patent/JPS56110154A/ja
Publication of JPS6342292B2 publication Critical patent/JPS6342292B2/ja
Granted legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/48Program initiating; Program switching, e.g. by interrupt
    • G06F9/4806Task transfer initiation or dispatching
    • G06F9/4812Task transfer initiation or dispatching by interrupt, e.g. masked
    • G06F9/4825Interrupt from clock, e.g. time of day

Landscapes

  • Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)

Description

【発明の詳細な説明】
本発明は、入出力装置を動作させるアプリケー
シヨンプログラムを管理するプログラムを有する
マイクロコンピユータによるシーケンス制御方式
に関するものである。 従来のシーケンス制御方式においては、少量多
種生産の装置の場合、装置シーケンス制御が機種
毎に異なるため、装置の開発の度にプログラム全
体を開発していた。したがつてプログラム開発期
間の短縮ができず、開発担当者による個人差が大
きいという欠点があつた。またプログラムの変更
も開発担当者でないと容易にわからず、プログラ
ムの変更時点においてその変更によつて発生する
障害のすべてを予測しきれずに、後にトラブルを
残すという欠点もあつた。 本発明の目的は、上記の従来のマイクロコンピ
ユータによるシーケンス制御方式の欠点を解消
し、プログラムの開発を短期間で行なうことがで
き、かつ正確でトラブルのない制御を行なうこと
ができるシーケンス制御方式を提供することにあ
る。 本発明は、プログラムを入出力機器のシーケン
ス制御を実際に行ない仕事を処理するプログラム
(以後アプリケーシヨンプログラムと呼ぶ)と、
そのアプリケーシヨンプログラムを管理しプログ
ラム全体の核となるプログラム(以後工程管理プ
ログラムと呼ぶ)とに分割した点に特徴がある。
なお、前者のアプリケーシヨンプログラムは機種
毎に異なるが、後者の工程管理プログラムは機種
が異なつても、共通に使用できるプログラムであ
る。 本発明のシーケンス制御方式で核となる工程管
理プログラムが使用しているリストを第1表に示
す。
【表】

Claims (1)

    【特許請求の範囲】
  1. 1 入出力装置を複数の仕事単位に分割して制御
    する一連のアプリケーシヨンプログラムを管理す
    る異機種間で共通の工程管理プログラムの記憶装
    置、機種毎に異なる前記アプリケーシヨンプログ
    ラムの記憶装置、実行対象プログラムリストの記
    憶装置、時間待ちプログラムリストの記憶装置、
    プログラム管理リストの記憶装置および時限装置
    からなり、前記工程管理プログラムの作用によ
    り、時間待ちせずに実行されるアプリケーシヨン
    プログラムは前記アプリケーシヨンプログラムの
    記憶装置から実行対象プログラムリストの記憶装
    置へ転送され、一方、時限要素を含むアプリケー
    シヨンプログラムは前記時間待ちプログラムリス
    トの記憶装置へ転送され、その時限到達時には、
    前記実行対象プログラムリストの記憶装置へ転送
    され、仕事の処理が終了した前記アプリケーシヨ
    ンプログラムは前記実行対象プログラムリストの
    記憶装置から取消され、さらにプログラム管理リ
    ストの記憶装置には、使用されるすべてのアプリ
    ケーシヨンプログラムが前記実行対象および時間
    待ちプログラムリストの何番目に登録されている
    かあるいは全く登録されていないかの状態が登録
    されるようにしたことを特徴とするマイクロコン
    ピユータによるシーケンス制御方式。
JP1244380A 1980-02-06 1980-02-06 Sequence control system by microcomputer Granted JPS56110154A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1244380A JPS56110154A (en) 1980-02-06 1980-02-06 Sequence control system by microcomputer

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1244380A JPS56110154A (en) 1980-02-06 1980-02-06 Sequence control system by microcomputer

Publications (2)

Publication Number Publication Date
JPS56110154A JPS56110154A (en) 1981-09-01
JPS6342292B2 true JPS6342292B2 (ja) 1988-08-23

Family

ID=11805450

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1244380A Granted JPS56110154A (en) 1980-02-06 1980-02-06 Sequence control system by microcomputer

Country Status (1)

Country Link
JP (1) JPS56110154A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0473936U (ja) * 1990-11-04 1992-06-29
JPH08117143A (ja) * 1994-10-26 1996-05-14 Maeda:Kk ぬか袋

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62212842A (ja) * 1986-03-14 1987-09-18 Nec Corp 情報処理システムの仮想プロセスタイマ方式

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS52131436A (en) * 1976-04-28 1977-11-04 Hitachi Ltd Interruption control system
JPS5418640A (en) * 1977-07-08 1979-02-10 Ibm Computer system
JPS54111733A (en) * 1978-02-21 1979-09-01 Nec Corp Multiplex processor system

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS52131436A (en) * 1976-04-28 1977-11-04 Hitachi Ltd Interruption control system
JPS5418640A (en) * 1977-07-08 1979-02-10 Ibm Computer system
JPS54111733A (en) * 1978-02-21 1979-09-01 Nec Corp Multiplex processor system

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0473936U (ja) * 1990-11-04 1992-06-29
JPH08117143A (ja) * 1994-10-26 1996-05-14 Maeda:Kk ぬか袋

Also Published As

Publication number Publication date
JPS56110154A (en) 1981-09-01

Similar Documents

Publication Publication Date Title
JPS5443644A (en) Processing system for deadlock automatic release at exclusive control time
BE585971A (fr) Procédé de contrôle de l'état de masses échangeuses d'ions.
JPS6342292B2 (ja)
JPS5764859A (en) Multi-processor system
JPS5299451A (en) Heating time controller
JPS547329A (en) Input data erasing method in computer controlling of copying machines
JPS5534774A (en) Information processing unit
JPS6323563B2 (ja)
JPS5319738A (en) Processing unit stop control system
JPS56135266A (en) Data processing system
JPS57153360A (en) Disc device assembling system to computer system
JPS56162123A (en) Electronic computer system
JPS55143680A (en) General arithmetic system for pool matrix
JPS5515566A (en) Read system for doubled file
JPS5475233A (en) Memory controller
JPS5688551A (en) Control system for multiprocessor system
Wissmann Model studies with a computer- Finite elements
JPS5393743A (en) Collective arithmetic unit
JPS53107579A (en) Programming method for remote control system
Kemp et al. Hydrologic modeling and data requirements for analysis of urban streamflow management alternatives
JPS5216939A (en) Data management apparatus
JPS5762648A (en) Input and output control system for teltgram
JPS5436455A (en) Data processing system
JPS59114664A (ja) マルチプロセツサによる情報処理方式
JPS53139442A (en) Data input process control system