JPS6325742B2 - - Google Patents

Info

Publication number
JPS6325742B2
JPS6325742B2 JP18372180A JP18372180A JPS6325742B2 JP S6325742 B2 JPS6325742 B2 JP S6325742B2 JP 18372180 A JP18372180 A JP 18372180A JP 18372180 A JP18372180 A JP 18372180A JP S6325742 B2 JPS6325742 B2 JP S6325742B2
Authority
JP
Japan
Prior art keywords
signal
signal conversion
board
connection
channel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP18372180A
Other languages
Japanese (ja)
Other versions
JPS57109442A (en
Inventor
Kochi Ro
Katsuhiko Furukawa
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP18372180A priority Critical patent/JPS57109442A/en
Publication of JPS57109442A publication Critical patent/JPS57109442A/en
Publication of JPS6325742B2 publication Critical patent/JPS6325742B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/14Monitoring arrangements

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)
  • Time-Division Multiplex Systems (AREA)

Description

【発明の詳細な説明】 本発明は、PCM端局装置における接続信号変
換装置の閉塞方式に関し、特に、多種類の信号変
換盤を任意の実装位置に実装することができる接
続信号変換装置を具備するPCM端局装置におけ
る接続信号変換装置の閉塞方式に関する。
DETAILED DESCRIPTION OF THE INVENTION The present invention relates to a blocking method for a connection signal conversion device in a PCM terminal device, and in particular, to a connection signal conversion device that can mount various types of signal conversion panels at any mounting position. This invention relates to a blocking method for a connection signal conversion device in a PCM terminal device.

多種類の信号変換盤を任意の実装位置に実装す
ることができる接続信号変換装置を具備する
PCM端局装置の一般的な構成が第1図に示され
る。第1図においては、PCM端局装置1,1′、
トランク2,2′、交換機3,3′が示される。
PCM端局装置1は、PCM回線を介して対局側の
PCM端局装置1′に接続されている。PCM端局
装置1には、接続信号変換装置11および音声多
重装置12が設けられ、対局のPCM端局装置
1′には、同様に接続信号変換装置11′および音
声多重装置12′が設けられている。接続信号変
換装置11には、チヤンネル1からチヤンネルn
(nは、例えば24または30)までの信号変換盤が
実装される。各チヤンネルの信号変換盤は、音声
多重装置12に接続されるとともにトランク2を
介して交換機3に接続される。対局側のPCM端
局装置においても、前記と同様に構成されてい
る。
Equipped with a connection signal conversion device that allows multiple types of signal conversion boards to be mounted at any mounting position.
The general configuration of a PCM terminal device is shown in FIG. In FIG. 1, PCM terminal equipment 1, 1',
Trunks 2, 2' and switches 3, 3' are shown.
PCM terminal equipment 1 communicates with the other party via the PCM line.
It is connected to the PCM terminal equipment 1'. The PCM terminal station device 1 is provided with a connection signal converter 11 and an audio multiplexer 12, and the opposing PCM terminal device 1' is similarly provided with a connection signal converter 11' and an audio multiplexer 12'. ing. The connection signal converter 11 has channels 1 to n.
Up to (n is 24 or 30, for example) signal conversion boards are implemented. The signal conversion board for each channel is connected to an audio multiplexer 12 and also to an exchange 3 via a trunk 2. The PCM terminal device on the opposite side is also configured in the same manner as described above.

第1図に示されるように、チヤンネル1および
2の信号変換盤にそれぞれ出トランクOGTおよ
び入トランクIGTが接続され、チヤンネル1′およ
び2′の信号変換盤にそれぞれ入トランクIGTおよ
び出トランクOGTが接続されているものとする。
各チヤンネルの信号変換盤からの接続信号は、音
声多重装置12を介して対局側のPCM端局装置
1′に伝送される。発呼側に接続される信号変換
盤からの接続信号を→であらわし、着信側に接続
される信号変換盤からの接続信号←であらわすも
のとすると、「CCITT Rec Q311 TABLE―
Line Signal Code」においては、無通話時(0→、
0←)、起動時(1→、0←)、閉塞時(0→、1←)
と規定
されている。
As shown in Figure 1, the outgoing trunk OGT and incoming trunk IGT are connected to the signal conversion boards of channels 1 and 2, respectively, and the incoming trunk IGT and outgoing trunk OGT are connected to the signal conversion boards of channels 1' and 2', respectively. Assume that it is connected.
The connection signal from the signal conversion board for each channel is transmitted via the audio multiplexer 12 to the PCM terminal device 1' on the opposing side. If the connection signal from the signal conversion board connected to the calling side is represented by →, and the connection signal from the signal conversion board connected to the called side is represented by ←, then "CCITT Rec Q311 TABLE -
Line Signal Code", when there is no call (0→,
0←), at startup (1→, 0←), at blockage (0→, 1←)
It is stipulated that

例えば、チヤンネル1の信号変換盤11aを発
呼側とし、チヤンネル1′の信号変換盤11aを着
信側とするとき、無通話時には、チヤンネル1の
信号変換盤11aから接続信号「0」が出力され
チヤンネル1′の信号変換盤11′aから接続信号
「0」が出力される。
For example, when the signal conversion board 11a of channel 1 is the calling side and the signal conversion board 11a of channel 1' is the receiving side, when there is no call, the connection signal "0" is output from the signal conversion board 11a of channel 1. A connection signal "0" is output from the signal conversion board 11'a of channel 1'.

ところで、従来技術においては、接続信号変換
装置11に実装されている信号変換盤11aをチ
ヤンネルから引き抜いた場合に、引き抜かれた信
号変換盤11aが、発呼側であつたか、着信側で
あつたかについての判別は行われていなかつた。
このため、信号変換盤を引き抜いたチヤンネルか
らの接続信号は、引き抜かれた信号変換盤が発呼
側であつたか着信側であつたかに無関係に定めら
れていた。
By the way, in the prior art, when the signal conversion board 11a mounted on the connection signal conversion device 11 is pulled out from the channel, it is difficult to determine whether the pulled out signal conversion board 11a was the calling side or the receiving side. No determination was made regarding this.
For this reason, the connection signal from the channel from which the signal conversion board was removed was determined regardless of whether the signal conversion board from which the signal conversion board was removed was the calling side or the receiving side.

信号変換盤を引き抜かれたチヤンネルからの接
続信号を「1」に固定したとすると、着信側の信
号変換盤が引き抜かれたときには、ラインシグナ
ルコードは(0→、1←)であり閉塞状態となるが、
発呼側の信号変換盤が引き抜かれたときには、ラ
インシグナルコードは(1→、0←)であり起動状態
となるという問題が生する。また、信号変換盤を
引き抜かれたチヤンネルからの接続信号を「0」
に固定したとする、発呼側の信号変換盤が引き抜
かれたときにはラインシグナルコードは(0→、
0←)であり無通話状態となり通話状態が解除され
るため問題がないが、着信側の信号変換盤が引き
抜かれたときには無通話状態(0→、0←)になり閉
塞状態にならないという問題がある。
Assuming that the connection signal from the channel from which the signal converter board was pulled out is fixed to "1", when the signal converter board on the receiving side is pulled out, the line signal code is (0 →, 1 ←) and it is in a blocked state. However,
When the signal converter board on the calling side is pulled out, the line signal code is (1→, 0←) and a problem arises in that it is in an activated state. In addition, the connection signal from the channel from which the signal conversion board was pulled out is set to "0".
When the signal conversion board on the calling side is pulled out, the line signal code will change to (0→,
0←), and the call state is canceled, so there is no problem, but when the signal converter board on the receiving side is pulled out, the problem is that it becomes a no-call state (0→, 0←) and does not become blocked. There is.

本発明の主な目的は、従来形の問題点にかんが
み、PCM端局装置における接続変換装置におい
て、実装されている信号変換盤が発呼側であるか
着信側であるかを記憶させるという着想にもとづ
き、発呼側の信号変換盤が引き抜かれた場合には
ラインシグナルコードを無通話状態とし、着信側
の信号変換盤が引き抜かれた場合にはラインシグ
ナルコードを閉塞状態とすることができる接続信
号変換装置の閉塞方式を提供することにある。
In view of the problems of the conventional type, the main purpose of the present invention is to create an idea in which a connection conversion device in a PCM terminal station remembers whether the installed signal conversion board is on the calling side or the receiving side. Based on this, if the signal converter board on the calling side is pulled out, the line signal cord can be set to a no-call state, and if the signal converter board on the receiving side is pulled out, the line signal cord can be set to a blocked state. An object of the present invention is to provide a blocking method for a connection signal converter.

本発明においては、多種類の信号変換盤を任意
の実装位置に実装することができる接続信号変換
装置を具備するPCM端局装置において、該接続
信号変換装置の共通部に記憶装置を、該信号変換
盤に発呼側と着信側を判別する信号を発生する信
号線を、それぞれ設け、該信号変換盤が発呼側で
あるか着信側であるかの情報を該記憶装置に記憶
させ、該信号変換盤を引き抜いた時信号線を高レ
ベルにし、該高レベル信号を該接続信号変換装置
の共通部において判別することを特徴とする、
PCM端局装置における接続信号変換装置の閉塞
方式が提供される。
In the present invention, in a PCM terminal device equipped with a connection signal conversion device that can mount many types of signal conversion boards at arbitrary mounting positions, a storage device is installed in a common part of the connection signal conversion device, and a storage device is installed in a common part of the connection signal conversion device. The converter board is provided with a signal line that generates a signal for distinguishing between the calling side and the called side, and information as to whether the signal converting board is the calling side or the called side is stored in the storage device. The signal line is set to a high level when the signal converter board is pulled out, and the high level signal is discriminated in a common part of the connected signal converter,
A blocking scheme for a connection signal conversion device in a PCM terminal device is provided.

本発明の一実施例としてのPCM端局装置にお
ける接続信号変換装置の閉塞方式において用いら
れる接続信号変換装置が第2図に示される。
FIG. 2 shows a connection signal conversion device used in a blocking method of a connection signal conversion device in a PCM terminal station device as an embodiment of the present invention.

第2図において、PCM端局装置1は、接続信
号変換装置11および音声多重装置12を具備す
る。接続信号変換装置11には、チヤンネル1お
よび2の信号変換盤11aおよび共通部11bが
設けられている。実際には、もつと多くの信号変
換盤11aが設けられるが、説明の便宜上チヤン
ネル1および2のみが示されているものとする。
チヤンネル1の信号変換盤11aは、出トランク
OGTに接続され、チヤンネル2の信号変換盤1
1aは、入トランクIGTに接続されている。すな
わち、チヤンネル1の信号変換盤11aは発呼側
であり、チヤンネル2の信号変換盤11aは着信
側である。
In FIG. 2, the PCM terminal device 1 includes a connection signal conversion device 11 and an audio multiplexing device 12. The connection signal conversion device 11 is provided with a signal conversion board 11a for channels 1 and 2 and a common section 11b. In reality, many signal conversion boards 11a are provided, but for convenience of explanation, only channels 1 and 2 are shown.
The signal converter board 11a of channel 1 is the outgoing trunk.
Channel 2 signal converter board 1 connected to OGT
1a is connected to the incoming trunk IGT. That is, the signal conversion board 11a of channel 1 is the calling side, and the signal conversion board 11a of channel 2 is the receiving side.

発呼側の信号変換盤11aには、接続信号検出
器SD1および信号線SG1,SG2,SG3が設け
られている。接続信号検出器SD1は、入力側が
出トランクOGTに接続され、出力側が信号線SG
1の一端に接続される。信号線SG1の他端は、
コネクタCN1を介して共通部11bに接続され
る。信号線SG2およびSG3はともに、一端が接
地され、他端がコネクタCN2,CN3を介して
共通部11bに接続される。
The signal conversion board 11a on the calling side is provided with a connection signal detector SD1 and signal lines SG1, SG2, and SG3. The input side of the connected signal detector SD1 is connected to the outgoing trunk OGT, and the output side is connected to the signal line SG.
Connected to one end of 1. The other end of the signal line SG1 is
It is connected to the common part 11b via the connector CN1. Both signal lines SG2 and SG3 have one end grounded and the other end connected to the common portion 11b via connectors CN2 and CN3.

着信側の信号変換盤11aには、接続信号検出
器SD2および信号線SG4,SG5,SG6が設け
られている。接続信号検出器SD2は、入力側が
入トランクIGTに接続され、出力側が信号線SG
4の一端に接続される。信号線SG4の他端は、
コネクタCN4を介して共通部11bに接続され
る。信号線SG5は、一端が接地され、他端がコ
ネクタCN5を介して共通部11bに接続され
る。信号線SG6は、一端が抵抗を介して+5Vに
接続され、他端がコネクタCN6を介して共通部
11bに接続される。
The signal conversion board 11a on the receiving side is provided with a connection signal detector SD2 and signal lines SG4, SG5, and SG6. The input side of the connected signal detector SD2 is connected to the incoming trunk IGT, and the output side is connected to the signal line SG.
Connected to one end of 4. The other end of the signal line SG4 is
It is connected to the common part 11b via the connector CN4. The signal line SG5 has one end grounded and the other end connected to the common section 11b via the connector CN5. One end of the signal line SG6 is connected to +5V via a resistor, and the other end is connected to the common portion 11b via a connector CN6.

共通部11bには、記憶装置M1,M2、論理
回路L1,L2…L8および、信号線SG1′,
SG2′…SG6′が設けられている。論理回路L
1,L5は3入力、オープンコレクタ出力のナン
ド回路であり、論理回路L2,L4,L6,L8
は、2入力ナンド回路であり、論理回路L3,L
7は反転回路である。信号線SG1′,SG2′…
SG6′の一端は、それぞれ、コネクタCN1,CN
2…CN6を介して信号変換盤の信号線SG1,
SG2…SG6に接続される。信号線SG1′,SG
2′…SG6′はまた、それぞれ抵抗を介して+5V
に接続される。信号線SG1′の他端は、ナンド回
路L2の1つの入力に接続され、信号線SG2′の
他端は、反転回路L3の入力およびナンド回路L
4の1つの入力に接続される。信号線SG3′の他
端は、記憶装置M1の入力に接続される。
The common section 11b includes memory devices M1, M2, logic circuits L1, L2...L8, and signal lines SG1',
SG2'...SG6' are provided. logic circuit L
1, L5 is a NAND circuit with 3 inputs and an open collector output, and logic circuits L2, L4, L6, L8
is a two-input NAND circuit, and the logic circuits L3, L
7 is an inverting circuit. Signal lines SG1', SG2'...
One end of SG6' is connected to connectors CN1 and CN, respectively.
2...Signal line SG1 of the signal conversion board via CN6,
SG2...Connected to SG6. Signal line SG1', SG
2'...SG6' also connect to +5V through the respective resistors.
connected to. The other end of the signal line SG1' is connected to one input of the NAND circuit L2, and the other end of the signal line SG2' is connected to the input of the inverting circuit L3 and the NAND circuit L2.
connected to one input of 4. The other end of the signal line SG3' is connected to the input of the storage device M1.

信号線SG4′の他端は、ナンド回路L4の1つ
の入力に接続され、信号線SG5′の他端は、反転
回路L7の入力およびナンド回路L8の1つの入
力に接続される。信号線SG6′の他端は、記憶装
置M2の入力に接続される。反転回路L3,L7
の出力は、それぞれナンド回路L2,L6の他方
の入力に接続される。記憶装置M1,M2の出力
は、それぞれナンド回路L4,L8の他方の入力
に接続される。ナンド回路L2,L4の出力は、
それぞれナンド回路L1の第1、第2の入力に接
続される。ナンド回路L1の第3の入力には、チ
ヤンネル1の選択パルス信号CHP1が接続され
る。ナンド回路L6,L8の出力は、それぞれナ
ンド回路L5の第1、第2の入力に接続される。
ナンド回路L5の第3の入力には、チヤンネル2
の選択パルス信号CHP2が接続される。ナンド
回路L1,L5の出力は、互いに接続され、音声
多重装置12に接続されるとともに抵抗を介して
+5Vに接続される。
The other end of the signal line SG4' is connected to one input of the NAND circuit L4, and the other end of the signal line SG5' is connected to the input of the inverting circuit L7 and one input of the NAND circuit L8. The other end of the signal line SG6' is connected to the input of the storage device M2. Inversion circuit L3, L7
The outputs of are connected to the other inputs of NAND circuits L2 and L6, respectively. The outputs of the storage devices M1 and M2 are connected to the other inputs of the NAND circuits L4 and L8, respectively. The outputs of NAND circuits L2 and L4 are
They are respectively connected to the first and second inputs of the NAND circuit L1. The selection pulse signal CHP1 of channel 1 is connected to the third input of the NAND circuit L1. The outputs of the NAND circuits L6 and L8 are connected to the first and second inputs of the NAND circuit L5, respectively.
Channel 2 is input to the third input of NAND circuit L5.
The selection pulse signal CHP2 is connected. The outputs of the NAND circuits L1 and L5 are connected to each other, to the audio multiplexer 12, and to +5V via a resistor.

第2図の回路の動作が以下に説明される。 The operation of the circuit of FIG. 2 will now be described.

チヤンネル1に信号変換盤11aが実装されて
いるとき、信号線SG1,SG2,SG3は、それ
ぞれCN1,CN2,CN3を介して信号線SG
1′,SG2′,SG3′に接続される。従つて、信
号線SG1′の状態は、出トランクOGTからの接
続信号をあらわし信号線SG2′,SG3′の状態は
「0」である。記憶装置M1には、信号線SG3′
の状態「0」が記憶される。信号線SG2′の状態
が「0」であるため、反転回路L3の出力は
「1」であり、ナンド回路L4の出力も「1」で
ある。従つて、ナンド回路L2の出力において
SG1′の状態が反転され、ナンド回路L1におい
て、チヤンネル1選択信号CHP1により時分割
された信号となつて、SG1′の状態信号、すなわ
ち、OGTからの接続信号が音声多重装置12伝
送される。音声多重装置12においては、伝送さ
れた接続信号が音声信号と多重化され、R1コー
ドとして伝送される。
When the signal conversion board 11a is installed in channel 1, the signal lines SG1, SG2, and SG3 are connected to the signal line SG via CN1, CN2, and CN3, respectively.
1', SG2', and SG3'. Therefore, the state of the signal line SG1' represents the connection signal from the outgoing trunk OGT, and the states of the signal lines SG2' and SG3' are "0". The storage device M1 has a signal line SG3'
The state "0" is stored. Since the state of the signal line SG2' is "0", the output of the inverting circuit L3 is "1", and the output of the NAND circuit L4 is also "1". Therefore, at the output of NAND circuit L2,
The state of SG1' is inverted, and in the NAND circuit L1, the state signal of SG1', that is, the connection signal from OGT, is transmitted to the audio multiplexer 12 as a signal time-divided by the channel 1 selection signal CHP1. In the audio multiplexing device 12, the transmitted connection signal is multiplexed with the audio signal and transmitted as an R1 code.

チヤンネル1に実装されている信号変換盤11
aが引き抜かれたとき、信号線SG1′,SG2′
SG3′の状態はすべて「1」になる。従つて、反
転回路L3の出力は「0」であり、ナンド回路L
2の出力は「1」となる。ナンド回路L4におい
ては、記憶装置M1に記憶された状態「0」が反
転され、さらにナンド回路L1において、この信
号が反転され、CHP1により時分割された信号
として音声多重装置12に伝送される。すなわ
ち、記憶装置M1に記憶されている状態「0」が
チヤンネル1の接続信号として音声多重装置に伝
送される。従つて、発呼側の信号変換盤が引き抜
かれたときは、着信側の信号変換盤に対して無通
話状態をあらわす「0」を伝送することができ
る。
Signal conversion board 11 installed in channel 1
When a is pulled out, signal lines SG1' and SG2'
All the states of SG3' become "1". Therefore, the output of the inverting circuit L3 is "0", and the output of the NAND circuit L3 is "0".
The output of 2 becomes "1". In the NAND circuit L4, the state "0" stored in the storage device M1 is inverted, and further in the NAND circuit L1, this signal is inverted and transmitted to the audio multiplexing device 12 as a time-divided signal by CHP1. That is, the state "0" stored in the storage device M1 is transmitted to the audio multiplexing device as a channel 1 connection signal. Therefore, when the signal conversion board on the calling side is pulled out, it is possible to transmit "0" indicating a no-call state to the signal conversion board on the receiving side.

チヤンネル2に着信側の信号変換盤が実装され
ているときは、チヤンネル1で説明されたと同様
に、入トランクIGTからの接続信号がCHP2に
より時分割された信号として音声多重装置12に
伝送される。記憶装置M2には、信号線SG6の
状態「1」が記憶される。チヤンネル2の信号変
換盤が引き抜かれたときには、記憶装置M2に記
憶された状態「1」が、チヤンネル2の接続信号
として音声多重装置に伝送される。従つて、発呼
側の信号変換盤に対して、着信側が閉塞状態であ
ることをあらわす状態「1」を伝送することがで
きる。
When a signal converter on the receiving side is installed in channel 2, the connection signal from the incoming trunk IGT is transmitted to the audio multiplexer 12 as a time-divided signal by CHP 2, in the same way as explained for channel 1. . The state “1” of the signal line SG6 is stored in the storage device M2. When the channel 2 signal conversion board is pulled out, the state "1" stored in the storage device M2 is transmitted to the audio multiplexing device as the channel 2 connection signal. Therefore, the state "1" indicating that the called side is in a blocked state can be transmitted to the signal conversion board on the calling side.

第2図においては、ワイヤードロジツク回路が
示されたが、マイクロコンピユータ回路を用いて
同様の処理を行うことも可能である。
Although a wire logic circuit is shown in FIG. 2, it is also possible to perform similar processing using a microcomputer circuit.

本発明によれば、PCM端局装置の接続信号変
換装置において、発呼側の信号変換盤を引き抜い
た場合には無通話状態を着信側に伝送することが
でき、着信側の信号変換盤を引き抜いた場合には
閉塞状態を発呼側に伝送することができる。
According to the present invention, in a connection signal conversion device for a PCM terminal device, when the signal conversion board on the calling side is pulled out, a no-call state can be transmitted to the called side, and the signal conversion board on the called side can be transmitted to the called side. If pulled out, the blockage status can be transmitted to the calling party.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は、PCM端局装置の一般的な構成を示
す回路図、第2図は、本発明の一実施例としての
PCM端局装置における接続信号変換装置の閉塞
方式において用いられる接続信号変換装置の回路
図である。 (符号の説明)、1,1′…PCM端局装置、1
1,11′…接続信号変換装置、11a,11
a′…信号変換盤、11b…共通部、2,21,2
2…2n,2′,21′,22′…2n′…トランク、
3,3′…交換機、OGT…出トランク、IGT…入
トランク、SD1,SD2…接続信号検出器、L
1,L2…L8…論理回路、SG1,SG2…SG
6,SG1′,SG2′…SG6′…信号線、R1,R
2…R8…抵抗、CHP1,CHP2…チヤンネル
選択パルス信号。
FIG. 1 is a circuit diagram showing the general configuration of a PCM terminal equipment, and FIG. 2 is a circuit diagram showing an example of the present invention.
FIG. 2 is a circuit diagram of a connection signal conversion device used in a blocking method of a connection signal conversion device in a PCM terminal device. (Explanation of symbols), 1, 1'...PCM terminal equipment, 1
1, 11'... Connection signal converter, 11a, 11
a'...Signal converter board, 11b...Common part, 2, 21, 2
2...2n, 2', 21', 22'...2n'...trunk,
3, 3'...Exchange, OGT...Outgoing trunk, IGT...Ingoing trunk, SD1, SD2...Connection signal detector, L
1, L2...L8...Logic circuit, SG1, SG2...SG
6, SG1', SG2'...SG6'...signal line, R1, R
2...R8...Resistor, CHP1, CHP2...Channel selection pulse signal.

Claims (1)

【特許請求の範囲】[Claims] 1 多種類の信号変換盤を任意の実装位置に実装
することができる接続信号変換装置を具備する
PCM端局装置において、該接続信号変換装置の
共通部に記憶装置を、該信号変換盤に発呼側と着
信側を判別する信号を発生する信号線を、それぞ
れ設け、該信号変換盤が発呼側であるか着信側で
あるかの情報を該記憶装置に記憶させ、該信号変
換盤を引き抜いた時信号線を高レベルにし、該高
レベル信号を該接続信号変換装置の共通部におい
て判別することを特徴とする、PCM端局装置に
おける接続信号変換装置の閉塞方式。
1 Equipped with a connection signal conversion device that allows multiple types of signal conversion boards to be mounted at any mounting position.
In the PCM terminal equipment, a storage device is provided in the common part of the connection signal conversion device, and a signal line for generating a signal to distinguish between the calling side and the called side is provided in the signal conversion board, and the signal conversion board generates the signal. Information on whether it is the calling side or the called side is stored in the storage device, the signal line is set to a high level when the signal conversion board is pulled out, and the high level signal is discriminated in the common part of the connected signal conversion device. A blocking method for a connection signal converter in a PCM terminal equipment, characterized in that:
JP18372180A 1980-12-26 1980-12-26 Blocking system for connection signal converting device of pcm terminal station equipment Granted JPS57109442A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP18372180A JPS57109442A (en) 1980-12-26 1980-12-26 Blocking system for connection signal converting device of pcm terminal station equipment

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP18372180A JPS57109442A (en) 1980-12-26 1980-12-26 Blocking system for connection signal converting device of pcm terminal station equipment

Publications (2)

Publication Number Publication Date
JPS57109442A JPS57109442A (en) 1982-07-07
JPS6325742B2 true JPS6325742B2 (en) 1988-05-26

Family

ID=16140791

Family Applications (1)

Application Number Title Priority Date Filing Date
JP18372180A Granted JPS57109442A (en) 1980-12-26 1980-12-26 Blocking system for connection signal converting device of pcm terminal station equipment

Country Status (1)

Country Link
JP (1) JPS57109442A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0371033U (en) * 1989-11-15 1991-07-17
JPH0371034U (en) * 1989-11-15 1991-07-17

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0681194B2 (en) * 1985-10-29 1994-10-12 日本電気株式会社 Switching system signal transmission method

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0371033U (en) * 1989-11-15 1991-07-17
JPH0371034U (en) * 1989-11-15 1991-07-17

Also Published As

Publication number Publication date
JPS57109442A (en) 1982-07-07

Similar Documents

Publication Publication Date Title
US4615028A (en) Switching system with separate supervisory links
ES2016188A6 (en) Integrated telecommunication system with improved digital voice response.
JP3094087B2 (en) Interface unit
JPS6325742B2 (en)
JPH0632487B2 (en) Multi-frequency signal reception method
CA2177781A1 (en) Digital pb exchanger with multi-processor control system using asynchronous transfer mode
JPS60222766A (en) Identification circuit for transducer
KR860000510B1 (en) R-2 receiver of digital eletronic exchanger
JP2870158B2 (en) Digital electronic button telephone
JPS57162535A (en) Detecting system of cable fault
FI78375B (en) DIGITALT TELEFONSYSTEM.
JP3497691B2 (en) Transmitter / receiver circuit
JP2833801B2 (en) Data multiplex transfer method
JPH0644221Y2 (en) Digital Private Branch Exchange
JPH0773929A (en) Wiring cross board
JPS62104357A (en) Facsimile output equipment
JPH05151118A (en) Route selecting method for inter-board connection
JPH0544858B2 (en)
JPS6220586B2 (en)
KR950026156A (en) Voice recognition method of cordless phone and device
JPS59143494A (en) Switchboard using code modulating method
JPS59175238A (en) Transmission inhibiting circuit
SE9300895D0 (en) DEVICE IN A SELECTOR EQUIPMENT
JPH03266545A (en) Elimination system for noise sound due to voice data error in inside of lan
JP2000134338A (en) Device and method for branching a-rule encoded signal