JPS63236325A - Formation of fine pattern in semiconductor element - Google Patents

Formation of fine pattern in semiconductor element

Info

Publication number
JPS63236325A
JPS63236325A JP6917187A JP6917187A JPS63236325A JP S63236325 A JPS63236325 A JP S63236325A JP 6917187 A JP6917187 A JP 6917187A JP 6917187 A JP6917187 A JP 6917187A JP S63236325 A JPS63236325 A JP S63236325A
Authority
JP
Japan
Prior art keywords
resist
layer
intermediate layer
forming
pattern
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP6917187A
Other languages
Japanese (ja)
Inventor
Takahiro Yamauchi
孝裕 山内
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Oki Electric Industry Co Ltd
Original Assignee
Oki Electric Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Oki Electric Industry Co Ltd filed Critical Oki Electric Industry Co Ltd
Priority to JP6917187A priority Critical patent/JPS63236325A/en
Publication of JPS63236325A publication Critical patent/JPS63236325A/en
Pending legal-status Critical Current

Links

Abstract

PURPOSE:To prevent production of an interlayer, by forming a first polymeric intermediate layer soluble in a solvent having no dissolubility to a lower resist between upper and lower resist layers, and then forming a second polymeric intermediate layer soluble in a solvent having no dissolubility to the first intermediate layer. CONSTITUTION:A lower resist layer 12 of chloromethylated polystyrene (CMS) is formed on an underlying substrate 11 and is heated to provide a CMS thin film. A PVA thin film is formed by means of an aqueous solution of PVA and is heated to provide an intermediate layer 13. Subsequently, polysturene (PSt) or PMMA soluble in xylene is applied and heated to provide an intermediate layer 14. Positive resist is applied to provide an upper resist layer 15. The upper positive resist layer 15 masked with a mask 16 is patterned by means of UV light. Using this upper resist pattern 15 as a mask, the subject pattern is transferred to the lower resist layer of CMS by means of DUV light. The upper positive resist 15 and the intermediate PST layer 13 are removed. Then, a solvent is volatilized and water is supplied to dissolve and remove the PVA film, The lower resist 12 is then developed. In this manner, the lower resist can he prevented from being reduced in volume or from being deteriorated in configurations.

Description

【発明の詳細な説明】 (産業上の利用分野) この発明は、IC(集積回路)、LSI (大規模集積
回路)などの半導体素子における微細パターンの形成方
法に関する。
DETAILED DESCRIPTION OF THE INVENTION (Field of Industrial Application) The present invention relates to a method for forming fine patterns in semiconductor devices such as ICs (integrated circuits) and LSIs (large scale integrated circuits).

(従来の技術) 微細なレノストパターンの形成に関しては、昭和62年
1月、沖電気研究開発、第133号Vo154、Nll
、85〜86ページ、田口隆、松井孝行[サラミクロン
領域におけるパターン形成技術」に、サブミクロンパタ
ーン形成に対応した新レジストプロセス(フレオン系ガ
スによる反応性インオエッチング(RIE)現像法を用
いたRIEZ層レソスしプロセス)に関して記載されて
いる。
(Prior art) Regarding the formation of fine Rennost patterns, see Oki Electric Research and Development, January 1988, No. 133, Vo154, Nll.
, pages 85-86, Takashi Taguchi and Takayuki Matsui [Pattern Formation Technology in the Saramicron Area], a new resist process that supports submicron pattern formation (reactive ino etching (RIE) development method using Freon gas) (RIEZ layer processing).

IC,LSIにおける微細パターンの形成方法として、
多層レジスト法がある。この方法は、異種のレジストを
重ねた構造を用い、下層レジストによる下地基板の平坦
化、あるいは低反射化の効果によシ、上層レジストのパ
ターン形成における解像度を上け、それによって微細、
6ターンの形成を可能にしようという技術である。
As a method for forming fine patterns in IC and LSI,
There is a multilayer resist method. This method uses a structure in which different types of resists are layered, and uses the effect of the lower layer resist to flatten the base substrate or reduce reflection, and increases the resolution in pattern formation of the upper layer resist, thereby increasing the fineness and fineness.
This is a technique that allows for the formation of 6 turns.

多層シソスト法には、上層のレジストパターンを下層レ
ジストに転写する方法によシ、DUV(Deep Ul
tra Violet、遠紫外)光一括露光法とRIE
法がある。
The multilayer resist method involves transferring the upper resist pattern to the lower resist, and DUV (Deep Ul).
tra Violet, far ultraviolet) light batch exposure method and RIE
There is a law.

RIE法は、上層のレジストパターンの下層レジストへ
の転写をRIEによって行う方法である。
The RIE method is a method in which an upper layer resist pattern is transferred to a lower layer resist by RIE.

DUV一括露光法は、下層レジストにDUV元に対する
感光性をもつレジストを用い、上層のレジストパターン
をマスクとしてDUV光の一括露光により下層レジスト
に上層レノストのパターン形成写する。
In the DUV batch exposure method, a resist having photosensitivity to the DUV source is used as the lower resist, and a pattern of the upper layer Renost is transferred to the lower resist by batch exposure with DUV light using the upper resist pattern as a mask.

第2図はDUV光による一括露光法を用いた2層レジス
ト法による半導体素子における微細・ぞター/の形成方
法の代表例の工程説明図である。ここに示した例は、D
UV光による一括露光法を用いた上層レジストを下層レ
ジストの現像後も残すeap  法による2層しソスト
プロセスである。
FIG. 2 is a process explanatory diagram of a typical example of a method for forming fine grains in a semiconductor device by a two-layer resist method using a one-shot exposure method using DUV light. The example shown here is D
This is a two-layer soaking process using the EAP method, in which the upper resist layer is exposed even after the lower resist layer is developed using a UV light exposure method.

また、上層レジストにUV光に対するボッ型しソストを
用い、下層レジストにDUV光に対するボッ型しソスト
を用いたボッ型の2層しソストプロセスの場合の例であ
る。
Also, this is an example of a two-layer bottling process in which a bottling resist for UV light is used for the upper resist layer, and a bottling resist for DUV light is used for the lower resist layer.

まず、第2図(aJに示すSi基板1上に、第2図(b
)に示すように、下層レジスト2を形成した後、その上
に第2図(c)に示すように上層レジスト3を形成する
First, on the Si substrate 1 shown in FIG. 2(aJ),
After forming a lower resist 2 as shown in ), an upper resist 3 is formed thereon as shown in FIG. 2(c).

次に、第2図(dlに示すように、マスク5を用いてU
V光6によるホトリソグラフィによシ、第2図(e)の
ごとく、上層レジスト3のパターンを形成する。
Next, as shown in FIG. 2 (dl), use the mask 5 to
By photolithography using V light 6, a pattern of the upper resist 3 is formed as shown in FIG. 2(e).

次に、上層レジスト3と下層レジスト2の界面に生成さ
れ、インタレイヤ40部分を酸素プラズマまたは等方向
な現像により、第2図(fJのように取り除く。
Next, the interlayer 40 portion generated at the interface between the upper resist layer 3 and the lower resist layer 2 is removed by oxygen plasma or isodirectional development as shown in FIG. 2 (fJ).

次に、第2図e)K示すように、上層レジスト3のパタ
ーンをマスクとしてDUV一括露光法により下層レジス
ト2に上層レジスト3のパターンを転写する。
Next, as shown in FIG. 2e)K, the pattern of the upper resist 3 is transferred to the lower resist 2 by the DUV batch exposure method using the pattern of the upper resist 3 as a mask.

次に、第2図(h)に示すように、下層レジスト2を現
像し、最終のレジストパターンを得る。
Next, as shown in FIG. 2(h), the lower resist 2 is developed to obtain a final resist pattern.

(発明が解決しようとする問題点) しかし、以上のプロセスでは、上層レノスト3と下層レ
ジスト2の界面に生成するインタレイヤ4が以下に述べ
るような理由によシ微細パターンの形成を困難にしてい
た。
(Problems to be Solved by the Invention) However, in the above process, the interlayer 4 generated at the interface between the upper layer resist 3 and the lower layer resist 2 makes it difficult to form fine patterns for the reasons described below. Ta.

すなわち、第2図に示したようなプロセスにおいては、
インタレイヤ4の除去の際に上層レジストパターンの劣
化あるいは下層レジスト2の膜減シなどが起こるために
、微細なパターン形成に必要な上層レジスト3の形状あ
るいは下層レジスト2の残膜が確保できない。
That is, in the process shown in Figure 2,
When removing the interlayer 4, deterioration of the upper resist pattern or thinning of the lower resist 2 occurs, making it impossible to secure the shape of the upper resist 3 or the remaining film of the lower resist 2 necessary for fine pattern formation.

また、以上の悪影響を避けるため、インタレイヤ4の除
去を行わずに下層レジスト2の露光、稗像を行った場合
には、インタレイヤ3の部分の膨潤あるいはインタレイ
ヤ4の現像レートの下層レジスト2との差などによシ、
下層レジスト形成後の形状の悪化を招いてしまい、やけ
少微細パターンの形成は困難である。
In addition, in order to avoid the above-mentioned adverse effects, if the lower resist 2 is exposed and imaged without removing the interlayer 4, the lower resist 2 may swell in the interlayer 3 portion or the development rate of the interlayer 4 may increase. Regardless of the difference between 2 and 2,
This results in deterioration of the shape after the formation of the lower resist, making it difficult to form a slightly fine pattern.

この発明は、前記従来技術がもっている問題のうち、微
細なパターン形成に必要な上層レジストの形状あるいは
下層レジストの残膜が確保できない点と、インタレイヤ
の除去を行わずに下層レジストの露光、現像を行う場合
に下層シソスト後の形状の悪化を招来する点について解
決した半導体素子における微細パターンの形成方法を提
供するものである。
This invention solves the problems of the prior art described above, such as the inability to secure the shape of the upper resist or the remaining film of the lower resist necessary for fine pattern formation, and the exposure of the lower resist without removing the interlayer. The present invention provides a method for forming a fine pattern in a semiconductor device, which solves the problem of deterioration of the shape after forming a lower layer when developing.

(問題点を解決するための手段) この発明は、半導体素子における微細パターンの形成方
法において、遠紫外光に対するネガ型しソストまたはボ
ッ型レジストを用いて下層レジスト形成後にこの下層レ
ジストに溶解性をもたない溶媒に可溶の高分子膜による
第1の中間層を形成する工程と、この第1の中間層上に
第1の中間層に対して溶解性をもたない溶媒に可溶な高
分子膜による第2の中間層を形成する工程と、この第2
の中間層上に紫外光に対するボッ型レジストにより上層
レジストを形成する工程とを導入したものである。
(Means for Solving the Problems) The present invention provides a method for forming fine patterns in semiconductor devices, in which a negative type resist or a bottom type resist against deep ultraviolet light is used to improve the solubility of the lower resist after forming the lower resist. forming a first intermediate layer made of a polymer film that is soluble in a solvent that has no solubility; a step of forming a second intermediate layer made of a polymer film;
This method introduces a step of forming an upper layer resist on the intermediate layer using a blot resist that is resistant to ultraviolet light.

(作 用) この発明によれば、以上のような工程を半導体素子にお
ける微細パターンの形成方法において導入したので、上
層レジストと下層レジスト間に2層の中間層が介在され
、上層レジストと下層レジストとの界面にインタレイヤ
の生成を防止し、後工程でのインタレイヤの除去工程が
不要となり、下層レジストの膜減シあるいは形状悪化を
抑制する。
(Function) According to the present invention, since the above steps are introduced into the method for forming fine patterns in semiconductor devices, two intermediate layers are interposed between the upper resist layer and the lower resist layer, and the upper resist layer and the lower layer resist This prevents the formation of an interlayer at the interface with the resist layer, eliminates the need for a step of removing the interlayer in a subsequent process, and suppresses film thinning or shape deterioration of the underlying resist.

(実施例) 以下、この発明の半導体素子における微細パターンの形
成方法の実施例について図面に基づき説明する。
(Example) Hereinafter, an example of the method for forming a fine pattern in a semiconductor device of the present invention will be described based on the drawings.

この場合、下層レジストとしてDUV元に対するネガ型
レジストであるクロロメチル化ポリスチレン(以下CM
Sという)を用い、上層レジストにUV光に対するボッ
型レジスト(ノボラック樹脂系のボッ型レジスト)を用
いた方法を例にとシ、説明する。
In this case, the lower layer resist is chloromethylated polystyrene (hereinafter referred to as CM
The method will be explained by taking as an example a method in which a UV light-resistant bollard resist (novolak resin bollard resist) is used as the upper layer resist.

まず、第1図(a)に示すように、下地基板11上に下
層レジスト1200MS膜を回転塗布法によシ形成し、
90℃〜130℃でホットプレート上あるいはオープン
中で加熱し、0.5〜2.0μm の膜厚の0MS薄膜
を得る。
First, as shown in FIG. 1(a), a lower resist 1200MS film is formed on the base substrate 11 by a spin coating method.
It is heated at 90° C. to 130° C. on a hot plate or in an open air to obtain an OMS thin film with a thickness of 0.5 to 2.0 μm.

次に、第1図(b)に示すように、水溶性高分子である
ポリビニルアルコール(以下、PVAという)の水溶液
を用い、回転塗布法によ!0PVAの薄膜を形成する。
Next, as shown in FIG. 1(b), using an aqueous solution of polyvinyl alcohol (hereinafter referred to as PVA), which is a water-soluble polymer, a spin coating method was applied. A thin film of 0PVA is formed.

次に80℃〜110℃の温度で加熱し、500〜200
0A程度のPVA薄膜による第1中間層13を得る。
Next, heat at a temperature of 80°C to 110°C, and
A first intermediate layer 13 made of a PVA thin film of approximately 0A is obtained.

次に、第1図(clに示すように、キシレンに可溶の高
分子であるポリスチレンまたはPMMA(ポリメチルメ
タクリレート)を回転塗布法によシ塗布する。このとき
の高分子として、ここではポリスチレン(以下PStと
いう)を例にとシ説明するが、必ずしもPStである必
要はなく、次の条件を満たすものであればよい。
Next, as shown in FIG. (hereinafter referred to as PSt) will be described as an example, but it does not necessarily have to be PSt, and may be any one that satisfies the following conditions.

Fi+  キシレン、メチルエチルケトン、酢酸エステ
ルなどの有機溶媒のいずれかに可溶である。
Fi+ Soluble in any organic solvent such as xylene, methyl ethyl ketone, or acetate.

+21DUV光に対して、架橋しにくいか、あるいは架
橋しない。
Difficult to crosslink or no crosslinking with +21 DUV light.

(3)  ボッレジストの溶媒であるエチルセルソルブ
アセテートに溶解しにくい。
(3) Difficult to dissolve in ethylcellosolve acetate, the solvent for Borresist.

(4)回転塗布法で均一な塗膜を形成できる。(4) A uniform coating film can be formed using the spin coating method.

次にPSt膜を回転塗布法により形成した後、90〜1
10°Cの温度で加熱し、1000〜3000XのPS
t薄膜の第2中間層14を得る。
Next, after forming a PSt film by spin coating method,
Heating at a temperature of 10°C, 1000-3000X PS
A second intermediate layer 14 of a thin film is obtained.

次に、この上に第1図(d)に示すように、ボッレジス
トを回転塗布法によシ塗布して上層レジスト15を形成
する。
Next, as shown in FIG. 1(d), an upper layer resist 15 is formed by applying a bore resist thereon by a spin coating method.

以上の塗布の過程において、下層レジスト12のCMS
の塗布においては、下地基板11との密着性を増すため
に、HMDS処理などの表面処理が必要になる場合もあ
る。葦だ、上層レジスト15のボッレジストの塗布にお
いては、pstとのインタレイヤ生成を抑えるためにヘ
プタンなどの飽和炭化水素による表面処理が必要となる
場合もある。
In the above coating process, the CMS of the lower resist 12
In coating, surface treatment such as HMDS treatment may be necessary in order to increase adhesion to the underlying substrate 11. However, when applying the upper resist 15, surface treatment with a saturated hydrocarbon such as heptane may be necessary to suppress the formation of an interlayer with PST.

次K、第1図(e)に示すように、マスク16を用いて
UV光によるリゾグラフィ法によシ、上層レジスト15
のボッレジストをノぐターニングする。
Next, as shown in FIG. 1(e), the upper layer resist 15 is formed by lithography using UV light using a mask 16.
Turning the bore resist.

すなわち、UV光を用いて、マスクパターンをボッレジ
ストに転写し、アルカリ現像によシ第1図(f)のごと
く、パターンを得る。
That is, a mask pattern is transferred to a bore resist using UV light, and a pattern as shown in FIG. 1(f) is obtained by alkaline development.

次に、第1図(glに示すように、上層レジスト15の
ボッレジストのパターンをマスクとして、DUV光の一
括露光法により、第1図(5)のように、上層レジスト
15のボッレジストのパターンを下層レソス)12のC
MSに転写する。この場合の露光の条件は、たとえば次
のように行う。
Next, as shown in FIG. 1 (gl), using the bore resist pattern of the upper resist 15 as a mask, the bore resist pattern of the upper resist 15 is exposed as shown in FIG. Lower Resos) 12 C
Transfer to MS. The exposure conditions in this case are, for example, as follows.

DUV元として200〜250μmの光を用いた場合分
子z4sooo、クロロメチル化率15%のCMSを下
層レジスト12に用い、CM 81.0μs 、PVA
0.1 am 、PSto、3μm、ボッレジスト1.
2μmの組合わせで、DUV光の露光量500〜300
0mJ/cfn”の範囲において、ボッレジストの下層
レジスト12のCMSに対するマスキング性は十分であ
シ、またCMSのパターン形成もこの範囲で可能である
When light of 200 to 250 μm is used as a DUV source, CMS with a chloromethylation rate of 15% is used for the lower resist 12, CM 81.0 μs, PVA
0.1 am, PSto, 3 μm, Borresist 1.
With a combination of 2 μm, the exposure amount of DUV light is 500 to 300
In the range of 0 mJ/cfn'', the CMS masking property of the lower resist 12 of the bore resist is sufficient, and CMS pattern formation is also possible within this range.

次に、上層レジスト15のポジレジストト第1中間層1
3のPStの除去を行う。この場合、確実な除去を行う
ため、pstおよび上層レジスト15のボッレノストに
対する溶解性の強い溶媒、たとえばキシレンやMEK 
(メチルエチルケント)などを用いる。PVAはほとん
どの有機溶媒に対して溶解性をもたないため、この処理
では除去されない。
Next, the positive resist first intermediate layer 1 of the upper resist 15 is
3, PSt is removed. In this case, in order to ensure reliable removal, use a solvent that has strong solubility in Borlenost of pst and upper resist 15, such as xylene or MEK.
(Methyl ethyl Kent) etc. are used. PVA is not removed by this process as it is not soluble in most organic solvents.

除去方法としては、スプレ現像あるいはディップによシ
30〜90 sec程度溶媒を表面に供給するように行
う。
The removal method is carried out by spray development or dipping, in which a solvent is supplied to the surface for about 30 to 90 seconds.

次に、スピン乾燥またはN!を吹き付けるなどの方法に
よシ、溶媒を揮発させる。
Then spin dry or N! Evaporate the solvent by spraying or other methods.

次に、水をPVA表面に供給し、PVA膜を溶解、除去
する。除去方法としては、静止ノRドルまたは連続的に
表面に水を供給する方法により30〜60 sec行う
Next, water is supplied to the PVA surface to dissolve and remove the PVA film. The removal method is carried out for 30 to 60 seconds using a static nozzle or a method of continuously supplying water to the surface.

次に第1図(i)に示すように、下層レジスト12を現
像する。その際には、表面の水分の除去のために、イソ
プロピルアルコールまたはエチルセルンルプアセテート
などによるプリウェット(表面の水分子をこれらの有機
溶媒に置換する操作)が必要な場合もある。
Next, as shown in FIG. 1(i), the lower resist 12 is developed. In this case, pre-wetting (operation of substituting water molecules on the surface with these organic solvents) using isopropyl alcohol or ethylceranulpacetate may be necessary in order to remove water on the surface.

下層レジスト12の現像方法は、単層シソスト法として
ネガ型しソストに対して行われている方法に準じて行え
ばよい。
The lower resist 12 may be developed in accordance with the method used for negative-type resists as a single-layer resist method.

何故なら、この場合には、インタレイヤは下層レジスト
12のCMSの上部には存在しないため、単層レジスト
のノぐターニングと同じと考えてよいためである。
This is because in this case, since the interlayer does not exist above the CMS of the lower resist 12, it can be considered to be the same as turning of a single layer resist.

すなわち、適当な濃度の有機溶媒(cMSの場合には酢
酸エステルが適する)をディップまたはスプレ現像によ
シ現像する。
That is, the film is developed by dip or spray development using an organic solvent of an appropriate concentration (acetate is suitable in the case of cMS).

(発明の効果) 以上詳細に説明したように、この発明によれば、下層レ
ジストと上層シソスト間に下層レジストに対して溶解性
をもたな騒ような溶媒に可溶な高分子膜の第1中間層を
形成後、その上に第1中間層に対して溶解性をもたない
ような溶媒に可溶な高分子膜の第2中間層を形成するよ
うにしたので、上層レジストと下層レジスト間にインタ
レイヤの全く生成しない多層レジスト構造を作ることが
でき、したがって、今まで、インタレイヤの生成によシ
生じていた微細パター/の形成の困難さかなぐなるとと
もに、下層シソスト後の形状悪化を防止できる。
(Effects of the Invention) As described in detail above, according to the present invention, a polymer film soluble in a noisy solvent that is soluble in the lower resist layer is formed between the lower resist layer and the upper layer resist layer. After forming the first intermediate layer, a second intermediate layer of a polymer film that is soluble in a solvent that has no solubility in the first intermediate layer is formed on it, so that the upper resist layer and the lower resist layer are It is possible to create a multilayer resist structure in which no interlayer is formed between the resists, which eliminates the difficulty of forming fine patterns that have hitherto been caused by the formation of interlayers, and also improves the shape after forming the lower layer. Deterioration can be prevented.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図(a)ないし第1図(i)はこの発明の半導体素
子における微細パターンの形成方法の一実施例の工程説
明図、第2図(a)ないし第2図(h)は従来の半導体
素子における微細パターンの形成方法の工程説明図であ
る。 11・・・下地基板、12・・・下層レジスト、13・
・・第1中間層、14・・・第2中間層、15・・・上
層レジスト、16・・・マスク。 第1図 第2図
1(a) to 1(i) are process explanatory diagrams of an embodiment of the method for forming a fine pattern in a semiconductor device according to the present invention, and FIGS. FIG. 3 is a process explanatory diagram of a method for forming a fine pattern in a semiconductor element. 11... Base substrate, 12... Lower layer resist, 13.
...first intermediate layer, 14...second intermediate layer, 15...upper layer resist, 16...mask. Figure 1 Figure 2

Claims (1)

【特許請求の範囲】 (a)下地基板上に遠紫外光に対するポジレジストまた
はネガレジストの下層レジストを形成した後この下層レ
ジストに溶解性をもたない溶媒に可溶の高分子膜の第1
中間層を形成する工程と、 (b)この第1中間層上に第1中間層に対して溶解性を
もたない溶媒に可溶な高分子膜の第2中間層を形成する
工程と、 (c)第2中間層上にポジレジストの上層レジストを形
成して紫外光露光現像によつて上層レジストのパターン
を形成する工程と、 (d)この上層レジストのパターンをマスクにして遠紫
外光によつて下層レジストに露光を行つた後上層レジス
トと第2中間層および第2中間層を順次除去して下層レ
ジストを現像する工程と、よりなる半導体素子における
微細パターンの形成方法。
[Scope of Claims] (a) After forming a lower layer resist of a positive resist or a negative resist against deep ultraviolet light on a base substrate, a first layer of a polymer film soluble in a solvent having no solubility in this lower layer resist is formed.
(b) forming a second intermediate layer of a polymer film soluble in a solvent that has no solubility with respect to the first intermediate layer on the first intermediate layer; (c) forming an upper resist of positive resist on the second intermediate layer and forming a pattern of the upper resist by exposure and development with ultraviolet light; (d) using the pattern of the upper resist as a mask and exposing it to deep ultraviolet light. A method for forming a fine pattern in a semiconductor device, comprising the steps of: exposing a lower resist to light using a photolithography method, then sequentially removing the upper resist, a second intermediate layer, and the second intermediate layer and developing the lower resist.
JP6917187A 1987-03-25 1987-03-25 Formation of fine pattern in semiconductor element Pending JPS63236325A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP6917187A JPS63236325A (en) 1987-03-25 1987-03-25 Formation of fine pattern in semiconductor element

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP6917187A JPS63236325A (en) 1987-03-25 1987-03-25 Formation of fine pattern in semiconductor element

Publications (1)

Publication Number Publication Date
JPS63236325A true JPS63236325A (en) 1988-10-03

Family

ID=13395003

Family Applications (1)

Application Number Title Priority Date Filing Date
JP6917187A Pending JPS63236325A (en) 1987-03-25 1987-03-25 Formation of fine pattern in semiconductor element

Country Status (1)

Country Link
JP (1) JPS63236325A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7727680B2 (en) * 1992-11-27 2010-06-01 Dai Nippon Printing Co., Ltd. Hologram recording sheet, holographic optical element using said sheet, and its production process
JP2010212371A (en) * 2009-03-09 2010-09-24 Hitachi Kokusai Electric Inc Method of manufacturing semiconductor device

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7727680B2 (en) * 1992-11-27 2010-06-01 Dai Nippon Printing Co., Ltd. Hologram recording sheet, holographic optical element using said sheet, and its production process
JP2010212371A (en) * 2009-03-09 2010-09-24 Hitachi Kokusai Electric Inc Method of manufacturing semiconductor device

Similar Documents

Publication Publication Date Title
US5858620A (en) Semiconductor device and method for manufacturing the same
US6376157B1 (en) Method of manufacturing a semiconductor device, chemical solution to form fine pattern, and semiconductor device
KR20160138302A (en) Method for patterning contact openings on a substrate
TWI324791B (en)
JPH04127159A (en) Pattern forming method
US5024919A (en) Process for forming fine pattern in semiconductor device
JPS63187237A (en) Formation of patterned resist image
JPS63236325A (en) Formation of fine pattern in semiconductor element
CN112320752A (en) Preparation method of negative photoresist patterned film layer
US20080166664A1 (en) Method for forming a resist pattern using a shrinking technology
JPH1195442A (en) Photoresist pattern forming method
JP2009139695A (en) Method for manufacturing semiconductor device
US8138059B2 (en) Semiconductor device manufacturing method
US6106167A (en) Apparatus for photolithography process with gas-phase pretreatment
JPH0334053B2 (en)
JP5007084B2 (en) Semiconductor device manufacturing method including resist flow process and coating process
KR100258803B1 (en) Method of patterning of semiconductor device
KR100451508B1 (en) A method for forming contact hole of semiconductor device
KR20010037049A (en) Lithography method using silylation
US20240004302A1 (en) Method of manufacturing semiconductor device
JPH0814699B2 (en) Pattern formation method
JPH02156244A (en) Pattern forming method
KR970008267B1 (en) Micro pattern formation by resin film overcoating
KR20050038125A (en) Forming method of fine contact hole
JPH05102021A (en) High-aspect-ratio fine-pattern formation method of organic film