JPS63213997A - Circuit device - Google Patents

Circuit device

Info

Publication number
JPS63213997A
JPS63213997A JP62047252A JP4725287A JPS63213997A JP S63213997 A JPS63213997 A JP S63213997A JP 62047252 A JP62047252 A JP 62047252A JP 4725287 A JP4725287 A JP 4725287A JP S63213997 A JPS63213997 A JP S63213997A
Authority
JP
Japan
Prior art keywords
connector
noise
leads
lead
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP62047252A
Other languages
Japanese (ja)
Other versions
JPH07105609B2 (en
Inventor
船山 純一
富田 一良
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Taiyo Yuden Co Ltd
Original Assignee
Taiyo Yuden Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Taiyo Yuden Co Ltd filed Critical Taiyo Yuden Co Ltd
Priority to JP62047252A priority Critical patent/JPH07105609B2/en
Publication of JPS63213997A publication Critical patent/JPS63213997A/en
Publication of JPH07105609B2 publication Critical patent/JPH07105609B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Details Of Connecting Devices For Male And Female Coupling (AREA)
  • Multi-Conductor Connections (AREA)
  • Coupling Device And Connection With Printed Circuit (AREA)
  • Shielding Devices Or Components To Electric Or Magnetic Fields (AREA)
  • Filters And Equalizers (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
(57) [Summary] This bulletin contains application data before electronic filing, so abstract data is not recorded.

Description

【発明の詳細な説明】 [産業上の利用分野コ 本発明は、ノイズ対策を施した回路装置に関するもので
ある。
DETAILED DESCRIPTION OF THE INVENTION [Field of Industrial Application] The present invention relates to a circuit device with noise countermeasures.

[従来の技術] T形LCフィルタは、第6図に示す如く、信号伝送ライ
ンに直列に接続される2つのインダクタンス素子L1 
、L2と、これ等の中間点とグランドとの間に接続され
るコンデンサc1とから成る。
[Prior Art] As shown in FIG. 6, a T-type LC filter has two inductance elements L1 connected in series to a signal transmission line.
, L2, and a capacitor c1 connected between their intermediate point and ground.

このLCフィルタのインダクタンス素子L1 、 L2
を、フェライト・ビーズに導線を挿入して構成すること
は既に行われている。
Inductance elements L1 and L2 of this LC filter
has already been constructed by inserting conductive wires into ferrite beads.

[発明が解決しようとする問題点コ ところで、コンピュータ回路のように多数の信号伝送路
を有し、各信号伝送路にT形LCフィルタをそれぞれ接
続しなければならない場合には、信号伝送路の数の2倍
のフェライト・ビーズが・2要になり、フィルタの組み
立ても面倒になる。また、フェライト・ビーズを量産性
を有して極端に小型化することは困難であり、T形LC
フィルタの小型化に限界があった。更に、フェライト・
ビーズを小型化するにつれてフェライトの体積が減少し
、十分なノイズ吸収効果を得ることができなくなる。
[Problems to be Solved by the Invention] By the way, when a computer circuit has a large number of signal transmission paths and a T-type LC filter must be connected to each signal transmission path, it is necessary to Two times the number of ferrite beads are required, making assembly of the filter troublesome. In addition, it is difficult to make ferrite beads extremely compact with mass production, and T-type LC
There were limits to the miniaturization of filters. Furthermore, ferrite
As beads become smaller, the volume of ferrite decreases, making it impossible to obtain a sufficient noise absorption effect.

そこで、本発明の目的は、ノイズ吸収効果が優れている
多数のフィルタを容易に構成することができる回路装置
を提供することにある。
SUMMARY OF THE INVENTION Therefore, an object of the present invention is to provide a circuit device that can easily configure a large number of filters with excellent noise absorption effects.

[問題点を解決するための手段コ 上記問題点を解決し、上記目的を達成するための本発明
は、実施例を示す第1図〜第5図の符号を参照して説明
すると、回路基板1と、前記基板1に配置された回路部
品2と、前記回路部品2を含む電気回路を外部回路に接
続するためのコネクタ3とから成り、前記コネクタ3は
コネクタ本体部5から導出された複数のリード7を有し
、前記リード7が前記基板1に電気的に接続されている
回路装置において、前記コネクタ3の本体部うと前記基
板1との間に、前記リード7に対応する複数の貫通孔1
5を有するI…数又は複数の磁性体ブロック11.14
と、前記リード7に対応する複数の貫通孔17を有し!
tつ複数のコンデンサを得るための複数の個別電極18
とアース電極1つが設けられている単数又は複数の誘電
体基板12とを少なくとも配置し、前記ソード7を前記
磁性体ブロック11.12の貫通孔15と前記誘電体基
板12の貫通孔17に通し、前記リード7に前記個別電
極18を接続し、前記アース電極19を前記回路基板1
のアース導体21に導体部材によって接続したことを特
徴とする回路装置に係わるものである。
[Means for Solving the Problems] The present invention for solving the above problems and achieving the above objects will be described with reference to the reference numerals in FIGS. 1 to 5 showing embodiments. 1, a circuit component 2 disposed on the substrate 1, and a connector 3 for connecting an electric circuit including the circuit component 2 to an external circuit. In the circuit device, the lead 7 is electrically connected to the substrate 1, and a plurality of through holes corresponding to the leads 7 are provided between the main body of the connector 3 and the substrate 1. Hole 1
I having 5 or more magnetic blocks 11.14
and a plurality of through holes 17 corresponding to the leads 7!
A plurality of individual electrodes 18 to obtain a plurality of capacitors 18
and one or more dielectric substrates 12 provided with one ground electrode, and pass the sword 7 through the through hole 15 of the magnetic block 11.12 and the through hole 17 of the dielectric substrate 12. , connect the individual electrode 18 to the lead 7, and connect the ground electrode 19 to the circuit board 1.
The present invention relates to a circuit device characterized in that the circuit device is connected to a ground conductor 21 by a conductor member.

「作 用コ 上記発明において、リード7を囲む磁性体ブロック11
.14はインダクタンス素子の磁心として機能し、リー
ド7と磁性体ブロック11.14との組み合わせでイン
ダクタンス素子が形成され、これとコンデンサとの組み
合わせでリード7を伝導するノイズ及び/又は放射ノイ
ズが抑制される。
"Function" In the above invention, the magnetic block 11 surrounding the lead 7
.. 14 functions as a magnetic core of the inductance element, and the combination of the lead 7 and the magnetic block 11.14 forms an inductance element, and the combination of this and the capacitor suppresses noise conducted through the lead 7 and/or radiation noise. Ru.

また、磁性体ブロック11.14は電磁波ノイズの吸収
体としても機能し、リード7がら外部に放射するノイズ
、外部からリード7に侵入するノイズ、及びリード7の
相互間の電磁波干渉を抑制する。
The magnetic blocks 11 and 14 also function as electromagnetic noise absorbers, suppressing noise radiated to the outside from the leads 7, noise entering the leads 7 from the outside, and electromagnetic interference between the leads 7.

[実施例] 次に、第1図〜第5図によって本発明の実施例に係わる
電子回路装置を説明する。この電子回路装置は、絶縁性
@路基板1に枚数の回路部品2を装着し、この回路部品
2を含む電気回路を外部の電子回路装置に接続するため
のコネクタ3を設け、更に本発明に従うT形LCフィル
タ集合体4を装着することによって構成されている。
[Embodiment] Next, an electronic circuit device according to an embodiment of the present invention will be described with reference to FIGS. 1 to 5. This electronic circuit device includes a plurality of circuit components 2 mounted on an insulating circuit board 1, a connector 3 for connecting an electric circuit including the circuit components 2 to an external electronic circuit device, and further according to the present invention. It is constructed by mounting a T-shaped LC filter assembly 4.

コネクタ3は、絶縁材料から成る本体部5と、この本体
部5に保持されている多数の結合部6と、この結合部6
から導出されている多数(この例では20本)のリード
7とからなる。各リード7は基板1に平行に導出された
部分7aと基板1に対して垂直に延びる部分7bとを有
し、基板1の貫通孔8に挿入され、基板1に設けられて
いる接続導体9に半田10で固着されている。なお、リ
ード7のピッチは2111、リード7の径は0.9 n
mである。
The connector 3 includes a main body 5 made of an insulating material, a large number of coupling parts 6 held in the main body 5, and the coupling parts 6.
It consists of a large number (20 in this example) of leads 7 derived from. Each lead 7 has a portion 7 a led out parallel to the substrate 1 and a portion 7 b extending perpendicularly to the substrate 1 , and is inserted into a through hole 8 of the substrate 1 and connected to a connecting conductor 9 provided on the substrate 1 . is fixed with solder 10. The pitch of the lead 7 is 2111, and the diameter of the lead 7 is 0.9 n.
It is m.

フィルタ集合体4は、第1の磁性体ブロック11と、誘
電体基板12を含むコンデンサブロックと、アース板1
3と、第2の磁性体ブロック14とから成る。
The filter assembly 4 includes a first magnetic block 11, a capacitor block including a dielectric substrate 12, and a ground plate 1.
3 and a second magnetic block 14.

゛第1及び第2の磁性体ブロック11.14はフェライ
トコアから成り、ワード7の配列に対応して多数(この
例では20個)の貫通孔15.16をそれぞれ有する。
``The first and second magnetic blocks 11.14 are made of ferrite cores, and each has a large number (20 in this example) of through holes 15.16 corresponding to the arrangement of the words 7.

この第1及び第2の磁性体ブロック11.14は、N 
!  Z n系フェライト材料にバインダを加えて造粒
し、乾式成形し、焼成による収縮を見込んでコネクタ3
のリード7に合せてドリル加工で貫通孔15.16を形
成した後に焼成したもめであり、約i oooの透磁率
を有し、長さ45m1′1.幅51′111.厚み3I
の寸法を有する。
The first and second magnetic blocks 11.14 are N
! Connector 3 is made by adding a binder to Zn-based ferrite material, granulating it, dry molding it, and taking into account shrinkage due to firing.
The hole is fired after forming a through hole 15.16 by drilling to match the lead 7, has a magnetic permeability of about i ooo, and has a length of 45 m1'1. Width 51'111. Thickness 3I
It has dimensions of.

コンデンサブロックを構成する誘電体基板12は、リー
ド7に対応して多数の貫通孔17を有し、更に一方の主
面12aに貫通孔17を囲むように多数の個別電極18
を有し、他方の主面12bに共通のアース電極19を有
する。個別′c、極18は第4図に示す如く互いに分離
され、貫通孔17に隣接するように配置されている。ア
ース電極19は第5図に示す如く貫通孔17から少し離
間した位置に設けられ、各個別’5tf18に対向する
部分を有する。この誘電体基板12は、Sr Ti 0
3系材料を使用し、湿式成形にて厚さ約1111のグリ
ーンシートを作り、収縮を見込んでリード7のピッチに
合せてパンチで貫通孔17を形成した後に焼成したもの
であり、長さ50Ill、幅7IllN、厚み0.85
1allの磁器誘電体基板である。なお、この誘電体基
板12の誘電率は約30,000である。
The dielectric substrate 12 constituting the capacitor block has a large number of through holes 17 corresponding to the leads 7, and a large number of individual electrodes 18 surrounding the through holes 17 on one main surface 12a.
and has a common ground electrode 19 on the other main surface 12b. The individual poles 18 are separated from each other and arranged adjacent to the through hole 17, as shown in FIG. As shown in FIG. 5, the ground electrode 19 is provided at a position slightly spaced apart from the through hole 17, and has a portion facing each individual '5tf18. This dielectric substrate 12 is made of SrTi 0
A green sheet with a thickness of about 111 mm was made using wet molding using 3-type materials, and after forming through holes 17 with a punch according to the pitch of the leads 7 in anticipation of shrinkage, it was fired to a length of 50 Ill. , width 7IllN, thickness 0.85
This is a 1-all ceramic dielectric substrate. Note that the dielectric constant of this dielectric substrate 12 is approximately 30,000.

個別電極18及びアース電極19は、誘電体基板12に
Agペーストをスクリーン印刷し、焼成することによっ
て形成されている。各リード7に対応する各コンデンサ
の静電容量は約1000pFである。
The individual electrodes 18 and the ground electrode 19 are formed by screen printing Ag paste on the dielectric substrate 12 and firing it. The capacitance of each capacitor corresponding to each lead 7 is approximately 1000 pF.

アース板13は、リード7を挿通するための切欠消20
を有し、誘電体基板12のアース電極19に対応する主
面部13aを有する。また、回路基板1のアース配線導
体21への接続を行うために、アース板13は、一対の
脚部13b、13cを有する。
The ground plate 13 has a notch 20 for inserting the lead 7.
, and has a main surface portion 13 a corresponding to the ground electrode 19 of the dielectric substrate 12 . Further, in order to connect the circuit board 1 to the ground wiring conductor 21, the ground plate 13 has a pair of legs 13b and 13c.

フィルタ集合体4を組み立てるときには、コネクタ3の
各リード7を第1の磁性体ブロック11の各貫通孔15
にそれぞれ挿入する。一方、誘電体基板12のアース電
f!19にアース板13を半田付けたものを用意し、且
つ個別電極18にクリーム半田(図示せず)を塗布する
。しかる後、誘電体基板12の各貫通孔17に各リード
7を挿入し、加熱処理することにより、クリーム半田を
溶融させて各リード7に各個別電極18を半田付けする
。なお、クリーム半田を使用する代わりに、半田メッキ
層又は半田リングを使用して個別電極18をリード7に
接続してもよい。
When assembling the filter assembly 4, each lead 7 of the connector 3 is inserted into each through hole 15 of the first magnetic block 11.
Insert each into. On the other hand, the ground voltage f! of the dielectric substrate 12! 19 to which the ground plate 13 is soldered is prepared, and cream solder (not shown) is applied to the individual electrodes 18. Thereafter, each lead 7 is inserted into each through hole 17 of the dielectric substrate 12 and heated to melt the cream solder and solder each individual electrode 18 to each lead 7. Note that instead of using cream solder, the individual electrodes 18 may be connected to the leads 7 using a solder plating layer or a solder ring.

次に、第2の磁性体ブロック14の各貫通孔16に各リ
ード7を挿入し、更に各リード7を回路基板1の各貫通
孔8に挿入し、配線導体9に半田10で接続する。この
時、アース板13の脚部13b、13cも回路基板1の
貫通孔22.23に挿入し、半田24によってアース導
体21に接続する。
Next, each lead 7 is inserted into each through hole 16 of the second magnetic block 14, and each lead 7 is further inserted into each through hole 8 of the circuit board 1, and connected to the wiring conductor 9 with solder 10. At this time, the legs 13b and 13c of the ground plate 13 are also inserted into the through holes 22, 23 of the circuit board 1, and connected to the ground conductor 21 by solder 24.

フィルタ集合体4の内の単位フィルタのノイズ吸収効果
を調べるために、回路基板1を使用して構成する電子回
路装置をパーソナル・コンピュータとし、このコネクタ
3に、第3図で破線で示すインターフェイス・クープル
25のコネクタ端子26を接続し、このケーブル25の
他端を解放状態に保ち、FCCの規制に従う30?lH
z〜240MHzの放射ノイズ量を3m法、オープン・
サイトで測定した。オープン・サイトのために外部から
入射する放送波等を除外し、代表的なノイズのレベルの
みを求めたところ、第7図(C)に示す結果が得られた
。即ち、60MHz 〜70MHz 、 120 MH
z 〜160 Htlzの間に24〜30 dB、cz
 V / m程度に抑制されたクロック性ノイズが観測
された。
In order to investigate the noise absorption effect of the unit filters in the filter assembly 4, an electronic circuit device configured using the circuit board 1 is assumed to be a personal computer, and the interface connector 3 shown by the broken line in FIG. 3 is connected to the connector 3. Connect the connector terminal 26 of the couple 25 and keep the other end of this cable 25 open to comply with FCC regulations. lH
The amount of radiation noise from z to 240MHz is measured using the 3m method, open
Measured on site. Due to the open site, broadcast waves incident from outside were excluded and only the typical noise level was determined, and the results shown in FIG. 7(C) were obtained. That is, 60MHz to 70MHz, 120MHz
24-30 dB between z and 160 Htlz, cz
Clock noise suppressed to about V/m was observed.

“比軟のために、フィルタ集合体4を省いて同様な方法
でノイズ測定を行ったところ、第7図(A)の結果が得
られた。また、磁性体ブロック11.14の代わりに、
外径1.9 nn、内径11、高さ511ffのフェラ
イト・ビーズを各リード7に装着し、toooprの個
別の磁器コンデンサをリード7とグランドとの間に接続
し、同様な方法でノイズを測定したところ、第7図(B
)に示す結果が得られた。第7図(B)の各リード7に
フェライト・ビーズを装着する場合には、30〜40d
B八V/m程度のクロック性ノイズが観測される。従っ
て、本実施例のフィルタ集合体4を使用することにより
、第7図(A)のノイズ無対策の場合に比べて10〜2
0dB 、uV/m、第7図(B)のフェライトビーズ
の場合に比べて5〜10dBllV/m程度改善される
。更に、クロック性ノイズの間に現れるノイズ(各種ノ
イズの干渉ノイズ)の抑制効果もめる。第8図の実線は
ノイズ無対策の場合のクロック性ノイズとその間のノイ
ズを示し、点線は本実施例の場合のノイズを示す。上述
の如く放射ノイズが抑制されるということは、リード7
及びケーブル25を通って外部の電子回路装置に侵入す
る伝導ノイズも抑制されることを意味する。また、外部
の電子回路装置からコネクタ3を通って回路基板1上の
電気回路に入り込むノイズも抑制できることを意味する
“Due to the relative softness, when noise was measured in a similar manner by omitting the filter assembly 4, the results shown in FIG. 7(A) were obtained.Also, in place of the magnetic blocks 11 and
A ferrite bead with an outer diameter of 1.9 nn, an inner diameter of 11, and a height of 511 ff was attached to each lead 7, and a separate toopr magnetic capacitor was connected between lead 7 and ground, and the noise was measured in a similar manner. As a result, Figure 7 (B
) The results shown are obtained. When attaching a ferrite bead to each lead 7 in Fig. 7(B), 30 to 40 d
Clock noise of about B8V/m is observed. Therefore, by using the filter assembly 4 of this embodiment, compared to the case of no noise countermeasure shown in FIG.
0 dB, uV/m, which is improved by about 5 to 10 dBllV/m compared to the case of the ferrite beads shown in FIG. 7(B). Furthermore, the effect of suppressing noise that appears between clock noises (interference noise of various noises) will be examined. The solid line in FIG. 8 shows the clock noise and the noise in between when no noise countermeasure is taken, and the dotted line shows the noise in the case of this embodiment. As mentioned above, suppressing radiation noise means that lead 7
This also means that conduction noise that penetrates into external electronic circuit devices through the cable 25 is also suppressed. This also means that noise entering the electrical circuit on the circuit board 1 from an external electronic circuit device through the connector 3 can also be suppressed.

本実施例のノイズ吸収装置は次の利点を有する。The noise absorbing device of this embodiment has the following advantages.

(1)  コネクタ3のリード7のピッチが小さい場合
であっても、第1及び第2の磁性体ブロック11.14
にリード7に対応する貫通孔15.16を設けるのみで
よいから、フェライト・ビーズに比較して容易に製造す
ることができる。
(1) Even if the pitch of the leads 7 of the connector 3 is small, the first and second magnetic blocks 11.14
Since it is only necessary to provide through holes 15 and 16 corresponding to the leads 7 in the beads, they can be manufactured more easily than ferrite beads.

(2)  リード3を囲むフェライトの体積がフェライ
ト・ビーズの場合に比べて大きくなるので、大きなノイ
ズ吸収効果を得ることができる。また、リード7の相互
間がフェライトで埋められるために、リード7の相互間
の電磁干渉の抑制効果が大きくなる。
(2) Since the volume of the ferrite surrounding the lead 3 is larger than that in the case of ferrite beads, a large noise absorption effect can be obtained. Further, since the spaces between the leads 7 are filled with ferrite, the effect of suppressing electromagnetic interference between the leads 7 is increased.

(3)  磁性体ブロック11.14の貫通孔15.1
6及び誘電体基板12の貫通孔17はリード7に対5応
するように形成されているので、多数のリード7を一度
に各貫通孔15.16.17に挿入することができろ。
(3) Through hole 15.1 of magnetic block 11.14
6 and the through holes 17 of the dielectric substrate 12 are formed to correspond to the leads 7, so that a large number of leads 7 can be inserted into each of the through holes 15, 16, and 17 at once.

従って、フィルタ集合体4の装着を容易に達成すること
ができる。
Therefore, the filter assembly 4 can be easily installed.

(4)  フィルタ集合体4は、コネクタ3の本体部5
と基板1との間に配置されるので、コネクタ3との一体
化を容易に達成することができる。また、リード7の露
出部分を少なくするように第1及び第2の磁性体ブロッ
ク11.14がリード7を囲むので、リード7からのノ
イズの放射を抑制することができる。
(4) The filter assembly 4 is connected to the main body 5 of the connector 3.
Since it is disposed between the connector 3 and the substrate 1, integration with the connector 3 can be easily achieved. Further, since the first and second magnetic blocks 11.14 surround the leads 7 so as to reduce the exposed portions of the leads 7, noise radiation from the leads 7 can be suppressed.

(5)  アース板13を誘電体基板12の下に配置す
るので、アースが確実にとれるのみでなく、誘電体基板
12の補強効果が生じる。
(5) Since the grounding plate 13 is placed under the dielectric substrate 12, not only is the grounding ensured, but also the effect of reinforcing the dielectric substrate 12 is produced.

(6)  ノイズ防止が要求される電子回路装置と、要
求されない電子回路装置との両方に使用することができ
るコネクタ3を用意し、ノイズ防止が要求される場合に
のみフィルタ集合体4を装着すればよいので、コネクタ
3の量産性が向上し、回路装置のコストの低減が達成さ
れる。
(6) Prepare a connector 3 that can be used for both electronic circuit devices that require noise prevention and electronic circuit devices that do not, and attach the filter assembly 4 only when noise prevention is required. Therefore, the mass productivity of the connector 3 is improved, and the cost of the circuit device is reduced.

[変形例] 本発明は上述の実施例に限定されるものでなく、例えば
次の変形が可能なものである。
[Modifications] The present invention is not limited to the above-described embodiments, and, for example, the following modifications are possible.

(1)  アース板13に脚部13b、13cとは反対
向に立上った部分13dを設け、ここの立上り部分13
dのかぎ部13eによって第1の磁性体ブロック11の
上方位置を制限するようにしてもよい。
(1) A portion 13d rising in the opposite direction to the legs 13b and 13c is provided on the ground plate 13, and this rising portion 13
The upper position of the first magnetic block 11 may be limited by the hook portion 13e d.

(2)  コネクタ3の本5体部5と基板1との結合を
安定させるなめに、基板1に切欠部を設け、ここに本体
部5を設けた突起を挿入するようにしてもよい。
(2) In order to stabilize the connection between the main body part 5 of the connector 3 and the board 1, a notch may be provided in the board 1, and the protrusion provided with the main body part 5 may be inserted into the notch.

(3)  コネクタ3を回路基板1に対して接着剤で固
定してもよい。また、第1及び第2の磁性体ブロック1
1.14をリード7に接着剤で固定してもよい。
(3) The connector 3 may be fixed to the circuit board 1 with adhesive. In addition, the first and second magnetic blocks 1
1.14 may be fixed to the lead 7 with adhesive.

(4)  第1及び第2の磁性体ブロック11.14を
磁性粉末と樹脂との混合体又はフェライト以外の磁性体
で形成してもよい。
(4) The first and second magnetic blocks 11.14 may be formed of a mixture of magnetic powder and resin or a magnetic material other than ferrite.

(5)  第1及び第2の磁性体ブロック11.14の
内の一方を省てL形フィルタ構成とすることもできる。
(5) One of the first and second magnetic blocks 11.14 may be omitted to provide an L-shaped filter configuration.

また、コンデンサ電極を有する誘電体基12を2枚以上
にすること、又は2枚の誘電体基板12と1個の磁性体
ブロック11とを組み合わせてπ形フィルタとすること
もできる。
Further, it is also possible to use two or more dielectric substrates 12 having capacitor electrodes, or to combine two dielectric substrates 12 and one magnetic block 11 to form a π-type filter.

(6)  アース板13に、渭20の代わりにリード7
に対応した径の大きな孔を設けてもよい。
(6) Connect lead 7 to ground plate 13 instead of wire 20.
A hole with a large diameter corresponding to the diameter may be provided.

(7)  誘電体基板12にアース用の貫通孔を設け、
この貫通孔に回路基板1のアース導体21に接続される
ピンを通し、このビンにアース電極19を接続してもよ
い。
(7) Provide a through hole for grounding in the dielectric substrate 12,
A pin connected to the ground conductor 21 of the circuit board 1 may be passed through this through hole, and the ground electrode 19 may be connected to this pin.

[発明の効果コ 上述から明らかな如く、本発明によれば、ノイズ吸収効
果の大きいフィルタを含む回路装置を容易に構成するこ
とができる。
[Effects of the Invention] As is clear from the above, according to the present invention, a circuit device including a filter having a large noise absorption effect can be easily constructed.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明の実施例に係わる回路装置の一部を示す
分解斜視図、 第2図は回路装置の正面図、 第3図は第2図の■−■線の一部を切断して示す断面図
、 ?R4図は個別電極を有ずろ誘電体基板の一部を示す平
面図、 第5図はアース電極を有する誘電体基板の一部を示す底
面図、 第6図はT形LCフィルタを示す回路図、第7図は周波
数とノイズのレベルとの関係を示す図、 第8図は一部の周波数領域におけるノイズレベルを示す
図、 第9図は変形例のアース板の一部を示す斜視図である。 1・・・回路基板、3・・・コネクタ、4・・・フィル
タ集合体、5・・・本体部、6・・・結合部、7・・・
リード、8・・・貫通孔、9・・・導体、11・・・第
1の磁性体ブロック、12・・・誘電体基板、13・・
・アース板、14・・・第2の磁性体ブロック、1う、
16.17・・・貫通孔、18・・・個別電極、19・
・・アース電極。
Fig. 1 is an exploded perspective view showing a part of a circuit device according to an embodiment of the present invention, Fig. 2 is a front view of the circuit device, and Fig. 3 is a partial cutaway taken along the line ■-■ in Fig. 2. A cross-sectional view shown, ? Figure R4 is a plan view showing a part of the dielectric substrate with individual electrodes, Figure 5 is a bottom view of a part of the dielectric substrate with a ground electrode, and Figure 6 is a circuit diagram showing a T-type LC filter. , Fig. 7 is a diagram showing the relationship between frequency and noise level, Fig. 8 is a diagram showing the noise level in some frequency regions, and Fig. 9 is a perspective view showing a part of a modified earth plate. be. DESCRIPTION OF SYMBOLS 1... Circuit board, 3... Connector, 4... Filter assembly, 5... Main body part, 6... Coupling part, 7...
Lead, 8... Through hole, 9... Conductor, 11... First magnetic block, 12... Dielectric substrate, 13...
・Earth plate, 14...Second magnetic block, 1u,
16.17...Through hole, 18...Individual electrode, 19.
...Earth electrode.

Claims (1)

【特許請求の範囲】 1、回路基板(1)と、前記基板(1)に配置された回
路部品(2)と、前記回路部品(2)を含む電気回路を
外部回路に接続するためのコネクタ(3)とから成り、
前記コネクタ(3)はコネクタ本体部(5)から導出さ
れた複数のリード(7)を有し、前記リード(7)が前
記基板(1)に電気的に接続されている回路装置におい
て、 前記コネクタ(3)の本体部(5)と前記基板(1)と
の間に、前記リード(7)に対応する複数の貫通孔(1
5)を有する単数又は複数の磁性体ブロック(11)(
14)と、前記リード(7)に対応する複数の貫通孔(
17)を有し且つ複数のコンデンサを得るための複数の
個別電極(18)とアース電極(19)が設けられてい
る単数又は複数の誘電体基板(12)とを少なくとも配
置し、 前記リード(7)を前記磁性体ブロック(11)(14
)の貫通孔(15)と前記誘電体基板(12)の貫通孔
(17)に通し、 前記リード(7)に前記個別電極(18)を接続し、前
記アース電極(19)を前記回路基板(1)のアース導
体(21)に導体部材によって接続したことを特徴とす
る回路装置。
[Claims] 1. A circuit board (1), a circuit component (2) arranged on the board (1), and a connector for connecting an electric circuit including the circuit component (2) to an external circuit. (3) Consisting of
The circuit device in which the connector (3) has a plurality of leads (7) led out from the connector main body (5), and the leads (7) are electrically connected to the substrate (1), A plurality of through holes (1) corresponding to the leads (7) are provided between the main body (5) of the connector (3) and the substrate (1).
5) one or more magnetic blocks (11) (
14), and a plurality of through holes (
17) and at least one or more dielectric substrates (12) provided with a plurality of individual electrodes (18) and a ground electrode (19) for obtaining a plurality of capacitors; 7) to the magnetic blocks (11) (14).
) and the through hole (17) of the dielectric substrate (12), connect the individual electrode (18) to the lead (7), and connect the ground electrode (19) to the circuit board. A circuit device characterized in that it is connected to the ground conductor (21) of (1) by a conductor member.
JP62047252A 1987-03-02 1987-03-02 Circuit device Expired - Lifetime JPH07105609B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62047252A JPH07105609B2 (en) 1987-03-02 1987-03-02 Circuit device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62047252A JPH07105609B2 (en) 1987-03-02 1987-03-02 Circuit device

Publications (2)

Publication Number Publication Date
JPS63213997A true JPS63213997A (en) 1988-09-06
JPH07105609B2 JPH07105609B2 (en) 1995-11-13

Family

ID=12770069

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62047252A Expired - Lifetime JPH07105609B2 (en) 1987-03-02 1987-03-02 Circuit device

Country Status (1)

Country Link
JP (1) JPH07105609B2 (en)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0279583U (en) * 1988-12-07 1990-06-19
JPH0297768U (en) * 1989-01-19 1990-08-03
JP2001203490A (en) * 2000-01-20 2001-07-27 Heidelberger Druckmas Ag Filter device for at least one elastic wiring connected externally to case
JP2005354058A (en) * 2004-06-10 2005-12-22 Internatl Business Mach Corp <Ibm> Method and component of realizing emc shield resonant attenuation

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0279583U (en) * 1988-12-07 1990-06-19
JPH0297768U (en) * 1989-01-19 1990-08-03
JP2001203490A (en) * 2000-01-20 2001-07-27 Heidelberger Druckmas Ag Filter device for at least one elastic wiring connected externally to case
JP2005354058A (en) * 2004-06-10 2005-12-22 Internatl Business Mach Corp <Ibm> Method and component of realizing emc shield resonant attenuation
JP4620528B2 (en) * 2004-06-10 2011-01-26 インターナショナル・ビジネス・マシーンズ・コーポレーション Methods and components for achieving EMC shield resonant damping

Also Published As

Publication number Publication date
JPH07105609B2 (en) 1995-11-13

Similar Documents

Publication Publication Date Title
US5213522A (en) Connector with built-in filter
US5150086A (en) Filter and electrical connector with filter
US5392019A (en) Inductance device and manufacturing process thereof
JPS6343872B2 (en)
JPH06120912A (en) Electric connector of filter
JP2928291B2 (en) Filter connector assembly
EP0123457A1 (en) Filter connector
JPH08279667A (en) Flexible board
JPS63213997A (en) Circuit device
JPH03254201A (en) Dielectric band stop filter
JP2566770B2 (en) T-type LC filter
JPH0416012A (en) Noise filter
JP3061092B2 (en) Noise filter block with varistor function
JPH0438573Y2 (en)
JPS5911446Y2 (en) Composite through-type LC parts
JPH0438572Y2 (en)
CN217590758U (en) Filter
JPH0653046A (en) Noise filter
JP2853074B2 (en) Mounting structure of feedthrough capacitor
JP2666094B2 (en) Dielectric band stop filter
JPH11298281A (en) Surface mounted piezoelectric device and piezoelectric unit
JP3368404B2 (en) Resonators and filters
JPH0328591Y2 (en)
JPH0621211Y2 (en) Noise filter device
JP2985938B2 (en) LC type low pass filter