JPS6319101B2 - - Google Patents
Info
- Publication number
- JPS6319101B2 JPS6319101B2 JP57099957A JP9995782A JPS6319101B2 JP S6319101 B2 JPS6319101 B2 JP S6319101B2 JP 57099957 A JP57099957 A JP 57099957A JP 9995782 A JP9995782 A JP 9995782A JP S6319101 B2 JPS6319101 B2 JP S6319101B2
- Authority
- JP
- Japan
- Prior art keywords
- voltage
- output
- circuit
- transmission output
- transmission
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
- 230000005540 biological transmission Effects 0.000 claims description 39
- 238000001514 detection method Methods 0.000 claims description 12
- 238000009499 grossing Methods 0.000 claims description 12
- 238000000034 method Methods 0.000 claims description 4
- 238000010586 diagram Methods 0.000 description 5
- 239000003990 capacitor Substances 0.000 description 1
- 230000008878 coupling Effects 0.000 description 1
- 238000010168 coupling process Methods 0.000 description 1
- 238000005859 coupling reaction Methods 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/02—Transmitters
- H04B1/04—Circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/20—Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
- H03F3/24—Power amplifiers, e.g. Class B amplifiers, Class C amplifiers of transmitter output stages
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/02—Transmitters
- H04B1/04—Circuits
- H04B2001/0408—Circuits with power amplifiers
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/02—Transmitters
- H04B1/04—Circuits
- H04B2001/0408—Circuits with power amplifiers
- H04B2001/0416—Circuits with power amplifiers having gain or transmission power control
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Power Engineering (AREA)
- Rectifiers (AREA)
- Transmitters (AREA)
Description
【発明の詳細な説明】
本発明は無線送信機の送信出力制御方式に関す
る。
る。
従来、例えば移動無線電話移動局において、そ
の送信出力の制御は第1図に示されるような閉ル
ープによつて行なわれている。これを簡単に説明
する。まず送信機最終段の送信信号増幅器1の出
力電力P0は、所定の結合度を持つカツプラ2に
より分岐される。この分岐された信号はダイオー
ドDd1を用いた整流平滑回路3で直流電圧Vdとな
り、差動増幅器4で基準電圧Vsと比較される。
差動増幅器4の出力電圧を増幅器1の電源電圧制
御回路5を介して負帰還をかけて増幅器1を制御
することにより、送信出力電圧P0を安定に送出
できるようにしている。このときカツプラ2によ
る分岐信号の電圧Vcと整流平滑回路出力電圧Vd
の関係は次の様になる。
の送信出力の制御は第1図に示されるような閉ル
ープによつて行なわれている。これを簡単に説明
する。まず送信機最終段の送信信号増幅器1の出
力電力P0は、所定の結合度を持つカツプラ2に
より分岐される。この分岐された信号はダイオー
ドDd1を用いた整流平滑回路3で直流電圧Vdとな
り、差動増幅器4で基準電圧Vsと比較される。
差動増幅器4の出力電圧を増幅器1の電源電圧制
御回路5を介して負帰還をかけて増幅器1を制御
することにより、送信出力電圧P0を安定に送出
できるようにしている。このときカツプラ2によ
る分岐信号の電圧Vcと整流平滑回路出力電圧Vd
の関係は次の様になる。
ダイオードDd1に接続される負荷が抵抗である
ならば、第2図のダイオードDd1の電圧―電流
(V―I)特性曲線CCよりアノード端にかかる電
圧Vcに対してカソード端に表われる最大電圧は
VDである。第1図の回路にはコンデンサが接続
されているため負荷曲線LCは異なるが、この最
大電圧VD相当の平滑回路出力電圧Vdを得る。T
は時間軸である。
ならば、第2図のダイオードDd1の電圧―電流
(V―I)特性曲線CCよりアノード端にかかる電
圧Vcに対してカソード端に表われる最大電圧は
VDである。第1図の回路にはコンデンサが接続
されているため負荷曲線LCは異なるが、この最
大電圧VD相当の平滑回路出力電圧Vdを得る。T
は時間軸である。
さてこの制御係において送信出力P0を一定レ
ベル減少させる場合には、トランジスタTr1によ
り基準電圧Vsを変化させて行なつている。そし
て20〜30dB以上の送信出力低減を行なう場合、
カツプラ2による分岐信号電圧Vcも20〜30dB以
上小さくなり、ダイオードDd1の動作点は第3図
に示すようにオフ領域かこれに近くなる。そのた
め出力電圧Vdは非常に小さくなり、制御系の安
定性に欠けるようになる。特に温度変化に伴うカ
ソードとアノード間の電圧変動に大きな影響を与
える。
ベル減少させる場合には、トランジスタTr1によ
り基準電圧Vsを変化させて行なつている。そし
て20〜30dB以上の送信出力低減を行なう場合、
カツプラ2による分岐信号電圧Vcも20〜30dB以
上小さくなり、ダイオードDd1の動作点は第3図
に示すようにオフ領域かこれに近くなる。そのた
め出力電圧Vdは非常に小さくなり、制御系の安
定性に欠けるようになる。特に温度変化に伴うカ
ソードとアノード間の電圧変動に大きな影響を与
える。
本発明は送信出力検出回路において整流作用を
行なうダイオードに直流バイアス電圧を加えるこ
とにより、送信出力を減少させた場合にダイオー
ドの動作点がオフ領域になるという従来の欠点を
除去し、もつて安定な送信出力制御を行なわしめ
ようとするものである。
行なうダイオードに直流バイアス電圧を加えるこ
とにより、送信出力を減少させた場合にダイオー
ドの動作点がオフ領域になるという従来の欠点を
除去し、もつて安定な送信出力制御を行なわしめ
ようとするものである。
本発明による送信出力制御方式は、送信出力検
出回路と、該送信出力検出回路の出力に直流電圧
を重畳する構成の直流電圧発生回路と、直流電圧
が重畳された前記送信出力検出回路の出力信号を
ダイオードを用いて整流し平滑する回路と、基準
電圧発生回路と、該基準電圧発生回路の出力と前
記整流平滑回路の出力との比較回路と、該比較回
路の出力で送信出力を制御する回路より構成され
る。この構成によれば検出信号に直流電圧を重畳
することで送信出力を低減した場合も、ダイオー
ドの動作点は直流電圧のためにオン領域となり、
これによつて安定した送信出力が得られる。
出回路と、該送信出力検出回路の出力に直流電圧
を重畳する構成の直流電圧発生回路と、直流電圧
が重畳された前記送信出力検出回路の出力信号を
ダイオードを用いて整流し平滑する回路と、基準
電圧発生回路と、該基準電圧発生回路の出力と前
記整流平滑回路の出力との比較回路と、該比較回
路の出力で送信出力を制御する回路より構成され
る。この構成によれば検出信号に直流電圧を重畳
することで送信出力を低減した場合も、ダイオー
ドの動作点は直流電圧のためにオン領域となり、
これによつて安定した送信出力が得られる。
次に本発明の実施例を説明する。
第4図は本発明による送信出力制御回路であ
り、送信信号増幅器6の出力電力P0を結合検出
するカツプラ7と、これにつながるダイオード
Dd1を用いた整流平滑回路8及びカツプラ7を通
してこのダイオードDd1に直流電圧をかけると共
に温度補償を行う直流電圧重畳回路11と、整流
平滑回路8の出力端子につながる比較器9と、そ
の出力によつて送信信号増幅器6の電源電圧を制
御する制御回路10より構成される。
り、送信信号増幅器6の出力電力P0を結合検出
するカツプラ7と、これにつながるダイオード
Dd1を用いた整流平滑回路8及びカツプラ7を通
してこのダイオードDd1に直流電圧をかけると共
に温度補償を行う直流電圧重畳回路11と、整流
平滑回路8の出力端子につながる比較器9と、そ
の出力によつて送信信号増幅器6の電源電圧を制
御する制御回路10より構成される。
次に動作を説明する。
直流電圧重畳回路11においてトランジスタ
Tr3がオフでダイオードDd1に直流電圧が加わつ
ていない場合、送信信号増幅器6の出力電力P0
はカツプラ7を通して検出され、整流平滑回路8
を通して直流電圧Vdに変換される。比較器9は
電圧Vdを基準電圧Vsと比較してその出力を制御
回路10に加えることにより、送信信号増幅器6
に負帰還をかけている。
Tr3がオフでダイオードDd1に直流電圧が加わつ
ていない場合、送信信号増幅器6の出力電力P0
はカツプラ7を通して検出され、整流平滑回路8
を通して直流電圧Vdに変換される。比較器9は
電圧Vdを基準電圧Vsと比較してその出力を制御
回路10に加えることにより、送信信号増幅器6
に負帰還をかけている。
トランジスタTr3をオンにすると、直流電圧VB
が重畳されるため電圧Vdは増加し、比較器9の
出力電圧は減少する。このことによつて制御回路
10は増幅器6に供給する電流を制限するための
送信出力P0は減少する。
が重畳されるため電圧Vdは増加し、比較器9の
出力電圧は減少する。このことによつて制御回路
10は増幅器6に供給する電流を制限するための
送信出力P0は減少する。
第5図に示すように、ダイオードDd1において
アノードにかかる電圧は直流電圧VB分だけ底上
げされ、この結果得られるカソード端でのピーク
電圧はVDとなる。このとき直流電圧VBにより電
圧VcはダイオードDd1を完全に導通させているた
め、電圧Vcの変化はそのまま電圧Vdにあらわれ
る。
アノードにかかる電圧は直流電圧VB分だけ底上
げされ、この結果得られるカソード端でのピーク
電圧はVDとなる。このとき直流電圧VBにより電
圧VcはダイオードDd1を完全に導通させているた
め、電圧Vcの変化はそのまま電圧Vdにあらわれ
る。
以上のように、送信出力の変動に対する電圧
VDの変化幅は、第3図の場合に比べて大きく安
定した制御が行なえ、しかも温度変化等の影響も
小さくなる。また第4図に12で示すように、整流
平滑回路8のダイオードDd1に加える電圧に温度
特性を持たせることで、ダイオードDd1の温度に
よる検出電圧の変化を補償することができる。
VDの変化幅は、第3図の場合に比べて大きく安
定した制御が行なえ、しかも温度変化等の影響も
小さくなる。また第4図に12で示すように、整流
平滑回路8のダイオードDd1に加える電圧に温度
特性を持たせることで、ダイオードDd1の温度に
よる検出電圧の変化を補償することができる。
以上説明したように、本発明によれば送信出力
検出信号に直流電圧を重畳することにより、安定
した送信出力の制御、特に低減を行うことができ
る。
検出信号に直流電圧を重畳することにより、安定
した送信出力の制御、特に低減を行うことができ
る。
第1図は従来使用されている出力制御回路のブ
ロツク図、第2図は第1図の回路を用いて出力制
御を行つたときの整流用ダイオードにかかる入力
電位と出力電位の関係図、第3図は第1図の回路
において送信出力低減を行なつたときの整流用ダ
イオードにかかる入力電位と出力電位の関係図、
第4図は本発明の一実施例を示す回路図、第5図
は第4図の回路において送信出力低減を行なつた
ときの整流用ダイオードにかかる入力電位と出力
電位の関係図を示す。 1……送信信号増幅器、2……出力信号検出回
路、3……整流平滑回路、4……差動増幅器、5
……電源電圧制御回路、6……送信信号増幅器、
7……出力信号検出回路、8……整流平滑回路、
9……差動増幅器、10……電源電圧制御回路、
11……直流電圧重畳回路、A……電源入力、B
……送信信号入力、C……送信信号出力、D……
送信出力制御信号入力、E……電源入力、F……
送信信号入力、G……送信信号出力、H……送信
出力制御信号入力。
ロツク図、第2図は第1図の回路を用いて出力制
御を行つたときの整流用ダイオードにかかる入力
電位と出力電位の関係図、第3図は第1図の回路
において送信出力低減を行なつたときの整流用ダ
イオードにかかる入力電位と出力電位の関係図、
第4図は本発明の一実施例を示す回路図、第5図
は第4図の回路において送信出力低減を行なつた
ときの整流用ダイオードにかかる入力電位と出力
電位の関係図を示す。 1……送信信号増幅器、2……出力信号検出回
路、3……整流平滑回路、4……差動増幅器、5
……電源電圧制御回路、6……送信信号増幅器、
7……出力信号検出回路、8……整流平滑回路、
9……差動増幅器、10……電源電圧制御回路、
11……直流電圧重畳回路、A……電源入力、B
……送信信号入力、C……送信信号出力、D……
送信出力制御信号入力、E……電源入力、F……
送信信号入力、G……送信信号出力、H……送信
出力制御信号入力。
Claims (1)
- 1 送信出力検出回路と、該送信出力検出回路の
出力に直流電圧を重畳する構成の直流電圧発生回
路と、直流電圧が重畳された前記送信出力検出回
路の出力信号をダイオードを用いて整流平滑する
回路と、該整流平滑回路の出力と基準電圧とを比
較する回路と、該比較回路の出力で送信出力を制
御する回路とを含み、前記送信出力検出回路の出
力に直流を重畳させた信号を用いて送信出力を低
減することを特徴とする送信出力制御方式。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP57099957A JPS58218234A (ja) | 1982-06-12 | 1982-06-12 | 送信出力制御方式 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP57099957A JPS58218234A (ja) | 1982-06-12 | 1982-06-12 | 送信出力制御方式 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS58218234A JPS58218234A (ja) | 1983-12-19 |
JPS6319101B2 true JPS6319101B2 (ja) | 1988-04-21 |
Family
ID=14261165
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP57099957A Granted JPS58218234A (ja) | 1982-06-12 | 1982-06-12 | 送信出力制御方式 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS58218234A (ja) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH05102863A (ja) * | 1991-10-11 | 1993-04-23 | Matsushita Electric Ind Co Ltd | 出力制御式電力増幅装置 |
US5392464A (en) * | 1993-08-19 | 1995-02-21 | Nokia Mobile Phones Ltd. | Directional detector for power level control |
US5678209A (en) * | 1995-03-31 | 1997-10-14 | Lucent Technologies Inc. | Transmit power level detection circuit with enhanced gain characteristics |
US8687676B2 (en) * | 2007-07-30 | 2014-04-01 | Telefonaktiebolaget L M Ericsson (Publ) | Efficient storing of backoff and crestcomp values |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS52136547A (en) * | 1976-05-11 | 1977-11-15 | Nec Corp | Automatic power control system |
JPS5544266A (en) * | 1978-09-25 | 1980-03-28 | Nec Corp | Rectifying circuit |
-
1982
- 1982-06-12 JP JP57099957A patent/JPS58218234A/ja active Granted
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS52136547A (en) * | 1976-05-11 | 1977-11-15 | Nec Corp | Automatic power control system |
JPS5544266A (en) * | 1978-09-25 | 1980-03-28 | Nec Corp | Rectifying circuit |
Also Published As
Publication number | Publication date |
---|---|
JPS58218234A (ja) | 1983-12-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5404585A (en) | Power detector that employs a feedback circuit to enable class B operation of a detector transistor | |
US5337006A (en) | Output level control circuit for use in RF transmitter | |
US6301486B1 (en) | Radio telephone apparatus | |
US20040192408A1 (en) | Battery life extending technique for mobile wireless applications using bias level control | |
CA2074124C (en) | Transmitter with nonlinearity correction circuits | |
US4510562A (en) | Stabilizing power-supply circuit | |
US6486738B2 (en) | Device for controlling power in power amplifier of a portable wireless terminal | |
US4648016A (en) | Blocking oscillator switched mode power supply | |
US3940681A (en) | Wide amplitude range detecting circuit | |
JPS6319101B2 (ja) | ||
US4808906A (en) | High voltage regulator for CRT anode voltage supply | |
US5365120A (en) | Data slicer with hold | |
JP2001203536A (ja) | 検波回路及び送信装置 | |
JPH0685580A (ja) | 電力制御装置 | |
US4900988A (en) | High voltage stabilizing circuit for preventing overheat | |
US6121834A (en) | Signal compressing apparatus | |
US6744313B2 (en) | Power amplifier driver and method of using | |
US4562407A (en) | Automatic regulation of the output power of an amplifier | |
JP2751229B2 (ja) | Apdバイアス電圧制御回路 | |
EP1239603A1 (en) | Power amplifier driver and method of using it | |
KR950003461B1 (ko) | 무선통신기 다단계 출력제어회로의 온도 보상방법 | |
KR100289392B1 (ko) | 컴프레서 | |
JPH042507Y2 (ja) | ||
JPS5930630Y2 (ja) | インバ−タの出力安定化回路 | |
JPH05300029A (ja) | 自動送信電力制御回路の電力増幅器バイアス回路 |