JPS63156444A - 時分割多元接続システム用疑似ビツト誤り率測定回路 - Google Patents

時分割多元接続システム用疑似ビツト誤り率測定回路

Info

Publication number
JPS63156444A
JPS63156444A JP30465886A JP30465886A JPS63156444A JP S63156444 A JPS63156444 A JP S63156444A JP 30465886 A JP30465886 A JP 30465886A JP 30465886 A JP30465886 A JP 30465886A JP S63156444 A JPS63156444 A JP S63156444A
Authority
JP
Japan
Prior art keywords
error rate
bit error
burst
circuit
pseudo
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP30465886A
Other languages
English (en)
Inventor
Kozo Seo
瀬尾 耕造
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP30465886A priority Critical patent/JPS63156444A/ja
Publication of JPS63156444A publication Critical patent/JPS63156444A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Time-Division Multiplex Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 この発明は、時分割多元接続通信システムにおいて、畳
み込み符号化と最尤復号化を用いた回路に対して、受信
信号を用いてビット誤り率を測定するための、疑似ビッ
ト誤り率測定回路に関するものである。
〔従来の技術〕
第2図に従来方式における疑似ビット5り率測定回路の
構成図である。図において、(1]は受信信号、(21
は最尤復号器であり、受信信号(1)を復号して(3)
復号信号を得る。(4)は再畳み込み符号化器であり復
号信号(3)を再符号化して再符号化信号(5)を7q
る。(6)はビット誤り測定回路であり、受信信号(1
)と再符号化信号(5)を比較する。(7)は符号化制
御信号であり、受信側が受信した信号のコントロール信
号部から得られる信号もしくは受信rlIll m器で
生成する信号である。
次に動作について説明する。復号化前の受信信号(1)
は最尤復号器(2)により復号化され復号信号(3)と
なる。復号信号(3)は次段回路に出力される一方再畳
み込み符号聯(4)において再符号化され再符号化信号
(5)となる。ビット誤り率検出回路(61においては
復号化前の受信信号と再符号化信号を比較し伝送路上で
の疑似ビット誤り率を得、同時に伝送路上での疑似ビッ
ト誤り率を適当な方法で変換することにより、情報信号
の疑似ビット誤り率を得る。復号器(2)及び再畳み込
み符号化器(4)は符号化制御信号(7)により符号の
種類等が決定される。
〔発明が解決しようとする問題点〕
従来の疑似ビット誤り率測定回路は以上のように構成さ
れているので、時分割多元接続通信システムに適用した
場合ビット誤り率の測定対象パーストの選択及びパース
トごとの符号化種類の変化には対応できないという問題
があった。
この発明は上記のような問題点を解消するためになされ
たもので、ビット誤り率の測定を各パーストごとに選択
的に行ない、かつ各パーストの符号化法も可変である疑
似ビット誤り率測定回路を得ることを目的とする。
〔問題点を解決するための手段〕
この発明に係る疑似ビット誤り率測定回路は、時分割多
元接続通信システムで、その受信(Illに通常用いら
れるパースト同期制御を行うための受信パースト制御回
路において、最尤復号器、再畳み込み符号化器及び疑似
ヒツト誤り率測定回路を制御する制御信号を生成するこ
とにより達成される。
〔作用〕
この発明における受信パースト制御回路にて生成される
制御信号は最尤復号器、再0み込み符号化器及び疑似ビ
ット閣り率測定回路において各回路の動作開始、停止/
終了を制御し、符号化1類を規定する。この制御は受信
側におけるパースト選択、符号化種類の選択に対応して
行われ、各回路の動作のタイミングを調整して特定のパ
ーストのみ疑似ビット誤り率を測定する。
〔発明の実施例〕
以下、この発明の一実施例を図について戸開する。第1
図において(1)は受信信号、(2)は最尤復号器、(
3)は復号信号でみる。
(4)は再畳み込み符号化器、(5)は再符号化信号、
(6)はビット誤り率測定回路−であり、受信信号(1
)と再符号化イ省号(5)を比ψする。(8)は受信パ
ースト制御回路であり、復号器制御信号(9)、再符号
化器制御信号01、ビット誤り率測定回路制御信号α1
)をそれぞれ生成する。各制御信号は各回路の動作開始
、停止/終了制御信号と符号化種類制御信号からなる。
このよりな構成において、最尤復号器(21、再畳み込
み符号器(4)、ビット誤り率測定回路(6)の基本的
な動作は従来と同一であるが各回路は受信パースト制御
回路からの制御信号により制御される。
第3図は衛星通信における時分割多元接続システムを例
に説明するための受信局のベースバンド部に入力される
パースト信号を示したものである。
第3図において、■は1つのパーストを示し、そツバ−
スト中において(至)はCRサシ−ンス、α4はBTR
シーケンス、a9はデータ信号であり第1図及び第2図
の受信信号(1)に相当する。第1図における最尤復号
器(2)は復号器制御信号(9)により第3図のデータ
信号(至)の部分のみ動作する。
ここで、第1図の再符号化器制御信号aCtにより再キ
み込み符号化器(4)は各パースト@のデータ信号(至
)部のみ動作を行うが、その際畳み込み符号化による初
期動作及び収束動作も制御される。ビット誤り率測定回
路(6)はビット誤り率測定回路制御信号αBにより任
意のパーストのデータ信号部分の任意の位置において動
作しその部分のビット誤り率を測定できるが、これは伝
送路上の疑似ビット誤り率であり、さらにこれを適当な
方法で変換することによりデータ信号の1似ビット誤り
率を得る。
最尤復号器(2)、再畳み込み符号化)i (41、ビ
ット誤り率測定回路(6)の各動作はパーストごとに完
結しているため、各パーストに応じた符号化ワ類で測定
を行う。
〔発明の効果〕 以上のようにこの発明によれば従来のものに比べて任寡
の位置のデータ信号の疑似ビット誤り率を測定できるた
めに、時分割多元接続システムにおいて、任意のパース
トの任意の位置のデータ信号の疑似ビット誤り率をその
パーストの符号化1川に応じて得ることができる。
【図面の簡単な説明】
第1図はこの発明の一実施例による、時分割多元Mff
システムにおける疑似ビット誤り率測定回路を示す図、
第2図は得寮例の調成を示す図、第3図は衛星通信の時
分割多元接続システムに用いられるパーストフォーマッ
トを示す図である。 1において、(21は11尤復号叫、(4)は再畳み込
み符号化器、(6)はビット誤り率4(1定回路である
。なお、図中、同一符号は同一、又は引当部分を示す。

Claims (1)

    【特許請求の範囲】
  1. 時分割多元接続システムにおいて、受信信号と最尤復号
    した復号信号を再び畳み込み符号化した再符号化信号と
    を比較して伝送路上及び情報信号の疑似ビット誤り率を
    測定する際受信パースト制御回路が生成する制御信号を
    用いて任意のパーストの任意の位置の疑似ビット誤り率
    をそのパーストに応じた符号化種類でもって測定するこ
    とを特徴とする疑似ビット誤り率測定回路。
JP30465886A 1986-12-19 1986-12-19 時分割多元接続システム用疑似ビツト誤り率測定回路 Pending JPS63156444A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP30465886A JPS63156444A (ja) 1986-12-19 1986-12-19 時分割多元接続システム用疑似ビツト誤り率測定回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP30465886A JPS63156444A (ja) 1986-12-19 1986-12-19 時分割多元接続システム用疑似ビツト誤り率測定回路

Publications (1)

Publication Number Publication Date
JPS63156444A true JPS63156444A (ja) 1988-06-29

Family

ID=17935673

Family Applications (1)

Application Number Title Priority Date Filing Date
JP30465886A Pending JPS63156444A (ja) 1986-12-19 1986-12-19 時分割多元接続システム用疑似ビツト誤り率測定回路

Country Status (1)

Country Link
JP (1) JPS63156444A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2716004A1 (fr) * 1994-02-09 1995-08-11 Advantest Corp Appareil de mesure de taux d'erreurs sur les bits.
EP0772329A1 (en) * 1995-10-24 1997-05-07 Digi-Media Vision Limited Method and apparatus for decoding orthogonal frequency division multiplexed (OFDM) carriers

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2716004A1 (fr) * 1994-02-09 1995-08-11 Advantest Corp Appareil de mesure de taux d'erreurs sur les bits.
EP0772329A1 (en) * 1995-10-24 1997-05-07 Digi-Media Vision Limited Method and apparatus for decoding orthogonal frequency division multiplexed (OFDM) carriers
US5923666A (en) * 1995-10-24 1999-07-13 Nds Limited Decoding carriers encoded using orthogonal frequency division multiplexing

Similar Documents

Publication Publication Date Title
US5343498A (en) Sample timing selection and frequency offset correction for U.S. digital cellular mobile receivers
JP3359636B2 (ja) 受信機における信号重み付けパラメータを推定するための方法および装置
US5214687A (en) Method to determine transmission quality
JP3187036B2 (ja) デジタル伝送系、レシーバ装置、デジタル伝送系用の等化器
AU703051B2 (en) Simultaneous demodulation and decoding of a digitally modulated radio signal
KR960006476B1 (ko) 이동 디지탈 셀룰라 수신기의 최대 공산 순차 추정에 기초한 등화 방법
US5430743A (en) Method and apparatus for recovering data in a radio communication system
US5099499A (en) Method of generating quality factors for binary digits obtained in the viterbi-analysis of a signal
US6792053B1 (en) Method for estimating channel bit error ratio, and receiver
US5754734A (en) Method of transmitting voice coding information using cyclic redundancy check bits
ITRM950715A1 (it) Procedimento ed apparecchio per comunicazioni digitali con metrica decisionale morbida
EP0632911B1 (en) Error detector circuit and method for receiver operative to receive discretly-encoded signals
EP0872066A1 (en) A method for determining connection quality, and a receiver
JPH0575505A (ja) 受信システム
WO1993019526A1 (en) Method and apparatus for estimating signal weighting parameters in a diversity receiver
JP3132427B2 (ja) S/n測定回路,送信電力制御装置,及びディジタル通信システム
US5987631A (en) Apparatus for measuring bit error ratio using a viterbi decoder
JPS63156444A (ja) 時分割多元接続システム用疑似ビツト誤り率測定回路
EP0983655B1 (en) Bit detection method in a radio communications system
US6347223B1 (en) Method and receiver for data transmission
US20030081696A1 (en) System and method for estimating signal to noise ratio
EP0552781A2 (en) Voice signal communication with burst error reduction
GB2305083A (en) Error rate calculation using viterbi decoding/correction
US7447281B2 (en) Method for the improved recognition of the validity of IEEE 802.11a signals, and circuit arrangement for performing the method
US5260951A (en) Error correction circuit for digital data