JPS6290405U - - Google Patents

Info

Publication number
JPS6290405U
JPS6290405U JP17993185U JP17993185U JPS6290405U JP S6290405 U JPS6290405 U JP S6290405U JP 17993185 U JP17993185 U JP 17993185U JP 17993185 U JP17993185 U JP 17993185U JP S6290405 U JPS6290405 U JP S6290405U
Authority
JP
Japan
Prior art keywords
circuit
tape
hereinafter referred
speed detection
pll
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP17993185U
Other languages
English (en)
Other versions
JPH0734536Y2 (ja
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP1985179931U priority Critical patent/JPH0734536Y2/ja
Publication of JPS6290405U publication Critical patent/JPS6290405U/ja
Application granted granted Critical
Publication of JPH0734536Y2 publication Critical patent/JPH0734536Y2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Description

【図面の簡単な説明】
第1図は本考案に係るデジタルテープレコーダ
の機構部分の実施例、第2図は同電気的部分のブ
ロツク図、第3図はサーチ時の相対速度を表わし
た図である。 18:テープガイド、20:発光ダイオード、
21:フオトトランジスタ、36:F/V変換器
、34:VCO。

Claims (1)

    【実用新案登録請求の範囲】
  1. ヘリカルスキヤニング方式磁気テープレコーダ
    で回転ヘツドによりアドレス信号を記録再生する
    デジタルテープレコーダにおいて、テープ上に記
    録されたクロツク信号を抽出するフエイズロツク
    ループ(以下PLLと言う)回路と、テープ速度
    検出回路と、サーチ時に上記PLL回路の電圧制
    御発振器(以下VCOと言う)の基準電圧として
    上記テープ速度検出回路の出力電圧を加える切換
    回路を備えてなる事を特徴とするデジタルテープ
    レコーダ。
JP1985179931U 1985-11-25 1985-11-25 デジタルテ−プレコ−ダ Expired - Lifetime JPH0734536Y2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1985179931U JPH0734536Y2 (ja) 1985-11-25 1985-11-25 デジタルテ−プレコ−ダ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1985179931U JPH0734536Y2 (ja) 1985-11-25 1985-11-25 デジタルテ−プレコ−ダ

Publications (2)

Publication Number Publication Date
JPS6290405U true JPS6290405U (ja) 1987-06-10
JPH0734536Y2 JPH0734536Y2 (ja) 1995-08-02

Family

ID=31123424

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1985179931U Expired - Lifetime JPH0734536Y2 (ja) 1985-11-25 1985-11-25 デジタルテ−プレコ−ダ

Country Status (1)

Country Link
JP (1) JPH0734536Y2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0936738A (ja) * 1996-08-02 1997-02-07 Canon Inc クロック発生装置

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5665530A (en) * 1979-10-31 1981-06-03 Sony Corp Pll circuit

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5665530A (en) * 1979-10-31 1981-06-03 Sony Corp Pll circuit

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0936738A (ja) * 1996-08-02 1997-02-07 Canon Inc クロック発生装置

Also Published As

Publication number Publication date
JPH0734536Y2 (ja) 1995-08-02

Similar Documents

Publication Publication Date Title
JPS6290405U (ja)
JPS5985967U (ja) 位相検出装置
JPS6114578U (ja) 色同期回路
JPS6258989U (ja)
JPS60132666U (ja) Pll回路のドロツプアウト補償回路
JPS61182905U (ja)
JPS6040173U (ja) 磁気記録再生装置
JPS6381339U (ja)
JPS622392U (ja)
JPS6050576U (ja) ビデオテ−プレコ−ダのスイツチングレギユレ−タ回路
JPH0371426U (ja)
JPH0384933U (ja)
JPS6140761U (ja) Pll回路
JPS6352362U (ja)
JPS62101161U (ja)
JPS60116634U (ja) 磁気テ−プ走行速度制御回路
JPS5860330U (ja) ビデオテ−プレコ−ダのオ−トトラツキング回路
JPS636534U (ja)
JPH0384924U (ja)
JPS61130008U (ja)
JPS6264077U (ja)
JPS58136992U (ja) モータの位相サーボ回路
JPS5852654U (ja) 回転制御装置
JPS6133231U (ja) ヘツド切換信号作成回路
JPS5816932U (ja) パルス遅延回路