JPS6286724U - - Google Patents

Info

Publication number
JPS6286724U
JPS6286724U JP17978485U JP17978485U JPS6286724U JP S6286724 U JPS6286724 U JP S6286724U JP 17978485 U JP17978485 U JP 17978485U JP 17978485 U JP17978485 U JP 17978485U JP S6286724 U JPS6286724 U JP S6286724U
Authority
JP
Japan
Prior art keywords
switch
terminal
signal
signal switching
receiving
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP17978485U
Other languages
English (en)
Other versions
JPH0520013Y2 (ja
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP17978485U priority Critical patent/JPH0520013Y2/ja
Publication of JPS6286724U publication Critical patent/JPS6286724U/ja
Application granted granted Critical
Publication of JPH0520013Y2 publication Critical patent/JPH0520013Y2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Electronic Switches (AREA)
  • Networks Using Active Elements (AREA)

Description

【図面の簡単な説明】
第1図は本考案の一実施例の回路図、第2図は
スイツチにFETを用いた第1図実施例における
信号切換部の具体例を示す回路図、第3図は従来
の信号合成回路の回路図である。 1……現用信号切換部、2……予備信号切換部
、3……信号合成部、4……T型FETスイツチ
、11……現用信号入力端子、12……予備信号
入力端子、13……信号出力端子、21……信号
入力端子、22……信号出力端子、23,24…
…スイツチ制御端子、R1〜R5……抵抗、S1
〜S6……スイツチ、N1……インバータ、Tr
1〜Tr3……FET。

Claims (1)

    【実用新案登録請求の範囲】
  1. 現用回線から送られる現用信号を受ける第1の
    端子と、予備回線から送られる予備信号を受ける
    第2の端子と、前記第1及び第2の端子から入力
    される信号をそれぞれ断続する第1及び第2の信
    号切換部と、これら第1及び第2の信号切換回路
    からそれぞれ出力される信号を合成する合成部と
    からなる信号合成回路において:前記第1及び第
    2の信号切換部は、前記第1又は第2の端子とそ
    れぞれの前記出力端との間に接続された第1及び
    第2のスイツチと、前記第1のスイツチに並列に
    接続されている抵抗と、前記第1及び第2のスイ
    ツチと接地との間に接続された第3のスイツチと
    からそれぞれ成り;前記第1のスイツチは前記第
    2のスイツチより前記第1又は第2の端子側にあ
    ることを特徴とする信号合成回路。
JP17978485U 1985-11-21 1985-11-21 Expired - Lifetime JPH0520013Y2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP17978485U JPH0520013Y2 (ja) 1985-11-21 1985-11-21

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP17978485U JPH0520013Y2 (ja) 1985-11-21 1985-11-21

Publications (2)

Publication Number Publication Date
JPS6286724U true JPS6286724U (ja) 1987-06-03
JPH0520013Y2 JPH0520013Y2 (ja) 1993-05-26

Family

ID=31123150

Family Applications (1)

Application Number Title Priority Date Filing Date
JP17978485U Expired - Lifetime JPH0520013Y2 (ja) 1985-11-21 1985-11-21

Country Status (1)

Country Link
JP (1) JPH0520013Y2 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004207437A (ja) * 2002-12-25 2004-07-22 Nec Corp 接地スイッチ回路

Also Published As

Publication number Publication date
JPH0520013Y2 (ja) 1993-05-26

Similar Documents

Publication Publication Date Title
JPS6286724U (ja)
JPH045715U (ja)
JPS61206326U (ja)
JPS60111132U (ja) デイジタルデ−タ入力回路
JPS60229524A (ja) 双方向映像信号切換回路
JPS6355638U (ja)
JPS62129815U (ja)
JPH0273884U (ja)
JPS645534U (ja)
JPS6347627U (ja)
JPS62129744U (ja)
JPS62105528U (ja)
JPS62129819U (ja)
JPS61113550U (ja)
JPS61136308U (ja)
JPS6381479U (ja)
JPH0425376U (ja)
JPS6213028U (ja)
JPH02101674U (ja)
JPH0164228U (ja)
JPS62188932U (ja)
JPH0172718U (ja)
JPS61109228U (ja)
JPS59100349U (ja) メモリ制御機構
JPS6172933U (ja)