JPS6251339A - 変調回路 - Google Patents

変調回路

Info

Publication number
JPS6251339A
JPS6251339A JP60191309A JP19130985A JPS6251339A JP S6251339 A JPS6251339 A JP S6251339A JP 60191309 A JP60191309 A JP 60191309A JP 19130985 A JP19130985 A JP 19130985A JP S6251339 A JPS6251339 A JP S6251339A
Authority
JP
Japan
Prior art keywords
clock signal
signal
data signal
circuit
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP60191309A
Other languages
English (en)
Inventor
Hideki Omori
秀樹 大森
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP60191309A priority Critical patent/JPS6251339A/ja
Publication of JPS6251339A publication Critical patent/JPS6251339A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔概 要〕 データを無線により伝送するシステムにおいて受信した
信号がノイズの影響を受けていると、甚だしい場合は伝
送された情報が全く別の情報に化けるという問題がある
。そこで送出するデータ信号にクロック信号を重畳し、
容易に信号の補正やデータの処理を行えるようにしたも
のである。
〔産業上の利用分野〕
本発明は無線によりデジタル信号を伝送するシステムに
係り、特にデータにより信号を変調する変調回路に関す
る。
無線によりデジタル信号を伝送するシステムでは通常、
デジタル信号により周波数個移変1li(Freque
ncy 5hift Xeying以後FSK変調と称
する)を行う変調回路が使用される。FSX変調された
信号はフェージングの影響を受けても振幅制限器で補正
することができ、ノイズの影響を受けても原信号の一部
が残っていれば再生可能である。また通信速度が速い場
合でもその割に側波帯の広がりが大きくならないという
特徴を具えている。
しかしノイズの影響を受けた信号を再生し且つ再生した
情報を処理するために、受信側に送信側のクロック信号
と同期したクロック信号が必要になる。
そこで送信側と受信側のクロック信号を容易に同期させ
ることのできる情報を、FSX変調された信号に付加す
ることが要求される。
〔従来の技術〕
第4図は従来の変調回路の一例を示す回路図である。
高級な装置においては送信側、受信側ともに精度の高い
り只ツク信号発生器を具え、FSX変調された信号にク
ロック信号の同期化を図る情報が付加されている。しか
しクロック信号を同期させる機構が複雑で装置が高価に
なるため、簡略化された装置においては図示の如き変調
回路が用いられている。即ち図において変調回路として
電圧制御発振回路(Voltage Controll
ed 0scillator以後VCo回路と称する)
が用いられており、■CO60回路LiTaO3やLi
NbO3等の圧電性素子からなる圧電振動子11と、可
変容量ダイオード12を具えており、入力端子13から
°l′または“0゛に対応する二つのレベルの電圧を有
するパルス信号21が入力される。
可変容量ダイオードの端子間静電容量は印加されるバイ
アス電圧により変化し、特に逆バイアスされた状態では
バイアス電圧の変化に伴ってほぼ直線的に変化する。上
記可変容量ダイオード12は入力端子13から入力され
るパルス信号21によって逆バイアスされており、パル
ス信号21のレベルに対応して端子間静電容量が切り換
わる。
したがってかかる可変容量ダイオード12を共振回路に
含む■CO60回路発振周波数は、パルス信号21のレ
ベルに対応して変化し出力端子14からFSX変調され
た信号22、即ち周波数の異なる二つの信号が交互に出
力きれる。
〔発明が解決しようとする問題点〕
しかし上記変調回路は送信側と受信側のクロ7り信号を
同期させる情報を、FSX変調された信号に付加する機
能を具えていない。したがって信号の受信側においてノ
イズの影響を十分に補正することができず、甚だしい場
合は受信した情報が全く別の情報に化けるという問題が
あった。
〔問題点を解決するための手段〕
第1図は本発明の一実施例を示す回路図で全図を通し同
じ対象物は同一記号で表している。
上記問題点は第1図に示すデータ信号入力回路32と、
クロック信号入力回路33と、圧電振動子11と、可変
容量ダイオード12とを含むvCO00回路構成し、送
信するデータ信号21に、データ信号21と振幅の異な
るクロック信号31を重畳させ、FSK変調を行う本発
明になる変調回路によって解決される。
〔作用〕
第1図においてvCO回路の入力側にデータ信号入力回
路とクロック信号入力回路とを設け、データ信号に振幅
の異なるクロック信号を重畳させFSK変調を行うこと
により、送信側においてデータを伝送する信号にクロッ
ク信号を容易に付加することができる。またFSK変調
された信号はデータ信号とクロック信号とでそれぞれの
周波数が異なり、受信側でデータ信号とクロック信号と
を容易に分離することができる。
したがって信号の受信側において分離したクロック信号
を用いてノイズの影響を容易に補正することができ、情
報が全く別の情報に化けるのを防止することができる。
〔実施例〕
以下添付図により本発明の実施例について詳細に説明す
る。なお第2図は上記実施例の動作を説明するためのタ
イムチャート、第3図は本発明の変形例を示す回路図で
ある。
第1図においてデータ信号入力回路32とクロック信号
入力回路33とが並列に接続されており、少なくともデ
ータ信号21とクロック信号31とのいずれか一方のレ
ベルが変化すると、可変容量ダイオード12の静電容量
が変わりVCO回路3の発振周波数が変化する。
例えばデータ信号入力回路32に第2図(a)に示すデ
ータ信号を入力し、クロック信号入力回路33に第2図
山)に示すクロック信号を入力すると、VCO回路3か
ら第2図(C)に示す信号が出力される。
第2図(C)に示す信号においてデータ信号とクロッり
信号の高レベルの合致した部分、データ信号の高レベル
とクロック信号の低レベルの合致した部分・データ信号
の低レベルとクロック信号の高レベルの合致した部分、
およびデータ信号とクロック信号の低レベルの合致した
部分ではそれぞれ周波数が異なり、送信するデータ信号
に容易にクロック信号を付加して出力することができる
一方受信側において受信した信号即ち第2図(C1に示
す信号を電圧に変換し、これを微分すると第2図(d+
に示すクロック信号が得られ、受信した信号をこのクロ
ック信号で補正することによって第2図(e)に示すデ
ータ信号が得られる。したがって信号の受信側において
ノイズの影響を容易に補正することができ、情報が全く
別の情報に化けるのを防止することができる。
また第3図に示す変形例では圧電振動子11と、第1の
可変容量ダイオード41を具えだデータ信号入力回路4
2と、第2の可変容量ダイオード43を具えたクロック
信号入力回路44とを含むvCO回路4を構成し、送信
するデータ信号21に、データ信号21と振幅の異なる
クロック信号31を重畳させFSX変調を行っている。
第1の可変容量ダイオード41と第2の可変容量ダイオ
ード43とは並列に接続されており、データ信号21の
変化に伴って可変容量ダイオード41の静電容量が変わ
っても、またクロック信号31の変化に伴って可変容量
ダイオード43の静電容量が変わっても、圧電振動子1
1の入力側と接地端子との間の合成静電容量が変化しV
CO回路4の発1辰周波数が変わる。
即ち前述の実施例と同様に送信側においてクロック信号
をデータを伝送する信号に容易に付加することができ、
一方受信側においてノイズの影響を補正し情報が全く別
の情報に化けるのを防止することができる。
〔発明の効果〕
上述の如く本発明によれば信号の補正やデータの処理に
必要なりロック信号を、送出するデータ信号に容易に重
畳させる変調回路を提供することができる。
【図面の簡単な説明】
第1図は本発明の一実施例を示す回路図、第2図は実施
例の動作を説明するためのタイムチャート、 第3図は本発明の変形例を示す回路図、第4図は従来の
変調回路の一例を示す回路図、である。図において 3.4はVCO回路、 11は圧電振動子、 12.41.43は可変容量ダイオード、21はデータ
信号、 31はクロック信号、 32.42はデータ信号入力回路、 33.44はクロック信号入力回路、 をそれぞれ表す。 阜1問 卓2 閑

Claims (1)

    【特許請求の範囲】
  1. データ信号入力回路(32)と、クロック信号入力回路
    (33)と、圧電振動子(11)と、可変容量ダイオー
    ド(12)とを含む電圧制御発振回路(3)を構成し、
    送信するデータ信号(21)に、該データ信号(21)
    と振幅の異なるクロック信号(31)を重畳させ、周波
    数偏移変調を行うことを特徴とする変調回路。
JP60191309A 1985-08-30 1985-08-30 変調回路 Pending JPS6251339A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP60191309A JPS6251339A (ja) 1985-08-30 1985-08-30 変調回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60191309A JPS6251339A (ja) 1985-08-30 1985-08-30 変調回路

Publications (1)

Publication Number Publication Date
JPS6251339A true JPS6251339A (ja) 1987-03-06

Family

ID=16272415

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60191309A Pending JPS6251339A (ja) 1985-08-30 1985-08-30 変調回路

Country Status (1)

Country Link
JP (1) JPS6251339A (ja)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5439229U (ja) * 1977-08-19 1979-03-15
JPS58130925U (ja) * 1982-02-24 1983-09-03 福山パ−ル紙工株式会社 組立式容器
JPS58130927U (ja) * 1982-03-01 1983-09-03 福山パ−ル紙工株式会社 組立式容器
JPS58194121U (ja) * 1982-06-21 1983-12-23 大日本印刷株式会社 組立発泡ケ−ス

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5439229U (ja) * 1977-08-19 1979-03-15
JPS58130925U (ja) * 1982-02-24 1983-09-03 福山パ−ル紙工株式会社 組立式容器
JPS58130927U (ja) * 1982-03-01 1983-09-03 福山パ−ル紙工株式会社 組立式容器
JPS58194121U (ja) * 1982-06-21 1983-12-23 大日本印刷株式会社 組立発泡ケ−ス

Similar Documents

Publication Publication Date Title
US4988972A (en) Method for transmitting and receiving signals over transmission power lines
GB983337A (en) Improvements in or relating to transmission systems for the transmission of pulse signals
JPS59161926A (ja) ポ−ラル−プ送信機
US4606049A (en) Remote transmitter control system
US3588702A (en) Transmitter for single sideband transmission bivalent of pulse
JPH01196946A (ja) 周波数制御装置
JPS6251339A (ja) 変調回路
US3553367A (en) Facsimile multiplex communication system
US2708268A (en) Sequential phase-shifted amplitude modulated carrier wave
US3518362A (en) Demodulating circuit for waves frequency modulated by signals of the video type
US2997577A (en) Synchronous carrier production
US5060311A (en) Method and apparatus for obtaining phase or polarization insensitive optical heterodyne reception for dpsk or ask-modulated transmission signal
KR100226504B1 (ko) Pam 통신시스템의 데이터 송신 방법 및 그 장치
US4479099A (en) Multiple phase modulator for N sets of digital data
GB1277131A (en) Transmission system comprising a transmitter and a receiver for the transmission of information in a prescribed frequency band and transmitters and receivers to be used in said system
GB1519972A (en) Data transmission system
US4461012A (en) Transmitter and receiver for transmitting digital signals
RU57538U1 (ru) Устройство для секретной передачи информации
JPH0537317A (ja) パルス位相変調回路
SU364069A1 (ru) Частотный манипулятор
US4489411A (en) Process and a circuit arrangement for signal transmission using an amplitude-modulated radio broadcasting system
JPH0758548A (ja) 情報の伝送方式
KR960003563B1 (ko) 진폭변조파의 포락선 검출방법 및 그 장치
JPH02145076A (ja) 多重信号再生装置
FR2285761A1 (fr) Circuit de regulation de la phase de la porteuse a la transmission d'un signal de donnees