JPS62291135A - Cell information storage medium - Google Patents

Cell information storage medium

Info

Publication number
JPS62291135A
JPS62291135A JP61135367A JP13536786A JPS62291135A JP S62291135 A JPS62291135 A JP S62291135A JP 61135367 A JP61135367 A JP 61135367A JP 13536786 A JP13536786 A JP 13536786A JP S62291135 A JPS62291135 A JP S62291135A
Authority
JP
Japan
Prior art keywords
cell information
custom
designing
card
stored
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP61135367A
Other languages
Japanese (ja)
Inventor
Mamoru Iwatsuki
岩附 守
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP61135367A priority Critical patent/JPS62291135A/en
Priority to DE19873719522 priority patent/DE3719522A1/en
Publication of JPS62291135A publication Critical patent/JPS62291135A/en
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/30Circuit design

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Evolutionary Computation (AREA)
  • Geometry (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Credit Cards Or The Like (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)

Abstract

PURPOSE:To shorten the designing term of custom and semicustom integrated circuits by selecting cell information necessary in the case of designing the integrated circuits to store it in a predetermined medium. CONSTITUTION:An IC card 1 is set in an IC card reader 6 to externally control a CPU 4 in the IC card, cell information stored in a main memory 2 is fetched, and transferred to an existing CAD unit 7. Accordingly, when cell information necessary in case of designing custom and semicustom ICs for the memory 2 is selected and stored, the cell information necessary to the unit 7 can be immediately called by the reader 6 in case of designing the custom and semicustom ICs. Thus, a plurality of such IC cards are prepared to shorten the designing term.

Description

【発明の詳細な説明】 3、発明の詳細な説明 〔産業上の利用分野〕 本発明は、カスタムおよびセミカスタムICの設計の際
に用いて好適なセル情報蓄積媒体に関するものである。
Detailed Description of the Invention 3. Detailed Description of the Invention [Field of Industrial Application] The present invention relates to a cell information storage medium suitable for use in designing custom and semi-custom ICs.

〔従来の技術〕[Conventional technology]

従来より、ICやLSI等の大規模集積回路の設計の際
においては、標準セル方式というCAD(Comput
er Aided Design)手法が用いられてい
る。標準セルには、いわゆる基本機能のNOT 。
Conventionally, when designing large-scale integrated circuits such as ICs and LSIs, the standard cell method CAD (Compute) has been used.
er Aided Design) method is used. Standard cells have so-called basic functions NOT.

NAND、NOR等からF/F (フリップフロップ)
およびその組み合わせによるマクロ機能、ROM/RA
M等のメモリ機能、CPUの核になるピックセル機能も
含まれておシ、通常これらセル情報は■Cメーカ側が保
有している。
F/F (flip-flop) from NAND, NOR, etc.
and macro functions by combination thereof, ROM/RA
It also includes memory functions such as memory functions such as M, and pixel functions that are the core of the CPU, and usually these cell information are held by the C manufacturer.

第3図に標準セルの基本機能をなすNOT回路のセル情
報を示す。すなわち、第3図に示した(a)はNOT回
路を構成するCMO8)ランジスタ回路であシ、このト
ランジスタサイズによ多回路特性は定まる。第3図(b
)はNOT回路を表わす論理図、第3図(c)は第3図
(a)の回路特性を実際のL SI基板上で物理的に表
現するためのセルパターン図である。第3図(a)のト
ランジスタサイズを変更することにより特性を変えるこ
とができ、この場合第3図(C)のセルパターン図も対
応して変更する必要がある。通常、第3図(a)、Φl
 、 (c)をまとめてセル情報とし、他の機能セル、
ビックセルと共に磁気テープ(図示せず)に記憶され保
存される。
FIG. 3 shows cell information of a NOT circuit, which constitutes the basic function of a standard cell. That is, (a) shown in FIG. 3 is a CMO8) transistor circuit constituting a NOT circuit, and the multi-circuit characteristics are determined by the size of this transistor. Figure 3 (b
) is a logic diagram representing a NOT circuit, and FIG. 3(c) is a cell pattern diagram for physically expressing the circuit characteristics of FIG. 3(a) on an actual LSI board. The characteristics can be changed by changing the transistor size in FIG. 3(a), in which case the cell pattern diagram in FIG. 3(C) must be correspondingly changed. Usually, Fig. 3(a), Φl
, (c) together as cell information, and other functional cells,
It is stored and stored on a magnetic tape (not shown) along with Bic Cell.

すなわち、第3図(a)に示した回路図1回路名、トラ
ンジスタサイズおよびその回路特性、第3図(b)に示
した論理図および論理機能名、第3図(c)に示したセ
ルパターン図およびセルパターン名等がCAD装置(図
示せず)上に再現できる形式で磁気テープに記憶され保
存される。そして、CAD装置上で再現する場合には、
磁気テープから磁気ディスク等のファイルにロードして
直接アクセスできる形で使用される。
That is, the circuit name, transistor size and circuit characteristics of the circuit diagram shown in FIG. 3(a), the logic diagram and logical function name shown in FIG. 3(b), and the cell shown in FIG. 3(c). Pattern diagrams, cell pattern names, etc. are stored and saved on magnetic tape in a format that can be reproduced on a CAD device (not shown). And when reproducing on a CAD device,
It is used in a format that allows direct access by loading files on magnetic disks, etc. from magnetic tape.

また、これらセル情報を磁気テープではなく磁気ディス
クに直接蓄積して使用する方法も11)、この技術に関
してはrNEC技報V0I、37.No。
There is also a method of storing and using cell information directly on a magnetic disk instead of on a magnetic tape 11), as described in rNEC Technical Report V0I, 37. No.

8/1984.P、108.ゲートアレイインタフェイ
ス」および[NEC技報Vo1.37.N088/19
84゜P、113.大規模ゲートアレイCADシステム
」に開示されている。
8/1984. P, 108. "Gate Array Interface" and [NEC Technical Report Vol. 1.37. N088/19
84°P, 113. "Large-Scale Gate Array CAD System".

一般に、このようなセル情報の蓄積された磁気テープあ
るいは磁気ディスクは前述した通シエCメーカが保有し
ており、通常メーカ側のCAD装置上のみにロードして
使われている。
Generally, the magnetic tape or magnetic disk on which such cell information is stored is owned by the above-mentioned commercial C manufacturer, and is normally loaded and used only on the manufacturer's CAD device.

〔発明が解決しようとする問題点〕[Problem that the invention seeks to solve]

しかしながら、近年においては、カスタムおよびセミカ
スタムICの普及により、ユーザ側にセル情報を公開し
て使用する必要が生じており、従来より用いられている
磁気テープや磁気ディスクのようなセル情報蓄積媒体で
は、ユーザの必要としないセル情報までもがすべて含ま
れている場合がアリ、カスタムおよびセミカスタムIC
の設計工期の長期化を招くものであった。
However, in recent years, with the spread of custom and semi-custom ICs, it has become necessary to disclose and use cell information to users, and cell information storage media such as conventionally used magnetic tapes and magnetic disks have become available. However, custom and semi-custom ICs may contain all the cell information that the user does not need.
This resulted in a prolongation of the design period.

本発明はこのような問題点に鑑みてなされたもので、そ
の目的とするところは、カスタムおよびセミカスタム集
積回路の設計工期の短縮化を図ることにある。
The present invention has been made in view of these problems, and its purpose is to shorten the design period for custom and semi-custom integrated circuits.

〔問題点を解決するための手段〕[Means for solving problems]

このような目的を達成するために本発明は、カスタムお
よびセミカスタム集積回路の設計の際に必要なセル情報
を選択して所定媒体に蓄積するようにしたものである。
In order to achieve such an object, the present invention selects and stores necessary cell information in a predetermined medium when designing a custom or semi-custom integrated circuit.

〔作用〕[Effect]

したがってこの発明によれば、カスタムおよびセミカス
タム集積回路の設計の際に必要とするセル情報を、所定
媒体を介して即座に得ることが可能となる。
Therefore, according to the present invention, cell information required when designing custom and semi-custom integrated circuits can be immediately obtained via a predetermined medium.

〔実施例〕〔Example〕

以下、本発明に係るセル情報蓄積媒体を詳細に説明する
。第1図は、このセル情報蓄積媒体の一実施例を示すI
Cカードの概略構成図である。同図において、1はIC
カード、2はこのICカード1上に形成されたセル情報
を記憶するメインメモリ、3はこのメインメモリ2に記
憶されるセル情報の存在位置(アドレス)を記憶するイ
ンデックスメモリ、4はセル情報の制御を行うマイクロ
プロセッサ(CPU)であり、 メインメモリ2および
インデックスメモリ3は不揮発性メモリより構成されて
いる。5は、メーカ側においてセル情報の書き込みを可
能とし、ユーザ側では書き込まれたセル情報の読み出し
専用とするためのコントロールメモリで、インデックス
メモリ3の一部で構成されている。メインメモリ2には
、例えば第3図(a)〜(C)に示したセル情報が記憶
され、その図形データは座標値で、回路名、論理機能名
は文字コードで、トランジスタサイズ、回路特性等は数
値でメインメモリ領域上に記憶されるようになっている
。メインメモリ領域は、ICカード1の大きさとメモリ
素子とによって決まるため、第3図(a)〜(C)のセ
ル情報を格納してまだ余裕がめる場合は、インデックス
メモリ3に次の機能セル情報のメインメモリ領域上にお
けるスタートアドレスを記憶するようにしておく。もち
ろん、第3図(a)〜(C)のセル情報のメインメモリ
領域上におけるスタートアドレスも、同様にしてインデ
ックスメモリ3に記憶させておくことは言うまでもなく
、1枚のICカードにセル情報が入υきらない場合には
、複数枚のICカードにまたがることを識別するだめの
アドレスをインデックスメモリ3に記憶させておく。
Hereinafter, the cell information storage medium according to the present invention will be explained in detail. FIG. 1 shows an embodiment of this cell information storage medium.
It is a schematic block diagram of a C card. In the same figure, 1 is an IC
2 is a main memory that stores the cell information formed on this IC card 1; 3 is an index memory that stores the location (address) of the cell information stored in the main memory 2; 4 is the cell information It is a microprocessor (CPU) that performs control, and the main memory 2 and index memory 3 are composed of nonvolatile memories. Reference numeral 5 denotes a control memory that allows the manufacturer to write cell information and allows the user to read only the written cell information, and is constituted by a part of the index memory 3. The main memory 2 stores, for example, the cell information shown in FIGS. 3(a) to (C), in which the graphic data is coordinate values, the circuit name and logical function name are character codes, and the transistor size and circuit characteristics are stored in the main memory 2. etc. are stored in the main memory area as numerical values. The main memory area is determined by the size of the IC card 1 and the memory element, so if there is still room after storing the cell information in FIGS. The start address on the main memory area of . Of course, it goes without saying that the start addresses on the main memory area of the cell information shown in FIGS. 3(a) to (C) are also stored in the index memory 3 in the same way, and the cell information is stored on one IC card. If the number of IC cards is not enough, the index memory 3 stores an address for identifying whether the IC cards are used over a plurality of IC cards.

そして、第2図に示したICカード読取装置6にICカ
ード1をセットすることによって、ICカード内のCP
U 4が外部よシコントロールされ、メインメモリ2に
記憶されたセル情報が取如出されて、既存のCAD装置
7に転送されるようになっている。したがって、メイン
メモリ2にカスタムおよびセミカスタムICの設計の際
に必要なセル情報のみを選択して記憶させておけば、カ
スタムおよびセミカスタムICの設計の際に、ICカー
ド読取装置6を用いてCAD装置7上に必要なセル情報
を即座に呼び出すことができ、このようなICカードを
複数準備することによって設計工期の短縮化を図ること
ができる。
By setting the IC card 1 in the IC card reader 6 shown in FIG.
The U 4 is externally controlled, and the cell information stored in the main memory 2 is taken out and transferred to the existing CAD device 7. Therefore, if only the cell information necessary for custom and semi-custom IC design is selected and stored in the main memory 2, the IC card reader 6 can be used when designing custom and semi-custom ICs. Necessary cell information can be immediately called up on the CAD device 7, and by preparing a plurality of such IC cards, the design period can be shortened.

同、本実施例においては、セル情報を蓄積する媒体とし
てICカードを用いたが、LSIの高集積化により、I
Cカードの代わ9に1チツプのメモリ内蔵マイコンある
いはハイブリッドICで構成してもよく、このようにす
ることによってセル情報蓄積媒体をさらにコンパクトに
することができ、上記実施例と同様以上の効果を奏する
。また、これら媒体をハードウェアアクセラレータやリ
アルチップ形式のハードウェアシミュレータへの入力と
して用いることにより、IC/L8Iの設計工期をさら
に短縮することができる。
Similarly, in this embodiment, an IC card was used as a medium for storing cell information, but due to the high integration of LSI,
Instead of the C card 9, it may be configured with a microcomputer with a built-in memory or a hybrid IC. By doing so, the cell information storage medium can be made even more compact, and the same or better effects as in the above embodiment can be obtained. play. Further, by using these media as input to a hardware accelerator or a real chip type hardware simulator, the design period of the IC/L8I can be further shortened.

〔発明の効果〕〔Effect of the invention〕

以上説明したように本発明によるセル情報蓄積媒体によ
ると、カスタムおよびセミカスタム集積回路の設計の際
に必要なセル情報を選択して所定媒体に蓄積するように
したので、必要とするセル情報を所定媒体を介して即座
に得ることが可能となり、カスタムおよびセミカスタム
集積回路の設計工期の短縮化を図ることができる。
As explained above, according to the cell information storage medium according to the present invention, necessary cell information is selected and stored in a predetermined medium when designing a custom or semi-custom integrated circuit. It becomes possible to obtain the information immediately through a predetermined medium, and the design period for custom and semi-custom integrated circuits can be shortened.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は本発明に係るセル情報蓄積媒体の一実施例を示
すICカードの概略構成図、第2図はICカード読取装
置のCAD装置との接続状態を示す構成図、第3図は標
準セルの基本機能をなすN01回路のセル情報図である
。 1・O・・ICカード、2・―・拳メインメモリ、3・
・9・インデックスメモリ、4・・・・マイクロプロセ
ッサ、511・会・コントロールメモリ、6会、、、I
Cカード読取装置、70.。 ・CAD装置。
FIG. 1 is a schematic configuration diagram of an IC card showing an embodiment of the cell information storage medium according to the present invention, FIG. 2 is a configuration diagram showing the connection state of an IC card reading device with a CAD device, and FIG. 3 is a standard configuration diagram. FIG. 2 is a cell information diagram of an N01 circuit that performs the basic functions of a cell. 1.O..IC card, 2.--Fist main memory, 3.
・9・Index memory, 4・・Microprocessor, 511・Control memory, 6・・・I
C card reader, 70. .・CAD equipment.

Claims (2)

【特許請求の範囲】[Claims] (1)カスタムおよびセミカスタム集積回路の設計の際
に必要なセル情報を選択して所定媒体に蓄積してなるセ
ル情報蓄積媒体。
(1) A cell information storage medium in which cell information necessary for designing custom and semi-custom integrated circuits is selected and stored in a predetermined medium.
(2)所定媒体は、前記セル情報を記憶するメインメモ
リ、記憶したセル情報のアドレスを記憶するインデック
スメモリおよびコントロール部としてのマイクロプロセ
ッサを備えてなる特許請求の範囲第1項記載のセル情報
蓄積媒体。
(2) Cell information storage according to claim 1, wherein the predetermined medium comprises a main memory for storing the cell information, an index memory for storing addresses of the stored cell information, and a microprocessor as a control section. Medium.
JP61135367A 1986-06-11 1986-06-11 Cell information storage medium Pending JPS62291135A (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP61135367A JPS62291135A (en) 1986-06-11 1986-06-11 Cell information storage medium
DE19873719522 DE3719522A1 (en) 1986-06-11 1987-06-11 Integrated circuit card for storing cellular information

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61135367A JPS62291135A (en) 1986-06-11 1986-06-11 Cell information storage medium

Publications (1)

Publication Number Publication Date
JPS62291135A true JPS62291135A (en) 1987-12-17

Family

ID=15150070

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61135367A Pending JPS62291135A (en) 1986-06-11 1986-06-11 Cell information storage medium

Country Status (2)

Country Link
JP (1) JPS62291135A (en)
DE (1) DE3719522A1 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030030832A (en) * 2001-10-12 2003-04-18 아메리칸 퍼시픽 테크놀로지 Integrated computer-aided design (cad) and robotic systems for rapid prototyping and manufacture of smart cards

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE4324870A1 (en) * 1993-07-23 1995-02-09 Weidmueller Interface Self-reporting facility and process for making it
EP2201476A4 (en) * 2007-10-04 2011-06-01 Nike International Ltd Display card for custom-manufactured item and method

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2738113C2 (en) * 1976-09-06 1998-07-16 Gao Ges Automation Org Device for performing machining operations with an identifier
US4575621A (en) * 1984-03-07 1986-03-11 Corpra Research, Inc. Portable electronic transaction device and system therefor
DE3509633C2 (en) * 1984-04-26 1994-05-11 Heidelberger Druckmasch Ag Device for controlling a printing press

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030030832A (en) * 2001-10-12 2003-04-18 아메리칸 퍼시픽 테크놀로지 Integrated computer-aided design (cad) and robotic systems for rapid prototyping and manufacture of smart cards

Also Published As

Publication number Publication date
DE3719522A1 (en) 1987-12-17

Similar Documents

Publication Publication Date Title
KR100193779B1 (en) Semiconductor disk device
US6459644B2 (en) Semiconductor memory device with block alignment function
KR100987241B1 (en) Memory Device and Recording/Reproducing Apparatus Using the Same
US7500093B2 (en) Startup program execution method, device, storage medium, and program
EP0615193A1 (en) Memory card device
CN110489050A (en) The programmed method of data memory device and system information
JPS62291135A (en) Cell information storage medium
JP3117244B2 (en) EEPROM control device
EP0874368A2 (en) Information recording apparatus and method, and information reproducing apparatus and method
JPS59116838A (en) Read and write control system for card information
KR910002448B1 (en) Portabel electronic device
JP2798957B2 (en) Portable electronic devices
JP2609645B2 (en) Portable electronic devices
JP3406622B2 (en) Memory card device
JP2006065505A (en) Memory card and reproducing apparatus
JPS63156257A (en) Control system for indexed organization file with key
JPH05225406A (en) Ic card extension device
JP3138932B2 (en) Memory card
JP2694170B2 (en) IC card system
US20050262320A1 (en) Register unit
JP2003346106A (en) Recording/editing device
JPS61193245A (en) Memory control system
JPH0344872A (en) Recording mode control system for auxiliary storage device
JPS63229542A (en) Electronic card
JPH08335190A (en) Memory card controller