DE3719522A1 - Integrated circuit card for storing cellular information - Google Patents
Integrated circuit card for storing cellular informationInfo
- Publication number
- DE3719522A1 DE3719522A1 DE19873719522 DE3719522A DE3719522A1 DE 3719522 A1 DE3719522 A1 DE 3719522A1 DE 19873719522 DE19873719522 DE 19873719522 DE 3719522 A DE3719522 A DE 3719522A DE 3719522 A1 DE3719522 A1 DE 3719522A1
- Authority
- DE
- Germany
- Prior art keywords
- cell information
- stored
- card
- customer
- information
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F30/00—Computer-aided design [CAD]
- G06F30/30—Circuit design
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Evolutionary Computation (AREA)
- Geometry (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Credit Cards Or The Like (AREA)
- Semiconductor Integrated Circuits (AREA)
- Design And Manufacture Of Integrated Circuits (AREA)
Abstract
Description
Die Erfindung betrifft eine Zelleninformation speichernde IS-Karte, die für die Anwendung beim Entwurf von kunden spezifischen und halbkundenspezifischen integrierten Schaltkreisen gut geeignet ist.The invention relates to a cell information storage IS card for use in customer design specific and semi-custom integrated Circuits is well suited.
Bisher wird für den Entwurf eines Chip-Schaltkreises wie etwa eines IS oder eines LSI-Schaltkreises ein computer gestütztes Entwicklungsverfahren bzw. CAD-Verfahren ange wandt, das als "Standardzellen-Verfahren" bezeichnet wird. Standardzellen bzw. Standard-Schaltungsmoduln enthalten nicht nur sogenannte Grundfunktionen wie NOT, NAND und NOR, sondern auch eine Flip-Flop- bzw. F/F-Funktion sowie Makrofunktionen, die auf Kombinationen der F/F-Funktionen basieren, Speicherfunktionen wie ROM- und RAM-Funktionen und eine Ansteuerzellenfunktion, die als Kern einer Zen traleinheit dient. Normalerweise sind diese Zelleninforma tionselemente beim IS-Hersteller vorhanden.So far, how to design a chip circuit such as an IS or an LSI circuit, a computer supported development process or CAD process applies, which is referred to as "standard cell method". Standard cells or standard circuit modules included not just so-called basic functions like NOT, NAND and NOR, but also a flip-flop or F / F function as well Macro functions based on combinations of F / F functions based, memory functions such as ROM and RAM functions and a drive cell function, which is the core of a Zen tral unit serves. Usually these cells are informa tion elements available from the IS manufacturer.
Die Fig. 3(a)-3(c) zeigen die Zelleninformation eines NOT- Schaltkreises, der die Grundfunktion der Standardzellen bildet. Der NOT-Schaltkreis von Fig. 3(a) besteht aus einem CMOS-Transistorkreis, dessen Transistorgröße die Schalt kreischarakteristiken bestimmt. Fig. 3(b) ist ein Logik schaltbild des NOT-Schaltkreises, während Fig. 3(c) ein Zellenaufbaubild ist, das die Schaltkreischarakteristiken von Fig. 3(a) auf einem echten LSI-Substrat physisch dar stellt. Die Charakteristiken können durch Ändern der Tran sistorgröße in Fig. 3(a) geändert werden, und in diesem Fall muß das Zellenaufbaubild von Fig. 3(c) ebenfalls ent sprechend geändert werden. Normalerweise werden die Fig. 3(a), 3(b) und 3(c) als Zelleninformation zusammengenommen, und diese Information wird auf einem Magnetband (nicht gezeigt) zusammen mit den Zelleninformationen anderer Funk tions- und Ansteuerzellen gespeichert und aufbewahrt. Spe ziell werden das Schaltkreisdiagramm von Fig. 3(a), die Schaltkreisbezeichnung, die Transistorgröße und die Schalt kreischarakteristiken, ferner das Logikschaltbild von Fig. 3(b) und die Logikfunktions-Bezeichnung sowie das Zellen aufbaudiagramm von Fig. 3(c) und eine Zellenaufbau-Bezeich nung etc. auf dem Magnetband in der Form aufgezeichnet und aufbewahrt, in der sie auf einer CAD-Entwurfseinrichtung (nicht gezeigt) reproduzierbar sind. Wenn die Zelleninfor mationen auf der CAD-Entwurfseinrichtung reproduziert wer den, werden sie von dem Magnetband in eine Datei, z. B. eine Magnetplatte, geladen und in direkt zugänglicher Form benützt.The Fig. 3 (a) -3 (c) show the cell information of an emergency circuit which is the basic function of the standard cells. The NOT circuit of Fig. 3 (a) consists of a CMOS transistor circuit, the transistor size of which determines the switching circuit characteristics. Fig. 3 (b) is a logic circuit diagram of the NOT circuit, while Fig. 3 (c) is a cell construction diagram that physically represents the circuit characteristics of Fig. 3 (a) on a real LSI substrate. The characteristics can be changed by changing the transistor size in Fig. 3 (a), and in this case, the cell structure image of Fig. 3 (c) must also be changed accordingly. Typically, Figures 3 (a), 3 (b) and 3 (c) are taken together as cell information, and this information is stored and stored on magnetic tape (not shown) along with the cell information of other function and drive cells. Specifically, the circuit diagram of Fig. 3 (a), the circuit designation, the transistor size and the switching circuit characteristics, the logic circuit diagram of Fig. 3 (b) and the logic function designation as well as the cell construction diagram of Fig. 3 (c) and a cell structure designation, etc., recorded and stored on the magnetic tape in the form in which they are reproducible on a CAD design device (not shown). When the cell information is reproduced on the CAD design facility, the magnetic tape converts it into a file, e.g. B. a magnetic disk, loaded and used in a directly accessible form.
Ferner gibt es ein Verfahren, bei dem die Zelleninforma tionen direkt auf einer Magnetplatte und nicht auf einem Magnetband gespeichert und in dieser Form benützt werden. Dieses Verfahren ist in "NEC GIHO (Technical Bulletin), vol. 37, Nr. 8/1984, S. 108, Gate Array Interface" und "NEC GIHO, vol. 37, Nr. 8/1984, S. 113, Large-Scale Gate Array CAD System", angegeben.There is also a method in which the cell information ions directly on a magnetic disk and not on one Magnetic tape can be stored and used in this form. This procedure is described in "NEC GIHO (Technical Bulletin), vol. 37, No. 8/1984, p. 108, Gate Array Interface "and" NEC GIHO, vol. 37, No. 8/1984, p. 113, Large-Scale Gate Array CAD system ".
Normalerweise wird ein solches Magnetband oder eine solche Magnetplatte, auf der die Zelleninformationen gespeichert sind, vom IS-Hersteller aufbewahrt und üblicherweise nur in die herstellerseitige CAD-Einrichtung geladen und dort ver wendet.Usually such a magnetic tape or one Magnetic disk on which the cell information is stored are kept by the IS manufacturer and usually only in the manufacturer's CAD device loaded and ver there turns.
Seit einigen Jahren ist es jedoch durch die Verbreitung von kunden- und halbkundenspezifischen integrierten Schaltkrei sen notwendig geworden, die Zelleninformationen für den Anwender zugänglich zu machen und sie anwenderseitig zu verwenden. In dem bisher verwendeten Zelleninformations speichermedium wie Magnetband oder Magnetplatte sind aber auch die Zelleninformationen, die vom Anwender nicht benö tigt werden, manchmal sehr ausführlich enthalten, wodurch der Zeitaufwand für die Entwurfsarbeit der kunden- oder halbkundenspezifischen integrierten Schaltkreise größer wird.However, for some years now it has been through the spread of customized and semi-custom integrated circuits cell information for the To make users accessible and user-side use. In the cell information used so far storage media such as magnetic tape or magnetic disk are also the cell information that the user does not need be included, sometimes very detailed, whereby the time required for the design work of the customer or semicustom integrated circuits larger becomes.
Aufgabe der vorliegenden Erfindung ist die Verkürzung der Entwurfsarbeitszeit von kundenspezifischen und halbkunden spezifischen integrierten Schaltkreisen.The object of the present invention is to shorten the Design working time of customized and semi-customers specific integrated circuits.
Zur Lösung der vorgenannten Aufgabe sieht die Erfindung vor, daß ausgewählte Zelleninformationen, die für den Ent wurf von kunden- und halbkundenspezifischen integrierten Schaltkreisen benötigt werden, auf einem vorbestimmten In formationsträger gespeichert werden.The invention provides for achieving the aforementioned object before that selected cell information for the Ent litter of customer and semi-custom integrated Circuits are needed on a predetermined In formation carriers are stored.
Die Zelleninformation speichernde IS-Karte nach der Erfin dung ist gekennzeichnet durch die eigentliche IS-Karte, durch einen Hauptspeicherabschnitt, in dem ausgewählte Zel leninformationen, die für den Entwurf von kunden- und halb kundenspezifischen integrierten Schaltkreisen benötigt wer den, speicherbar sind, durch einen Indexspeicherabschnitt, in dem Adressen der gespeicherten Zelleninformationen spei cherbar sind, und durch einen Mikroprozessorabschnitt, der als Steuerteil dient, wobei sämtliche Abschnitte in die eigentliche IS-Karte eingebaut sind.The IS card storing the cell information according to the invention dung is identified by the actual IS card, through a main storage section in which selected cell leninformation necessary for the design of customer and half customer-specific integrated circuits which are storable by an index storage section, in the addresses of the stored cell information are storable, and by a microprocessor section, the serves as a control part, with all sections in the actual IS card are installed.
Damit kann gemäß der Erfindung die für den Entwurf eines kunden- oder halbkundenspezifischen integrierten Schalt kreises notwendige Zelleninformation von dem vorbestimmten Informationsträger sofort abgerufen werden.According to the invention, this can be used to design a customized or semi-custom integrated switching circle necessary cell information from the predetermined one Information carriers can be called up immediately.
Anhand der Zeichnung wird die Erfindung beispielsweise näher erläutert. Es zeigen:Using the drawing, the invention is for example explained in more detail. Show it:
Fig. 1 eine schematische Darstellung einer IS-Karte gemäß einer Ausführungsform der Erfindung; Figure 1 is a schematic representation of an IS card according to an embodiment of the invention.
Fig. 2 eine Perspektivansicht, die den Anschluß eines IS-Kartenlesers an eine CAD-Einrichtung zeigt; und Fig. 2 is a perspective view showing the connection of an IS card reader to a CAD device; and
Fig. 3a bis 3c Zelleninformationsdiagramme eines NOT-Glieds, das die Grundfunktion von Standardzellen bil det, wobei Fig. 3(a) ein Schaltbild eines CMOS-Transistorkreises zur Realisierung des NOT-Glieds, Fig. 3(b) ein Logikschaltbild des NOT-Glieds und Fig. 3(c) ein Zellenaufbaubild ist, das die Schaltkreischarakteristiken des NOT-Glieds auf einem echten LSI-Substrat phy sisch zeigt. FIGS. 3a to 3c cell information diagrams of a NOT gate, the det the basic function of standard cells bil, wherein Fig. 3 (a) is a circuit diagram of a CMOS transistor circuit for realizing the NOT-member, Fig. 3 (b) is a logic diagram of the EMERGENCY Gates and Fig. 3 (c) is a cell configuration diagram that physically shows the circuit characteristics of the NOT gate on a real LSI substrate.
Fig. 1 zeigt schematisch eine IS-Karte als Beispiel für ein Zelleninformation speicherndes Medium. Dabei sind vorge sehen die IS-Karte 1, ein Hauptspeicherabschnitt 2, in dem Zelleninformationen speicherbar sind und der auf der IS-Karte ausgebildet ist, ein Indexspeicherabschnitt 3, in dem die Stellen (Adressen) der im Hauptspeicherabschnitt 2 gespeicherten Zelleninformationen gespeichert sind, und ein Mikroprozessorabschnitt bzw. eine CPU 4 zur Steuerung der Zelleninformationen. Der Hauptspeicherabschnitt 2 und der Indexspeicherabschnitt 3 bestehen aus nichtflüchtigen Spei chern. Ein Kontrollspeicherabschnitt 5 ermöglicht es dem Hersteller, die Zelleninformationen einzuschreiben, so daß der Anwender nur die eingeschriebenen Zelleninformationen auslesen kann, und der Kontrollspeicherabschnitt 5 ist als Teil des Indexspeicherabschnitts 3 ausgebildet. Die Zellen informationen, die z. B. in den Fig. 3(a)-3(c) gezeigt sind, sind im Hauptspeicherabschnitt 2 gespeichert. Dabei sind die Aufbaudaten der Zelleninformation als Koordinaten werte, die Schaltkreisbezeichnung und Logikfunktionsbe zeichnung als Zeichencodes und die Transistorgröße, Schalt kreischarakteristiken etc. als Zahlenwerte in dem Bereich des Hauptspeicherabschnitts 2 gespeichert. Der Hauptspei cherbereich ist durch die Größe der IS-Karte 1 und die Auf nahmefähigkeit des Hauptspeicherabschnitts 2 bestimmt. Wenn nach dem Speichern der Zelleninformationen der Fig. 3(a)- 3(c) im Hauptspeicherbereich noch Platz vorhanden ist, wird im Indexspeicherabschnitt 3 die Startadresse der nächst folgenden Funktionszelleninformation des Hauptspeicher bereichs gespeichert. Selbstverständlich wird die Start adresse der Zelleninformation in Fig. 3(a)-3(c) des Haupt speicherbereichs gleichermaßen im Indexspeicherabschnitt 3 gespeichert. Wenn die Zelleninformationen nicht als ein Satz in der einzelnen IS-Karte aufnehmbar sind, wird vorher im Indexspeicherabschnitt 3 eine Adresse gespeichert, die angibt, daß die Informationen auf mehreren IS-Karten ent halten sind. Fig. 1 schematically shows an IC card as an example of a cell information storing medium. Here, the IS card 1 , a main memory section 2 , in which cell information can be stored and which is formed on the IS card, an index memory section 3 in which the locations (addresses) of the cell information stored in the main memory section 2 are stored, and a microprocessor section or a CPU 4 for controlling the cell information. The main storage section 2 and the index storage section 3 consist of non-volatile memories. A control storage section 5 enables the manufacturer to write in the cell information so that the user can only read out the written cell information, and the control storage section 5 is designed as part of the index storage section 3 . The cells information z. As shown in Fig. 3 (a) -3 (c) are stored in main memory Section 2. The structure data of the cell information are stored as coordinates, the circuit designation and logic function designation as character codes and the transistor size, switching circuit characteristics etc. as numerical values in the area of the main memory section 2 . The main storage area is determined by the size of the IS card 1 and the capacity of the main storage section 2 . After storing the cell information when the Figure 3 (a) -. 3 (c) in main memory area or space is available, is stored the start address of the next function cell information of the main storage area in the index memory section 3. Of course, the start address of the cell information in Fig. 3 (a) -3 (c) of the main storage area is also stored in the index storage section 3 . If the cell information cannot be recorded as a set in the single IS card, an address is previously stored in the index storage section 3 , which indicates that the information is contained on a plurality of IS cards.
Durch Eingabe der IS-Karte 1 in einen IS-Kartenleser 6 (Fig. 2) wird die in diese IS-Karte eingebaute CPU extern angesteuert, und die im Hauptspeicherabschnitt 2 enthaltene Zelleninformation wird abgerufen und zu einer bereits vor handenen CAD-Einrichtung 7 übertragen. Wenn also im voraus nur die für den Entwurf von kunden- und halbkundenspezifi schen integrierten Schaltkreisen erforderlichen Zellenin formationen selektiv gespeichert wurden, können die benö tigten Zelleninformationen durch Verwendung des IS-Karten lesers 6 im Entwurfsstadium des kunden- oder halbkunden spezifischen integrierten Schaltkreises sofort in die CAD- Einrichtung 7 abgerufen werden. Die Dauer der Entwurfs arbeit kann durch Erstellen mehrerer solcher IS-Karten ver kürzt werden.By entering the IS card 1 in an IS card reader 6 ( FIG. 2), the CPU built into this IS card is controlled externally, and the cell information contained in the main memory section 2 is retrieved and transmitted to an existing CAD device 7 . Therefore, if only the cell information required for the design of customer-specific and semi-customer-specific integrated circuits has been selectively stored in advance, the required cell information can be used immediately by using the IS card reader 6 in the design stage of the customer-specific or semi-customer-specific integrated circuit CAD device 7 can be accessed. The duration of the design work can be shortened by creating several such IS cards.
Wie vorstehend beschrieben, werden mit der Zelleninforma tion speichernden IS-Karte nach der Erfindung ausgewählte Zelleninformationen, die zum Entwurf von kunden- und halb kundenspezifischen integrierten Schaltkreisen benötigt wer den, auf einem vorbestimmten Informationsträger gespei chert. Daher können die benötigten Zelleninformationen direkt von diesem Informationsträger erhalten werden, und die Dauer von Entwurfsarbeiten für die kunden- oder halb kundenspezifischen integrierten Schaltkreise kann verkürzt werden.As described above, the cell informa tion-storing IS card selected according to the invention Cell information used to design customer and semi customer-specific integrated circuits the, stored on a predetermined information carrier chert. Therefore, the cell information needed can be obtained directly from this information medium, and the duration of design work for the customer or half Custom integrated circuits can be shortened will.
Claims (2)
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP61135367A JPS62291135A (en) | 1986-06-11 | 1986-06-11 | Cell information storage medium |
Publications (1)
Publication Number | Publication Date |
---|---|
DE3719522A1 true DE3719522A1 (en) | 1987-12-17 |
Family
ID=15150070
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE19873719522 Withdrawn DE3719522A1 (en) | 1986-06-11 | 1987-06-11 | Integrated circuit card for storing cellular information |
Country Status (2)
Country | Link |
---|---|
JP (1) | JPS62291135A (en) |
DE (1) | DE3719522A1 (en) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE4324870A1 (en) * | 1993-07-23 | 1995-02-09 | Weidmueller Interface | Self-reporting facility and process for making it |
US8644975B2 (en) * | 2007-10-04 | 2014-02-04 | Nike, Inc. | Display card for custom-manufactured item and method |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20020099473A1 (en) * | 2000-11-08 | 2002-07-25 | Paul Amadeo | Integrated computer-aided design (CAD) and robotic systems for rapid prototyping and manufacture of smart cards |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE2738113A1 (en) * | 1976-09-06 | 1978-03-09 | Juergen Dethloff | Processing device for banking operations |
DE3509633A1 (en) * | 1984-04-26 | 1986-01-09 | Heidelberger Druckmaschinen Ag, 6900 Heidelberg | METHOD AND STORAGE SYSTEM FOR STORING SETTINGS FOR SETTINGS ON PRINTING MACHINES |
US4575621A (en) * | 1984-03-07 | 1986-03-11 | Corpra Research, Inc. | Portable electronic transaction device and system therefor |
-
1986
- 1986-06-11 JP JP61135367A patent/JPS62291135A/en active Pending
-
1987
- 1987-06-11 DE DE19873719522 patent/DE3719522A1/en not_active Withdrawn
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE2738113A1 (en) * | 1976-09-06 | 1978-03-09 | Juergen Dethloff | Processing device for banking operations |
US4575621A (en) * | 1984-03-07 | 1986-03-11 | Corpra Research, Inc. | Portable electronic transaction device and system therefor |
DE3509633A1 (en) * | 1984-04-26 | 1986-01-09 | Heidelberger Druckmaschinen Ag, 6900 Heidelberg | METHOD AND STORAGE SYSTEM FOR STORING SETTINGS FOR SETTINGS ON PRINTING MACHINES |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE4324870A1 (en) * | 1993-07-23 | 1995-02-09 | Weidmueller Interface | Self-reporting facility and process for making it |
US8644975B2 (en) * | 2007-10-04 | 2014-02-04 | Nike, Inc. | Display card for custom-manufactured item and method |
Also Published As
Publication number | Publication date |
---|---|
JPS62291135A (en) | 1987-12-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE3902425C2 (en) | ||
DE19882933B4 (en) | Flash memory partition for read-while-write operations | |
DE60317347T2 (en) | MEMORY SWITCHING WITH NON-VOLATILE RAM AND RAM | |
DE69714763T2 (en) | NON-VOLATILE STORAGE MATRIX WITH SIMULTANEOUS READING AND WRITING OPERATION | |
DE102005033165B4 (en) | Non-volatile memory device, programming and writing methods | |
DE19615956C2 (en) | A non-volatile semiconductor memory that can be connected to a DRAM bus and method for its operation | |
DE69316576T2 (en) | IC card with age-protected data and programs | |
DE102005035084B4 (en) | Memory components and programming methods | |
DE2803989A1 (en) | OPTIONAL ACCESS STORAGE DEVICE FOR DIGITAL DATA | |
DE2008663B2 (en) | DATA MEMORY AND DATA MEMORY CONTROL CIRCUIT | |
DE3318123A1 (en) | CIRCUIT ARRANGEMENT WITH A DATA MEMORY AND A CONTROL UNIT FOR READING, WRITING AND ERASING THE MEMORY | |
DE4204119A1 (en) | Dual port memory for data transmission between two multiprocessor systems - operates via two input-output ports and is simultaneously accessible by both systems | |
DE2128790A1 (en) | Device for using several operational circuits in one integrated circuit board | |
DE69416761T2 (en) | Memory protection circuit for EPROM | |
DE112004001704T5 (en) | A method for refreshing a memory and integrated circuit containing a refreshable memory | |
DE3743924A1 (en) | STORAGE DEVICE | |
DE112004003005B4 (en) | Non-volatile memory device | |
DE19654577A1 (en) | Method of driving word lines in semiconductor memory devices | |
DE10192507B4 (en) | Method and apparatus for the prediction of erase and write times of flash memories | |
DE69017303T2 (en) | Test method for an integrated circuit with non-volatile memory cell capable of holding information temporarily. | |
DE10348333B4 (en) | Device for shortening read operations in erase-reading memories | |
DE69119101T2 (en) | Non-volatile semiconductor memory system | |
DE68926158T2 (en) | Single chip microcomputer with EPROM | |
DE69829649T2 (en) | REPROGRAMMABLE STORAGE DEVICE WITH VARIABLE SIDE SIZE | |
DE112004002857T5 (en) | Semiconductor device and control method for this |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
OP8 | Request for examination as to paragraph 44 patent law | ||
8139 | Disposal/non-payment of the annual fee |