JPS62271288A - Memory cartridge - Google Patents

Memory cartridge

Info

Publication number
JPS62271288A
JPS62271288A JP61115319A JP11531986A JPS62271288A JP S62271288 A JPS62271288 A JP S62271288A JP 61115319 A JP61115319 A JP 61115319A JP 11531986 A JP11531986 A JP 11531986A JP S62271288 A JPS62271288 A JP S62271288A
Authority
JP
Japan
Prior art keywords
memory
cartridge
memory cartridge
information processing
processing device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP61115319A
Other languages
Japanese (ja)
Inventor
Masanobu Kusano
草野 正信
Toshio Ooshima
大嶋 敏夫
Masanobu Kizu
木津 正信
Yuji Akagi
祐司 赤木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Maxell Ltd
Original Assignee
Hitachi Maxell Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Maxell Ltd filed Critical Hitachi Maxell Ltd
Priority to JP61115319A priority Critical patent/JPS62271288A/en
Publication of JPS62271288A publication Critical patent/JPS62271288A/en
Pending legal-status Critical Current

Links

Landscapes

  • Techniques For Improving Reliability Of Storages (AREA)

Abstract

PURPOSE:To prevent the malfunction of the control part or the like of an information processor by transmitting a detection signal for indicating an accessible state by detecting the accessible state from the information processor by a memory at the time of mounting on the information processor. CONSTITUTION:When a power is supplied, a reference voltage generator 7 preset to the operating voltage of the IC memory 1 and a supplied power source voltage are compared by a comparator 6, when the power source voltage exceeds a reference value set by the reference voltage generator 7, it is detected by the comparator 6, a MOS transistor 8 is operated by the output thereof to apply the accessible signal to the IC memory 1. At the same time, a detecting signal S indicating the accessible state is transmitted to a cartridge controller 13 through a detecting signal line 5, a connector 11. Thereby, the control part or the like of the information processor to which a memory cartridge is connected receives this signal to prevent the malfunction.

Description

【発明の詳細な説明】 3、発明の詳細な説明 [産業上の利用分野コ この発明は、着脱自在な半導体メモリカートリッジ(以
トメモリカートリッジ)に関し、さらに詳しくは、外部
から作動する機械的な機構や外部信号による制御機能を
2認とせずにメモリカートリッジの内部回路がアクセス
可能J能な状態になったことを検知して、そのメモリカ
ートリッジが接続される情報処理装置の制御部(例えば
メモリカートリッジコントローラとか、フロッピーディ
スクコントローラなど)等にそのアクセス可能状態の検
出信弓を出力できるようなメモリカートリ1ジに関する
Detailed Description of the Invention 3. Detailed Description of the Invention [Field of Industrial Application] This invention relates to a removable semiconductor memory cartridge (hereinafter referred to as a "memory cartridge"). It detects that the internal circuit of the memory cartridge has become accessible without relying on the control function by the mechanism or external signals, and the controller of the information processing device to which the memory cartridge is connected (for example, the memory The present invention relates to a memory cartridge capable of outputting a detection signal indicating its accessible state to a cartridge controller, floppy disk controller, etc.

[従来の技術] 従来、着脱自在なメモリカートリッジの装着検知は、ス
イッチ機構により機械的に検出するか、コンタクトの−
・部を短くして確実にコネクタに装着されたことを検出
する方式が採られている。
[Prior Art] Conventionally, attachment of a removable memory cartridge has been detected mechanically using a switch mechanism, or by detecting the attachment of a removable memory cartridge mechanically using a switch mechanism, or
・A method is adopted that shortens the section and reliably detects that it is attached to the connector.

ここで、メモリカートリッジに内蔵された半導体メモリ
が確実に動作するためには、メモリカートリッジに供給
される電源が基京値以(二に辻していて、内部回路がア
クセス可能J能な状態になったことを検知することか必
要キなる。
In order for the semiconductor memory built into the memory cartridge to operate reliably, the power supplied to the memory cartridge must be above the baseline value and the internal circuitry must be in an accessible state. It is necessary to detect what has happened.

[解決しようとする問題点コ しかし、これは、外部ζで検知することが出来ない。そ
のため、メモリカートリッジが装着される情報処理装置
の本体制御部とか、そのメモリカートリッジコントロー
ラにメモリカートリッジがアクセスが可能であることを
検知する回路やプログラムを付加しなけければならない
[Problem to be solved] However, this cannot be detected externally. Therefore, it is necessary to add a circuit or a program to the main body control section of the information processing apparatus into which the memory cartridge is installed or to the memory cartridge controller to detect whether the memory cartridge can be accessed.

また、アクセス可能でないような状態でメモリカートリ
ッジがアクセスされ、そこからデータが読出されたりす
ると、このようなデータを読出した情報処理装置側の制
御部とか、そのカートリッジコントローラ等が誤動作す
る危険性がある。
Additionally, if a memory cartridge is accessed and data is read from it when it is not accessible, there is a risk that the control unit of the information processing device that read such data, or its cartridge controller, etc., may malfunction. be.

このような誤動作を防市するために、情報処理装置側の
制御部等でメモリカートリッジの状態を監視する処理を
行うようにするとその処理が繁雑なものとなる。
In order to prevent such malfunctions, if a control unit or the like on the information processing apparatus side performs a process of monitoring the state of the memory cartridge, the process becomes complicated.

[発明の[1的コ この発明は、このような従来技術の問題点を解決するも
のであって、外部から作動する機械的な機構や外部信号
による制御機能を必要とせずにメモリカートリッジの内
部回路がアクセス可能な状態になったことを検出でき、
この検出信号をメモリカートリッジが接続される情報処
理装置に出力するメモリカートリッジを提供することを
目的とする。
[One aspect of the invention] The present invention solves the problems of the prior art, and is capable of controlling the inside of a memory cartridge without requiring an externally operated mechanical mechanism or a control function based on an external signal. can detect when the circuit is accessible,
It is an object of the present invention to provide a memory cartridge that outputs this detection signal to an information processing device to which the memory cartridge is connected.

[問題点を解決するための手段コ このような目的を達成するためのこの発明のメモリカー
トリッジにおける手段は、メモリを内蔵し、情報処理装
置に着脱自在に装着されるメモリカートリッジにおいて
、情報処理装置に装着されたとき、メモリが情報処理装
置からアクセス可能な状態になったかを検出してアクセ
ス可能な状態を示す検出信号を情報処理装置に送出する
というものである。
[Means for Solving the Problems] The means of the memory cartridge of the present invention for achieving the above object is a memory cartridge that includes a built-in memory and is detachably attached to an information processing device. When the memory is installed in the information processing device, it is detected whether the memory is accessible from the information processing device, and a detection signal indicating the accessible state is sent to the information processing device.

さらに、具体的な例としては、メモリカートリッジ内部
にパ、ソケージされているICメモリに対しアクセス可
能電圧を検出するコンパレータを内蔵しておき、このメ
モリカートリッジが情報処理装置本体に装着された後、
情報処理装置本体側又はメモリカートリッジ側からコネ
クタピンを介して電源が供給とれると次第に電源が上昇
し、アクセスが可能な電圧となる。そしてこの電圧をコ
ンハL/−夕により検出してICメモリをアクセスでき
るようにしたものである。
Furthermore, as a specific example, a comparator that detects the accessible voltage for the IC memory that is packaged inside the memory cartridge is built in, and after this memory cartridge is installed in the main body of the information processing device,
When power is supplied from the information processing device main body side or the memory cartridge side via the connector pin, the power source gradually increases to a voltage that allows access. Then, this voltage is detected by a controller to access the IC memory.

ところで、コンパレータは、ヒステリシス特性をもち、
かつ、多少の!i延回路を持っていることから、電源の
立上がり時のノイズに対する誤動作をも防市できる。
By the way, comparators have hysteresis characteristics,
And some! Since it has an i-thread circuit, it can also prevent malfunctions caused by noise when the power supply starts up.

[作用コ このように、着脱自在のメモリカートリッジにおいて、
そのメモリがアクセス可能な状態になっていることを、
例えばその電源電圧を監視して検出し、メモリが確実に
動作できる状態にあることを示す信号を発生するように
しているため、メモリカートリッジが接続される情報処
理装置の制御部等がこの信号を受けることによりその誤
動作を防市できる。
[Operation: In this way, in a removable memory cartridge,
that the memory is accessible.
For example, the power supply voltage is monitored and detected and a signal indicating that the memory is in a state where it can be reliably operated is generated, so that the control unit of the information processing device to which the memory cartridge is connected receives this signal. By receiving this information, you can prevent malfunctions.

また1、21動作防IFのため、情報処理装置側の制御
部等は、検出信号を監視するだけでよいため、制ga部
の検出処理が簡素化できる。
Further, since the 1 and 21 operation prevention IFs are used, the control unit on the information processing device side only needs to monitor the detection signal, so the detection process of the gait control unit can be simplified.

特に、このような検出回路の1つとしてヒステリヒス特
性を持つコンパレータ等を用い、ヒステリシスに加えて
遅延特性も付加するようにすれば、検知機能の信頼性を
さらに向上させることができる。
In particular, if a comparator or the like having a hysteresis characteristic is used as one of such detection circuits, and a delay characteristic is added in addition to the hysteresis, the reliability of the detection function can be further improved.

[実施例コ 以下、図面を用いてこの発明の一実施例について詳細に
説明する。
[Example 1] Hereinafter, an example of the present invention will be described in detail with reference to the drawings.

第1図は、この発明を適用したメモリカートリッジの−
・実施例を示すブロック図である。
FIG. 1 shows a memory cartridge to which the present invention is applied.
- It is a block diagram showing an example.

メモリカートリッジ12は、ICメモリを内蔵していて
、コネクタ11にデータ線2及びアドレス線3を介して
接続され、コンパレータ6を有している。そしてICメ
モリ1に対してアドレス線3で記録場所を選択し、デー
タ線2を介して、コネクタ11に接続されるカートリン
シコントローラ13(例えば、メモリカートリッジをコ
ントロールするコントローラとしてのプロセ、す)と情
報交換を行う。
The memory cartridge 12 contains an IC memory, is connected to the connector 11 via a data line 2 and an address line 3, and has a comparator 6. Then, a storage location for the IC memory 1 is selected using the address line 3, and a cartridge controller 13 (for example, a processor as a controller that controls the memory cartridge) is connected to the connector 11 via the data line 2. exchange information with

メモリカートリ、ノ12は、さらにコネクタ11、電源
線4及び共通線4′ (又はグランドライン)を介し、
その電力がカートリンシコントローラ13側から供給さ
れる。なお、メモリカートリッジ12又はそのICメモ
リ1をチップセレクトする制御線等は、ここでは省略し
ている。
The memory cartridge 12 is further connected via the connector 11, the power line 4 and the common line 4' (or ground line),
The power is supplied from the cartridge controller 13 side. Note that control lines for chip selecting the memory cartridge 12 or its IC memory 1 are omitted here.

ここで、電力が供給されるとICメモリ1の動作電圧に
予め設定した基準電圧発生器7と供給された電源電圧と
がコンパレータ6により比較され、電源電圧が基準電圧
発生器7で設定した基準値以上に達すると、コンパレー
タ6によりこれを検出してその出力によりMOSトラン
ジスタ8が作動して、ICメモリ1にアクセスが可能な
信号を与える。そしてこれと同時にアクセス可能な状態
を示す検出信号Sを検知信号線5.コネクタ11を介し
てカートリッジコントローラ13に送出する。
Here, when power is supplied, a reference voltage generator 7 preset as the operating voltage of the IC memory 1 and the supplied power supply voltage are compared by a comparator 6, and the power supply voltage is the reference voltage set by the reference voltage generator 7. When the value exceeds the value, the comparator 6 detects this, and its output activates the MOS transistor 8 to provide a signal that allows access to the IC memory 1. At the same time, a detection signal S indicating an accessible state is sent to the detection signal line 5. It is sent to the cartridge controller 13 via the connector 11.

なお、前記基準電圧発生器7は、電池であっても、また
、コンデンサであってもよく、さらには、供給される電
源電圧からコンデンサ、抵抗、又定′「[圧素r(回路
)等を介してこれらにより基準となる電圧を発生すると
いうものであってもよい。
The reference voltage generator 7 may be a battery or a capacitor, and may also be a capacitor, a resistor, a constant voltage generator (circuit), etc. from the supplied power supply voltage. It is also possible to generate a reference voltage using these via the reference voltage.

とろこで、/ユミノト回路等をその代表としてレベル比
較をするコンパレータ6は、−股に、ヒステリヒス特性
をt、¥ち、多少の遅延特性があって、電源の不安定な
立ヒがりに対して安定な動作をする利点がある。
The comparator 6, which compares levels using the Toroko/Yuminoto circuit as a representative, has hysteresis characteristics on the negative side and some delay characteristics on the negative side, and is useful against unstable rises and falls in the power supply. It has the advantage of stable operation.

また、この実施例にあっては、コンパレータ6の出力に
抵抗10とコンデンサ9とMOSトランジスタ8から成
る遅延回路を設け、電源電圧の\r−にがりの不安定な
初期の間、ICメモリ1を非アクセス状態に保持し、か
つ検出信号の出力を遅らせてより安定な動作をするよう
にしている。
Further, in this embodiment, a delay circuit consisting of a resistor 10, a capacitor 9, and a MOS transistor 8 is provided at the output of the comparator 6, and the IC memory 1 is It is maintained in a non-access state and the output of the detection signal is delayed to ensure more stable operation.

さらに、実施例では、ICメモリを例としているが、こ
の発明は、メモリ回路一般に適用でき、電源電圧の検出
は、コンパレータによるものに限定されるものではない
Furthermore, although an IC memory is used as an example in the embodiment, the present invention can be applied to memory circuits in general, and the detection of the power supply voltage is not limited to that using a comparator.

さらに、メモリカートリッジは、カートリッジコントロ
ーラにコネクタを介して接続される例を中心に説明して
い−〕が、これは、カートリ、ノi、r7用のコントロ
ーラに限定されるものではなく、情報処理装置一般の制
御部で制御されればよいものである。
Furthermore, the description focuses on an example in which the memory cartridge is connected to a cartridge controller via a connector. However, this is not limited to controllers for cartridges, Noi, and R7, and is not limited to controllers for information processing devices. It is sufficient if it is controlled by a general control unit.

なお、この発明におけるメモリカートリッジには、いわ
ゆるICカードのようなものをはじめとして、RAMパ
ック等のようにメモリを内蔵して情報処理装置に接続さ
れる記憶デバイスを含む概念としての意味を持つもので
ある。
Note that the term "memory cartridge" in the present invention has a conceptual meaning that includes not only so-called IC cards but also storage devices such as RAM packs that have a built-in memory and are connected to an information processing device. It is.

[発明の効果コ この発明にあっては、メモリを内蔵し、情報処理装置に
着脱自在に装着されるメモリカートリッジにおいて、情
報処理装置に装着されたとき、メモリが情報処理装置か
らアクセス可能な状態になったかを検出してアクセス可
能な状態を示す検出信号を情報処理装置に送出するよう
にしているので、メモリカートリッジが接続される情報
処理装置の制御品等がこの信号を受けることによりその
誤動作を防市できる。
[Effects of the Invention] According to the present invention, in a memory cartridge that includes a built-in memory and is detachably installed in an information processing device, when the memory cartridge is installed in the information processing device, the memory is in a state where the memory is accessible from the information processing device. Since a detection signal indicating an accessible state is sent to the information processing device by detecting whether the memory cartridge has been accessed, the control components of the information processing device to which the memory cartridge is connected may receive this signal and malfunction. can be prevented.

また、1tI動作防市のため、情報処理装置側の制御部
等は、検出信号を監視するだけでよいため、制御部の検
出処理が簡素化できる。
Further, since the 1tI operation is performed, the control unit on the information processing device side only needs to monitor the detection signal, so the detection process of the control unit can be simplified.

特に、このような検出回路の1つとしてヒステリヒス特
性を持つコンパレータ等を用い、ヒステリシスに加えて
遅延特性も付加するようにすれば、検知機能の信頼性を
さらに向上させることができる。
In particular, if a comparator or the like having a hysteresis characteristic is used as one of such detection circuits, and a delay characteristic is added in addition to the hysteresis, the reliability of the detection function can be further improved.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は、この発明を適用したメモリカートリ、)の一
実施例を示すブロック図である。 1・・・ICメモリ、2・・・データ線、3・・・アド
レス線、4−”;TiKVa、4′・・・共通線、5・
・・検知信り、6・・・コンパレータ、7・・・)& 
’A ?[圧、8・・・MOS)ランジスタ、9・・・
コンデンサ、10・・・rltLrt、l 1−コネク
タ、12・・・メモリカートリッジ、 13・・・メモリカートリ1ノコントローラ。 特許出願人 +1 X”f、マクセル株式会社代理人 
  弁理士 梶 山 拮 是 弁理1 山 木 1・λト9i
FIG. 1 is a block diagram showing an embodiment of a memory cartridge (2) to which the present invention is applied. 1... IC memory, 2... Data line, 3... Address line, 4-''; TiKVa, 4'... Common line, 5...
...Detection belief, 6...Comparator, 7...)&
'A? [Pressure, 8...MOS) transistor, 9...
Capacitor, 10...rltLrt, l1-connector, 12...memory cartridge, 13...memory cartridge controller. Patent applicant +1 X”f, Maxell Co., Ltd. agent
Patent Attorney Kaji Yama Kore Patent Attorney 1 Yamaki 1・λto9i

Claims (2)

【特許請求の範囲】[Claims] (1)メモリを内蔵し、情報処理装置に着脱自在に装着
されるメモリカートリッジにおいて、前記情報処理装置
に装着されたとき、前記メモリが情報処理装置からアク
セス可能な状態になったかを検出してアクセス可能な状
態を示す検出信号を前記情報処理装置に送出することを
特徴とするメモリカートリッジ。
(1) In a memory cartridge that includes a built-in memory and is removably installed in an information processing device, when the memory cartridge is installed in the information processing device, it is detected whether the memory is accessible from the information processing device. A memory cartridge characterized in that it sends a detection signal indicating an accessible state to the information processing device.
(2)情報処理装置はメモリカートリッジ制御装置であ
り、検出信号はメモリがアクセス可能な状態となる電圧
を基準としてコンパレータによりメモリに対する電源電
圧を比較することにより発生させることを特徴とする特
許請求の範囲第1項記載のメモリカートリッジ。
(2) The information processing device is a memory cartridge control device, and the detection signal is generated by comparing the power supply voltage for the memory using a comparator with reference to the voltage at which the memory becomes accessible. A memory cartridge according to scope 1.
JP61115319A 1986-05-20 1986-05-20 Memory cartridge Pending JPS62271288A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61115319A JPS62271288A (en) 1986-05-20 1986-05-20 Memory cartridge

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61115319A JPS62271288A (en) 1986-05-20 1986-05-20 Memory cartridge

Publications (1)

Publication Number Publication Date
JPS62271288A true JPS62271288A (en) 1987-11-25

Family

ID=14659649

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61115319A Pending JPS62271288A (en) 1986-05-20 1986-05-20 Memory cartridge

Country Status (1)

Country Link
JP (1) JPS62271288A (en)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS57158971A (en) * 1981-03-26 1982-09-30 Fujitsu Ltd Connector disconnection detecting system
JPS59101098A (en) * 1982-11-30 1984-06-11 Toshiba Corp Device for preventing missing of storage information in storage device
JPS6237346B2 (en) * 1975-10-06 1987-08-12 Hitachi Ltd

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6237346B2 (en) * 1975-10-06 1987-08-12 Hitachi Ltd
JPS57158971A (en) * 1981-03-26 1982-09-30 Fujitsu Ltd Connector disconnection detecting system
JPS59101098A (en) * 1982-11-30 1984-06-11 Toshiba Corp Device for preventing missing of storage information in storage device

Similar Documents

Publication Publication Date Title
KR960005387Y1 (en) Burn-in test apparatus of semiconductor memory
US8615669B1 (en) AVS—adaptive voltage scaling
KR960018891A (en) Single-Chip Microprocessor with Self-Test
KR980006295A (en) Semiconductor Integrated Circuits and Contact IC Cards
US7454629B2 (en) Electronic data processing device
KR20040022277A (en) Semiconductor memory device informing internal voltage level using ready/busy pin
JPS62271288A (en) Memory cartridge
US5032971A (en) Power sypply system for converting an A.C. power supply voltage into D.C. power supply voltage
KR100242518B1 (en) Method of controlling data writing into on-board microcomputer
EP0520696A3 (en) Semiconductor memory/integrated circuit device with discriminator for diagnostic mode of operation
KR930017341A (en) Data reception control device and method of remote controller
JP3720878B2 (en) IC card
US6861769B1 (en) Apparatus and method for protection of an electronic circuit
US6573767B1 (en) Power ground short circuit, with adjustable activation delay and activation time period
TWI760673B (en) Electronic device
JP3768565B2 (en) DRAM controller
KR100731506B1 (en) Micro controller having watchdog circuit and controlling method therefor
JP2003016400A (en) Power failure detecting device and card reader equipped with the same power failure detecting device
JPH10136575A (en) Electric apparatus and power supply control circuit
KR100280453B1 (en) Flash memory device
JPS636613A (en) Power supply application system
JPH09320297A (en) Semiconductor memory
JPH0582615A (en) Burn-in test device for semiconductor device
JP2679093B2 (en) IC memory card
JP2010218003A (en) Medium controller