JPS62203526U - - Google Patents
Info
- Publication number
- JPS62203526U JPS62203526U JP9170786U JP9170786U JPS62203526U JP S62203526 U JPS62203526 U JP S62203526U JP 9170786 U JP9170786 U JP 9170786U JP 9170786 U JP9170786 U JP 9170786U JP S62203526 U JPS62203526 U JP S62203526U
- Authority
- JP
- Japan
- Prior art keywords
- power supply
- switch
- voltage
- cmos switch
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000010586 diagram Methods 0.000 description 2
Landscapes
- Electronic Switches (AREA)
Description
第1図は本考案回路の一例を示す電気的接続図
、第2図及び第3図は動作を説明するための線図
である。 S1……CMOSスイツチ、A1……アンプ、
D1……ツエナーダイオード、D2……ダイオー
ド、R1,R2,R3……抵抗。
、第2図及び第3図は動作を説明するための線図
である。 S1……CMOSスイツチ、A1……アンプ、
D1……ツエナーダイオード、D2……ダイオー
ド、R1,R2,R3……抵抗。
Claims (1)
- スイツチのオン、オフ出力が得られる信号端子
と電源電力が供給される一対の電源端子とを有す
るCMOSスイツチと、前記一対の電源端子間に
接続されCMOSスイツチの電源電圧範囲を決め
るツエナーダイオードと、CMOSスイツチの信
号端子と基準ライン間に接続された分圧抵抗と、
この分圧抵抗によつて分圧された信号を増幅しそ
の出力を前記CMOSスイツチの電源端子の一方
に与えるアンプと、このアンプの出力端と基準ラ
イン間に接続したダイオードとを備え、前記CM
OSスイツチの電源電圧を入力信号の大きさに応
じて変化するようにしたことを特徴とするCMO
Sスイツチ回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP9170786U JPS62203526U (ja) | 1986-06-16 | 1986-06-16 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP9170786U JPS62203526U (ja) | 1986-06-16 | 1986-06-16 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS62203526U true JPS62203526U (ja) | 1987-12-25 |
Family
ID=30952740
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP9170786U Pending JPS62203526U (ja) | 1986-06-16 | 1986-06-16 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS62203526U (ja) |
-
1986
- 1986-06-16 JP JP9170786U patent/JPS62203526U/ja active Pending