JPS62169544U - - Google Patents
Info
- Publication number
- JPS62169544U JPS62169544U JP5817486U JP5817486U JPS62169544U JP S62169544 U JPS62169544 U JP S62169544U JP 5817486 U JP5817486 U JP 5817486U JP 5817486 U JP5817486 U JP 5817486U JP S62169544 U JPS62169544 U JP S62169544U
- Authority
- JP
- Japan
- Prior art keywords
- clock
- flip
- comparator
- output signal
- flop
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000001360 synchronised effect Effects 0.000 claims 3
- 230000000630 rising effect Effects 0.000 claims 2
- 230000003111 delayed effect Effects 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 1
- 238000000605 extraction Methods 0.000 description 1
Landscapes
- Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
- Detection And Prevention Of Errors In Transmission (AREA)
- Dc Digital Transmission (AREA)
Description
第1図は本考案の一実施例を示す構成ブロツク
図、第2図は信号のタイムチヤートである。 1……コンパレータ、2……クロツク抽出回路
、3,4,6,7……フリツプフロツプ、5……
ゲート。
図、第2図は信号のタイムチヤートである。 1……コンパレータ、2……クロツク抽出回路
、3,4,6,7……フリツプフロツプ、5……
ゲート。
Claims (1)
- 【実用新案登録請求の範囲】 位相同期FSK信号をH,Lのデジタル信号に
変換するコンパレータと、 位相同期FSK信号の90°の位置でLからH
に変化し、270°の位置でHからLに戻る第1
のクロツク、この第1のクロツクと逆位相の第2
のクロツクを前記位相同期FSK信号から抽出す
るクロツク抽出回路と、 前記第1のクロツクの立上り又は立下りにより
前記コンパレータの出力信号をラツチする第1の
フリツプフロツプと、 前記第2のクロツクの立上り又は立下りにより
前記コンパレータの出力信号をラツチする第2の
フリツプフロツプと、 前記第1及び第2のフリツプフロツプの出力信
号の排他論理和を、前記同期FSK信号よりも僅
かに遅れた位相で出力するゲートと、 前記第1のクロツクの立上り又は立下りにより
前記ゲートの出力信号をラツチして復調する第3
のフリツプフロツプと、 前記第2のクロツクの立上り又は立下りにより
前記ゲートの出力信号をラツチしてエラー発生を
検出する第4のフリツプフロツプ とよりなる情報受信装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP5817486U JPH0339950Y2 (ja) | 1986-04-17 | 1986-04-17 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP5817486U JPH0339950Y2 (ja) | 1986-04-17 | 1986-04-17 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS62169544U true JPS62169544U (ja) | 1987-10-27 |
JPH0339950Y2 JPH0339950Y2 (ja) | 1991-08-22 |
Family
ID=30888522
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP5817486U Expired JPH0339950Y2 (ja) | 1986-04-17 | 1986-04-17 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0339950Y2 (ja) |
-
1986
- 1986-04-17 JP JP5817486U patent/JPH0339950Y2/ja not_active Expired
Also Published As
Publication number | Publication date |
---|---|
JPH0339950Y2 (ja) | 1991-08-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS62169544U (ja) | ||
ATE31583T1 (de) | Phasendetektor zur verwendung in synchronisationsvorrichtungen. | |
JPS61191657U (ja) | ||
JPS6339209A (ja) | 同期回路 | |
JPS5614727A (en) | Phase comparator of digital pll circuit | |
JPS617152U (ja) | 同期化回路 | |
JPS5244146A (en) | Phase synchronism oscillator | |
JPS62129854U (ja) | ||
JPS5815237U (ja) | 同期装置 | |
JPS5969573U (ja) | スライス回路 | |
JPS6430930U (ja) | ||
JPH0485108U (ja) | ||
JPH0348982U (ja) | ||
JPS635726U (ja) | ||
JPS60149252U (ja) | デイジタル位相同期回路 | |
JPH0480134U (ja) | ||
JPS62171220U (ja) | ||
JPS63125444U (ja) | ||
JPH02105117U (ja) | ||
JPS59157339U (ja) | 位相同期回路 | |
JPS60127036U (ja) | デイジタル信号抽出回路 | |
JPS62151249U (ja) | ||
JPS617151U (ja) | 同期化回路 | |
JPS59152882U (ja) | スライス回路 | |
JPH0398532U (ja) |