JPS6178432U - - Google Patents
Info
- Publication number
- JPS6178432U JPS6178432U JP16287984U JP16287984U JPS6178432U JP S6178432 U JPS6178432 U JP S6178432U JP 16287984 U JP16287984 U JP 16287984U JP 16287984 U JP16287984 U JP 16287984U JP S6178432 U JPS6178432 U JP S6178432U
- Authority
- JP
- Japan
- Prior art keywords
- operational amplifier
- input
- series
- output
- diode
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000003990 capacitor Substances 0.000 claims description 2
- 238000010586 diagram Methods 0.000 description 4
Landscapes
- Amplifiers (AREA)
Description
第1図は本考案の一実施例を示す回路図、第2
図は第1図の動作波形図、第3図Aは従来の回路
図、第3図Bは従来の等価回路図である。 OA5,OA6…演算増幅器、VR4,VR5
…可変抵抗、R7,R8,R9…抵抗、C2…コ
ンデンサ、D3,D4…ダイオード。
図は第1図の動作波形図、第3図Aは従来の回路
図、第3図Bは従来の等価回路図である。 OA5,OA6…演算増幅器、VR4,VR5
…可変抵抗、R7,R8,R9…抵抗、C2…コ
ンデンサ、D3,D4…ダイオード。
Claims (1)
- 入力電圧を反転入力端子の入力とし出力電圧を
非反転入力端子の入力とする第1の演算増幅器と
、この演算増幅器がの出力が正極性のときに導通
するダイオードと変化率調整用可変抵抗の第1の
直列回路と、前記演算増幅器の出力が負極性のと
きに導通するダイオードと変化率調整用可変抵抗
の第2の直列回路と、前記第1及び第2の直列回
路に共通に直列接続される入力抵抗を有し帰還コ
ンデンサを有して積分出力電圧を得る第2の演算
増幅器とを備えたことを特徴とするランプ関数発
生回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP16287984U JPS6178432U (ja) | 1984-10-26 | 1984-10-26 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP16287984U JPS6178432U (ja) | 1984-10-26 | 1984-10-26 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6178432U true JPS6178432U (ja) | 1986-05-26 |
Family
ID=30720745
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP16287984U Pending JPS6178432U (ja) | 1984-10-26 | 1984-10-26 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6178432U (ja) |
-
1984
- 1984-10-26 JP JP16287984U patent/JPS6178432U/ja active Pending