JPS61208091A - グラフイツク・デ−タの表示方式 - Google Patents
グラフイツク・デ−タの表示方式Info
- Publication number
- JPS61208091A JPS61208091A JP60048640A JP4864085A JPS61208091A JP S61208091 A JPS61208091 A JP S61208091A JP 60048640 A JP60048640 A JP 60048640A JP 4864085 A JP4864085 A JP 4864085A JP S61208091 A JPS61208091 A JP S61208091A
- Authority
- JP
- Japan
- Prior art keywords
- data
- graphic data
- display
- graphic
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Controls And Circuits For Display Device (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明は、1つのグラフィック画面に複数種類のデータ
を同時に表示するグラフィック・データの表示方式に関
するものである。
を同時に表示するグラフィック・データの表示方式に関
するものである。
例えば、分析装置から得られたデータをグラフィック画
面に表示してデータ処理する際、1つのグラフィック画
面に2種類のデータを同時に表示する場合がある。この
場合において、一方のデータ(例えばリファレンス・デ
ータとサンプル・データとを表示する場合における一方
のサンプル・データ)のみを変更しようとするときは、
まず、変更する方のデータの旧値の部分を消去し、そし
て新値を書き込む部分消去方式や、まず、全画面を消去
し、そして変更しないデータと変更する新しいデータと
の両方のデータを書き込む全画面消去方式などがある。
面に表示してデータ処理する際、1つのグラフィック画
面に2種類のデータを同時に表示する場合がある。この
場合において、一方のデータ(例えばリファレンス・デ
ータとサンプル・データとを表示する場合における一方
のサンプル・データ)のみを変更しようとするときは、
まず、変更する方のデータの旧値の部分を消去し、そし
て新値を書き込む部分消去方式や、まず、全画面を消去
し、そして変更しないデータと変更する新しいデータと
の両方のデータを書き込む全画面消去方式などがある。
しかしながら、部分消去方式では、消去する旧値の部分
を認識している必要があり、さらには、2つのデータが
重なっている場合にはその部分の変更しないデータが変
更するデータの消去に伴って抜けてしまうという問題が
あった。また、全画面消去方式では、変更しないデータ
も一旦消去してしまうので、変更しないデータも新たに
書き込まなければならない。従ってそれだけデータの処
理量も多(なり処理に時間がかかるため、アクセ入時間
が長くレスポンスが遅くなる。さらには、画面が消去さ
れるので、見ために煩わしさが残るなどの問題があった
。
を認識している必要があり、さらには、2つのデータが
重なっている場合にはその部分の変更しないデータが変
更するデータの消去に伴って抜けてしまうという問題が
あった。また、全画面消去方式では、変更しないデータ
も一旦消去してしまうので、変更しないデータも新たに
書き込まなければならない。従ってそれだけデータの処
理量も多(なり処理に時間がかかるため、アクセ入時間
が長くレスポンスが遅くなる。さらには、画面が消去さ
れるので、見ために煩わしさが残るなどの問題があった
。
本発明は、上記の問題点を解決するためになされたもの
であって、複数種類のグラフィック・データの同時表示
処理を速いレスポンスで簡単に行うことができるグラフ
ィック・データの表示方式を提供することを目的とする
ものである。
であって、複数種類のグラフィック・データの同時表示
処理を速いレスポンスで簡単に行うことができるグラフ
ィック・データの表示方式を提供することを目的とする
ものである。
そのために本発明のグラフィック・データの表示方式は
、複数種類のグラフィック・データを1つのグラフィッ
ク画面に同時に表示するグラフィック・データの表示方
式であって、各グラフィック・データを1つのグラフィ
ック画面の画素単位で割り当て、該割り当てた画素毎に
各グラフィック・データを管理し表示することを特徴と
するものである。
、複数種類のグラフィック・データを1つのグラフィッ
ク画面に同時に表示するグラフィック・データの表示方
式であって、各グラフィック・データを1つのグラフィ
ック画面の画素単位で割り当て、該割り当てた画素毎に
各グラフィック・データを管理し表示することを特徴と
するものである。
本発明のグラフィック・データの表示方式では、同時に
表示しようとする複数種類のグラフィック・データに対
してそれぞれの表示画素が割り当てられるため、そのう
ちの1種類或いは数種類のグラフィック・データを変更
する場合には、それらのグラフィック・データに割り当
てられた画素についてのみ個々に独立して変更すればよ
い。従って、変更しないグラフィック・データに関して
は、全く処理の対象とされず、表示内容は保持されたま
ま残ることになる。
表示しようとする複数種類のグラフィック・データに対
してそれぞれの表示画素が割り当てられるため、そのう
ちの1種類或いは数種類のグラフィック・データを変更
する場合には、それらのグラフィック・データに割り当
てられた画素についてのみ個々に独立して変更すればよ
い。従って、変更しないグラフィック・データに関して
は、全く処理の対象とされず、表示内容は保持されたま
ま残ることになる。
以下、実施例を図面を参照しつつ説明する。
第1図は本発明に係るグラフィック・データの表示方式
の1実施例を説明するためのブロック図、第2図は本発
明に係るグラフィック・データの表示方式による表示例
を示す図である。図中、1は出力用メモリ、2は奇数画
素バッファ、3は偶数画素バッファ、4はCRT出カバ
ソファ、5は表示制御部、6はディスプレイをそれぞれ
示している。
の1実施例を説明するためのブロック図、第2図は本発
明に係るグラフィック・データの表示方式による表示例
を示す図である。図中、1は出力用メモリ、2は奇数画
素バッファ、3は偶数画素バッファ、4はCRT出カバ
ソファ、5は表示制御部、6はディスプレイをそれぞれ
示している。
出力用メモリ1は、グラフィック・データを格納したメ
モリであり、CRT出力バッファ4は、ディスプレイ6
に出力表示するグラフィック・データを格納するもので
ある。奇数画素バッファ2は、ディスプレイ6に出力表
示するグラフィック・データのうち、第1のゲラフィン
□り・データを奇数画素についてのみ格納するものであ
り、偶数画素バッファ3は、ディスプレイ6に出力表示
するグラフィック・データのうち、第2のグラフィック
・データを偶数画素についてのみ格納するものである0
表示制御部5は、ディスプレイ6に出力すべきそれぞれ
のグラフィック・データを出力用メモリ1から読み出し
て奇数画素バッファ2及び偶数画素バッファ3に格納し
、さらにそれらをCRT出力バッファ4に格納してディ
スプレイ6に出力表示するための処理を行うものである
。
モリであり、CRT出力バッファ4は、ディスプレイ6
に出力表示するグラフィック・データを格納するもので
ある。奇数画素バッファ2は、ディスプレイ6に出力表
示するグラフィック・データのうち、第1のゲラフィン
□り・データを奇数画素についてのみ格納するものであ
り、偶数画素バッファ3は、ディスプレイ6に出力表示
するグラフィック・データのうち、第2のグラフィック
・データを偶数画素についてのみ格納するものである0
表示制御部5は、ディスプレイ6に出力すべきそれぞれ
のグラフィック・データを出力用メモリ1から読み出し
て奇数画素バッファ2及び偶数画素バッファ3に格納し
、さらにそれらをCRT出力バッファ4に格納してディ
スプレイ6に出力表示するための処理を行うものである
。
従って′、出力用メモリ1に格納されているグラフィッ
ク・データ群のうち、グラフィック・データA及びBの
2種類を同時にディスプレイ6に出力表示しようとする
場合には、表示制御部5による制御の下で、一方では、
出力用メモリ1からグラフィック・データAの奇数画素
に対応する内容が読み出されて奇数画素バッファ2に格
納され、他方では、出力用メモリ1からグラフィック・
データBの偶数画素に対応する内容が読み出されて偶数
画素バッファ3に格納される。そして奇数画素バッフ1
2と偶数画素バッファ3の内容が合成されてCRT出力
バッファ4に格納され、ディスプレイ6に出力表示され
る。
ク・データ群のうち、グラフィック・データA及びBの
2種類を同時にディスプレイ6に出力表示しようとする
場合には、表示制御部5による制御の下で、一方では、
出力用メモリ1からグラフィック・データAの奇数画素
に対応する内容が読み出されて奇数画素バッファ2に格
納され、他方では、出力用メモリ1からグラフィック・
データBの偶数画素に対応する内容が読み出されて偶数
画素バッファ3に格納される。そして奇数画素バッフ1
2と偶数画素バッファ3の内容が合成されてCRT出力
バッファ4に格納され、ディスプレイ6に出力表示され
る。
次にグラフィック・データAをグラフィック・データC
に変更する場合には、出力用メモリ1がらグラフィック
・データCが読み出されて奇数画素バッファ2の内容が
書き換えられる。そして同時にCRT出力バッファ4に
おける奇数画素の領域も奇数画素バッファ2の内容に従
ってグラフィック・データCに書き換えられる。その結
果、ディスプレイ6の出力表示内容のうち、グラフィッ
ク・データAの部分がグラフィック・データCに変更さ
れる。このような処理を行って2種類のグラフィック・
データを同時に表示したディスプレイ画面の例を示した
のが第2図である。ディスプレイ画面全体の表示の様子
を第2図(alに示し、部分拡大図を第2図(ト))に
示している。
に変更する場合には、出力用メモリ1がらグラフィック
・データCが読み出されて奇数画素バッファ2の内容が
書き換えられる。そして同時にCRT出力バッファ4に
おける奇数画素の領域も奇数画素バッファ2の内容に従
ってグラフィック・データCに書き換えられる。その結
果、ディスプレイ6の出力表示内容のうち、グラフィッ
ク・データAの部分がグラフィック・データCに変更さ
れる。このような処理を行って2種類のグラフィック・
データを同時に表示したディスプレイ画面の例を示した
のが第2図である。ディスプレイ画面全体の表示の様子
を第2図(alに示し、部分拡大図を第2図(ト))に
示している。
なお、上記の実施例では、同時に2種類のグラフィック
・データを奇数画素と偶数画素に分けて出力表示するも
のを示したが、複数画素毎に分割したり、リファレンス
・データ、サンプル・データ、及びそれらを重ねて差を
とったデータなど、3種類以上複数種類のグラフィック
・データをその種類毎に対応する画素或いは画素群に分
割したり変形してもよい。また、第1図に示すようにそ
れぞれのグラフィック・データに対応したバッファを設
けず、出力用メモリから読み出した各グラフィック・デ
ータを直接CRT出カバソファの対応する画素領域に書
き込んでもよい。このように本発明は、上記の実施例に
限定されるものではなく、種々の変形を加えて適用して
もよいことはいうまでもない。
・データを奇数画素と偶数画素に分けて出力表示するも
のを示したが、複数画素毎に分割したり、リファレンス
・データ、サンプル・データ、及びそれらを重ねて差を
とったデータなど、3種類以上複数種類のグラフィック
・データをその種類毎に対応する画素或いは画素群に分
割したり変形してもよい。また、第1図に示すようにそ
れぞれのグラフィック・データに対応したバッファを設
けず、出力用メモリから読み出した各グラフィック・デ
ータを直接CRT出カバソファの対応する画素領域に書
き込んでもよい。このように本発明は、上記の実施例に
限定されるものではなく、種々の変形を加えて適用して
もよいことはいうまでもない。
以上の説明から明らかなように、本発明によれば、2種
類以上のデータを画素単位で割り当て1つの画面に同時
に表示するもので、それらのデータのうらの1つのみを
変更する場合も、他のデータに影響を与えることなく、
容易に変更が可能である。従って、1つのデータを変更
するために他の全データをも別に持っておくという必要
もなく、データ格納領域をを効に利用し、データの変更
処理を少なくすることができるため、アクセス時間を短
(して速いレスポンスで処理することができる。
類以上のデータを画素単位で割り当て1つの画面に同時
に表示するもので、それらのデータのうらの1つのみを
変更する場合も、他のデータに影響を与えることなく、
容易に変更が可能である。従って、1つのデータを変更
するために他の全データをも別に持っておくという必要
もなく、データ格納領域をを効に利用し、データの変更
処理を少なくすることができるため、アクセス時間を短
(して速いレスポンスで処理することができる。
第1図は本発明に係るグラフィック・データの表示方式
の1実施例を説明するためのブロック図、第2図は本発
明に係るグラフィック・データの表示方式による表示例
を示す図である。 1・・・出力用メモリ、2・・・奇数画素バッファ、3
・・・偶数画素バッファ、4・・・CRT出カバソファ
、5・・・表示制御部、6・・・ディスプレイ。
の1実施例を説明するためのブロック図、第2図は本発
明に係るグラフィック・データの表示方式による表示例
を示す図である。 1・・・出力用メモリ、2・・・奇数画素バッファ、3
・・・偶数画素バッファ、4・・・CRT出カバソファ
、5・・・表示制御部、6・・・ディスプレイ。
Claims (1)
- 複数種類のグラフィック・データを1つのグラフィック
画面に同時に表示するグラフィック・データの表示方式
であって、各グラフィック・データを1つのグラフィッ
ク画面の画素単位で割り当て、該割り当てた画素毎に各
グラフィック・データを管理し表示することを特徴とす
るグラフィック・データの表示方式。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP60048640A JPS61208091A (ja) | 1985-03-12 | 1985-03-12 | グラフイツク・デ−タの表示方式 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP60048640A JPS61208091A (ja) | 1985-03-12 | 1985-03-12 | グラフイツク・デ−タの表示方式 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS61208091A true JPS61208091A (ja) | 1986-09-16 |
Family
ID=12808968
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP60048640A Pending JPS61208091A (ja) | 1985-03-12 | 1985-03-12 | グラフイツク・デ−タの表示方式 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS61208091A (ja) |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS56104384A (en) * | 1980-01-25 | 1981-08-20 | Niigata Engineering Co Ltd | Display unit |
-
1985
- 1985-03-12 JP JP60048640A patent/JPS61208091A/ja active Pending
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS56104384A (en) * | 1980-01-25 | 1981-08-20 | Niigata Engineering Co Ltd | Display unit |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CA1280524C (en) | Multiple window display system | |
CA1216368A (en) | Display of multiple data windows in a multi-tasking system | |
US5841447A (en) | System and method for improving pixel update performance | |
US5061919A (en) | Computer graphics dynamic control system | |
US4954819A (en) | Computer graphics windowing system for the display of multiple dynamic images | |
US4742344A (en) | Digital display system with refresh memory for storing character and field attribute data | |
JP3428192B2 (ja) | ウインドウ表示処理装置 | |
EP0566847A2 (en) | Multi-media window manager | |
JPS6088996A (ja) | 多重デ−タウインドウ表示システム | |
JPH0431154B2 (ja) | ||
JPH06138856A (ja) | 出力ディスプレイ・システム | |
US5043923A (en) | Apparatus for rapidly switching between frames to be presented on a computer output display | |
US4816812A (en) | Method and system for displaying images in adjacent display areas | |
EP0519694B1 (en) | Method for allocating off-screen display memory | |
JPS61208091A (ja) | グラフイツク・デ−タの表示方式 | |
JP2737898B2 (ja) | ベクトル描画装置 | |
US5903280A (en) | Image display apparatus that reduces necessary memory capacity for operation | |
JPH0131197B2 (ja) | ||
JPS58129473A (ja) | メモリ制御方式 | |
JPS6337388A (ja) | 連続画像表示方式 | |
JPS58211185A (ja) | 分割画面表示制御方式 | |
JPS6017485A (ja) | 画面分割制御装置 | |
JPS62211687A (ja) | 表示制御回路 | |
JPH04252326A (ja) | 複数フレームバッファを有する画像合成表示装置 | |
JPS61264381A (ja) | 記憶回路 |