JPS61197733U - - Google Patents

Info

Publication number
JPS61197733U
JPS61197733U JP8169785U JP8169785U JPS61197733U JP S61197733 U JPS61197733 U JP S61197733U JP 8169785 U JP8169785 U JP 8169785U JP 8169785 U JP8169785 U JP 8169785U JP S61197733 U JPS61197733 U JP S61197733U
Authority
JP
Japan
Prior art keywords
circuit
charging
converter
input data
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP8169785U
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP8169785U priority Critical patent/JPS61197733U/ja
Publication of JPS61197733U publication Critical patent/JPS61197733U/ja
Pending legal-status Critical Current

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Description

【図面の簡単な説明】
第1図は本考案のD/Aコンバータの構成を示
す図、第2図は同、モデル化した回路を示す図、
第3図は同、周波数特性を示す図、第4図は従来
のD/Aコンバータの構成を示す図、第5図は同
、信号波形図である。 1……D/A変換器、6……充放電回路、12
……デグリツチヤー回路、14……ローパスフイ
ルタ、17……固定抵抗、18……ミラー積分回
路。

Claims (1)

  1. 【実用新案登録請求の範囲】 下記の(イ)〜(ホ)の構成要件、 (イ) 入力データに比例した時間幅を得て、その
    期間、一定電流を出力するD/A変換器1。 (ロ) 当該D/A変換器1から出力される一定電
    流を積分して、上記入力データに比例したアナロ
    グ電圧を得る充放電回路6。 (ハ) 当該充放電回路6の出力点Pに固定抵抗1
    7を介して負の直流電圧を供給して、上記充放電
    回路6の出力信号から直流成分を除去する手段。 (ニ) 当該充放電回路6の出力信号を所定の制御
    信号に同期してサンプリングするデグリツチヤー
    回路12。 (ホ) 当該デグリツチヤー回路12の出力信号を
    上記入力データに比例したアナログ信号に変換す
    るローパスフイルタ14。 を具備し、上記アナログ信号から所定の周波数
    以下の超低周波成分および直流成分を検出し、増
    幅した後、上記充放電回路6の出力点Pへ負帰還
    する増幅型負帰還ループを形成したことを特徴と
    するD/Aコンバータ。
JP8169785U 1985-05-30 1985-05-30 Pending JPS61197733U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP8169785U JPS61197733U (ja) 1985-05-30 1985-05-30

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP8169785U JPS61197733U (ja) 1985-05-30 1985-05-30

Publications (1)

Publication Number Publication Date
JPS61197733U true JPS61197733U (ja) 1986-12-10

Family

ID=30628722

Family Applications (1)

Application Number Title Priority Date Filing Date
JP8169785U Pending JPS61197733U (ja) 1985-05-30 1985-05-30

Country Status (1)

Country Link
JP (1) JPS61197733U (ja)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5860823A (ja) * 1981-10-08 1983-04-11 Sony Corp デジタル・アナログ変換装置
JPS58147232A (ja) * 1982-02-26 1983-09-02 Nec Home Electronics Ltd デイジタル・オ−デイオデイスクプレ−ヤ
JPS59122227A (ja) * 1982-12-28 1984-07-14 Mitsubishi Electric Corp D−aコンバ−タ

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5860823A (ja) * 1981-10-08 1983-04-11 Sony Corp デジタル・アナログ変換装置
JPS58147232A (ja) * 1982-02-26 1983-09-02 Nec Home Electronics Ltd デイジタル・オ−デイオデイスクプレ−ヤ
JPS59122227A (ja) * 1982-12-28 1984-07-14 Mitsubishi Electric Corp D−aコンバ−タ

Similar Documents

Publication Publication Date Title
JPS61197733U (ja)
JPS6123738U (ja) D/aコンバ−タ
JPH0733175Y2 (ja) 周波数トランスデューサ
SU721911A1 (ru) Демодул тор широтно-импульсной модул ции
JPS642541Y2 (ja)
JPS6190323U (ja)
JPS6268491U (ja)
JPH0415710U (ja)
JPS63102326U (ja)
JPS5925428U (ja) 流量積算回路
JPH0288336U (ja)
JPS6195126U (ja)
JPS6253826U (ja)
JPS6418816U (ja)
JPH01160328A (ja) 二次電池の充電制御装置
JPS6265519U (ja)
JPS62141221U (ja)
JPS6340034U (ja)
JPS58125426U (ja) 帰還形単安定マルチバイブレ−タ
JPS6183321U (ja)
JPS59195837U (ja) デイグリツチ回路
JPH0170427U (ja)
JPS6424389U (ja)
JPS6123897B2 (ja)
JPS54161874A (en) Pulse duration modulator circuit