JPS61197578U - - Google Patents
Info
- Publication number
- JPS61197578U JPS61197578U JP8084885U JP8084885U JPS61197578U JP S61197578 U JPS61197578 U JP S61197578U JP 8084885 U JP8084885 U JP 8084885U JP 8084885 U JP8084885 U JP 8084885U JP S61197578 U JPS61197578 U JP S61197578U
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- reset
- custom
- pulse
- logic circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000010586 diagram Methods 0.000 description 1
Landscapes
- Logic Circuits (AREA)
- Tests Of Electronic Circuits (AREA)
Description
第1図は本考案の一実施例を示すカスタムIC
用論理回路のブロツク接続図、第2図は従来のカ
スタムIC用論理回路のブロツク接続図である。 1はカスタムIC、4はパルス回路、5はリセ
ツト回路、8はリセツト制御回路(AND回路)
。
用論理回路のブロツク接続図、第2図は従来のカ
スタムIC用論理回路のブロツク接続図である。 1はカスタムIC、4はパルス回路、5はリセ
ツト回路、8はリセツト制御回路(AND回路)
。
Claims (1)
- セツトおよびリセツト可能なパルス回路と、こ
のパルス回路をリセツト状態に引き込むリセツト
回路とを一体モールド化したカスタムICの論理
回路において、上記カスタムICに、これの実用
時に入力されることがない信号により励起されて
、上記リセツト回路を動作させるリセツト制御回
路を設けたことを特徴とするカスタムIC用論理
回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP8084885U JPS61197578U (ja) | 1985-05-31 | 1985-05-31 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP8084885U JPS61197578U (ja) | 1985-05-31 | 1985-05-31 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS61197578U true JPS61197578U (ja) | 1986-12-10 |
Family
ID=30627082
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP8084885U Pending JPS61197578U (ja) | 1985-05-31 | 1985-05-31 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS61197578U (ja) |
-
1985
- 1985-05-31 JP JP8084885U patent/JPS61197578U/ja active Pending