JPS6112423B2 - - Google Patents

Info

Publication number
JPS6112423B2
JPS6112423B2 JP55049770A JP4977080A JPS6112423B2 JP S6112423 B2 JPS6112423 B2 JP S6112423B2 JP 55049770 A JP55049770 A JP 55049770A JP 4977080 A JP4977080 A JP 4977080A JP S6112423 B2 JPS6112423 B2 JP S6112423B2
Authority
JP
Japan
Prior art keywords
data
central system
terminal
terminal device
mode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP55049770A
Other languages
Japanese (ja)
Other versions
JPS56146344A (en
Inventor
Tetsuo Hosoe
Kenji Shimojima
Yasuyoshi Ooyama
Hisashi Tanaka
Juichi Tasaka
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP4977080A priority Critical patent/JPS56146344A/en
Publication of JPS56146344A publication Critical patent/JPS56146344A/en
Publication of JPS6112423B2 publication Critical patent/JPS6112423B2/ja
Granted legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/10Program control for peripheral devices
    • G06F13/12Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor
    • G06F13/122Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor where hardware performs an I/O function other than control of data transfer

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer And Data Communications (AREA)
  • Communication Control (AREA)

Description

【発明の詳細な説明】 本発明は端末制御装置に関する。[Detailed description of the invention] The present invention relates to a terminal control device.

端末制御装置には、端末装置からの入力データ
を中央システムへ送信するモード、各種記憶装置
に格納するモード、さらにはこれら記憶装置のデ
ータを読出して中央システムに送信するモードが
備わつている。
The terminal control device has a mode for transmitting input data from the terminal device to the central system, a mode for storing it in various storage devices, and a mode for reading data from these storage devices and transmitting it to the central system.

ところで従来の端末制御装置は端末装置(端末
操作者)主体の制御方式を採つており、上記の各
モードの選択は端末装置上の鍵盤の各種キーやス
イツチの操作に依つて行なうようになつている。
したがつて端末装置のオペレータは入力データの
発生の都度、モード選択のための操作を繰り返さ
なければならず、オペレータの負担が大きかつ
た。またこのモード選択は、中央システム側の状
態に関係なく行なわれるため、中央システムが端
末からのデータを受信できる業務モードでない時
に端末データが送信されることがある。このよう
に中央システム側でトラフイツク制御を行ない得
ないため、端末システム(端末制御装置と端末装
置)が複数台中央システムに接続されるシステム
では、端末からのデータ送信による負荷が中央シ
ステムに集中し、システム全体の処理能力が低下
してしまうという問題があつた。
By the way, conventional terminal control devices have adopted a control system in which the terminal device (terminal operator) is the main control system, and the selection of each of the above modes has come to be performed by operating various keys or switches on the keyboard of the terminal device. There is.
Therefore, the operator of the terminal device has to repeat the mode selection operation every time input data is generated, which places a heavy burden on the operator. Furthermore, since this mode selection is performed regardless of the state of the central system, terminal data may be transmitted when the central system is not in a business mode in which it can receive data from terminals. In this way, traffic control cannot be performed on the central system side, so in systems where multiple terminal systems (terminal control devices and terminal devices) are connected to the central system, the load from data transmission from the terminals is concentrated on the central system. However, there was a problem in that the processing capacity of the entire system decreased.

したがつて本発明の目的は、上記の如き問題を
解決できる端末制御装置を提供することにある。
Therefore, an object of the present invention is to provide a terminal control device that can solve the above problems.

しかして本発明による端末制御装置は、中央シ
ステムからのモード選択指令にしたがつて自動的
にモードを選択して実行させるように構成した点
に特徴があり、これにより端末装置のオペレータ
の負担を軽減し、かつ中央システム主体のトラフ
イツク制御を可能としてシステム全体の処理能力
の向上を達成できるようにしたものである。
However, the terminal control device according to the present invention is characterized in that it is configured to automatically select and execute a mode according to a mode selection command from the central system, thereby reducing the burden on the operator of the terminal device. This makes it possible to improve the throughput of the entire system by reducing the amount of traffic and enabling central system-based traffic control.

第1図は本発明による通信制御装置の一実施例
の機能ブロツク図である。
FIG. 1 is a functional block diagram of an embodiment of a communication control device according to the present invention.

同図において1は端末装置、2は本発明にかゝ
る端末制御装置である。3は情報レジスタ、4は
端末装置と端末制御装置間の信号線、5は端末制
御装置と中央システム間の信号線、6は端末装置
側データ送受信回路、7は中央システム側データ
送受信回路、8はデータ処理振分け回路、9は各
種記憶装置、10は鍵盤部、11は端末装置送受
信回路、12は表示部である。
In the figure, 1 is a terminal device, and 2 is a terminal control device according to the present invention. 3 is an information register, 4 is a signal line between the terminal device and the terminal control device, 5 is a signal line between the terminal control device and the central system, 6 is a data transmission/reception circuit on the terminal device side, 7 is a data transmission/reception circuit on the central system side, 8 9 is a data processing distribution circuit, 9 is various storage devices, 10 is a keyboard section, 11 is a terminal device transmitting/receiving circuit, and 12 is a display section.

上記各回路6,7,8の処理フローを第2,
3,4図にそれぞれ示し、これらを参照しながら
本実施例の動作を説明する。
The processing flow of each of the above circuits 6, 7, and 8 is as follows.
The operation of this embodiment will be explained with reference to FIGS. 3 and 4, respectively.

(a) 端末からデータを入力した場合 操作者が端末装置の鍵盤部10のキーを打鍵
することにより発生するデータは、信号線10
aから端末装置送受信回路11、信号線4を介
して、端末制御装置2の端末装置側データ送受
信回路6に送信される。端末装置側データ送受
信回路6においては、第2図のフローチヤート
におけるステツプ、を経てステツプでデ
ータ処理振分け回路8に起動をかけ、制御を該
回路8に渡す。
(a) When data is input from a terminal Data generated when the operator presses keys on the keyboard section 10 of the terminal device is transmitted through the signal line 10.
The data is transmitted from a to the terminal device side data transmitting/receiving circuit 6 of the terminal control device 2 via the terminal device transmitting/receiving circuit 11 and the signal line 4. In the data transmitting/receiving circuit 6 on the terminal device side, the data processing distribution circuit 8 is activated through the steps in the flowchart of FIG. 2, and control is passed to the circuit 8.

データ処理振分け回路8においては、第4図
のフローチヤートにおけるステツプで端末装
置側からの起動であることを知ると、ステツプ
にすすむ。このステツプでデータ処理振分け
回路8は信号線3aを介して情報レジスタ3の
内容(中央システムからのモード情報)を読取
る。
When the data processing distribution circuit 8 learns in the step in the flowchart of FIG. 4 that the activation is from the terminal device side, it proceeds to the step. In this step, the data processing distribution circuit 8 reads the contents of the information register 3 (mode information from the central system) via the signal line 3a.

その内容が中央システムへの送信モードを指
定している場合は、ステツプへすすんで中央
システム側データ送受信回路7に対し信号線8
bを介して起動をかける。中央システム側デー
タ送受信回路7は、データ処理振分け回路8か
ら起動を受け制御を渡されると、第3図のフロ
ーチヤートにおけるステツプ、を経由して
ステツプにすすみ、信号線5を介して中央シ
ステムへ端末装置からのデータを送信する。そ
の後、中央システムへの送信終了報告が中央シ
ステムから中央システム側データ送受信回路7
に受信されると、第3図フローチヤートのステ
ツプを経てステツプにすすみ、データ処理
振分け回路8に制御が戻される。これによりデ
ータ処理振分け回路8は、第4図フローチヤー
トのステツプ、、を経て中央システムへ
のデータ送信動作を終了する。
If the content specifies the transmission mode to the central system, proceed to step and send the signal line 8 to the data transmitting/receiving circuit 7 on the central system side.
Activate via b. When the central system side data transmitting/receiving circuit 7 is activated and given control by the data processing distribution circuit 8, it proceeds to the step via the step in the flowchart of FIG. Send data from the terminal device. After that, a transmission completion report to the central system is sent from the central system to the data transmitting/receiving circuit 7 on the central system side.
When the data is received, the process proceeds through the steps in the flowchart of FIG. 3, and control is returned to the data processing distribution circuit 8. As a result, the data processing distribution circuit 8 completes the data transmission operation to the central system through the steps shown in the flowchart of FIG.

他方、前記データ処理振分け回路8が参照し
た情報レジスタ3の内容が記憶装置9への格納
モードを指定している場合は、第4図フローチ
ヤートのステツプへすすみ、端末装置1から
のデータを信号線8aを介して記憶装置9へ書
込む。
On the other hand, if the contents of the information register 3 referred to by the data processing distribution circuit 8 specify the storage mode in the storage device 9, the process proceeds to the step of the flowchart in FIG. Write to storage device 9 via line 8a.

(b) 中央システム側送受信回路7が中央システム
から情報レジスタ3設定用メツセージを受信し
た場合 中央システム側データ送受信回路7は、第3
図フローチヤートのステツプ、を経由して
ステツプで情報レジスタ設定用メツセージの
受信を知ると、ステツプへすすんで中央シス
テムからのモード情報を信号線7aを介して情
報レジスタ3へ設定した後、信号線7bを介し
てデータ処理振分け回路8を起動し制御を移す
(ステツプ)。
(b) When the central system side transmitting/receiving circuit 7 receives a message for setting the information register 3 from the central system The central system side data transmitting/receiving circuit 7
When the step learns that the message for setting the information register has been received via the step in the flowchart shown in FIG. 7b, the data processing distribution circuit 8 is activated and control is transferred (step).

データ処理振分け回路8は、第4図フローチ
ヤートのステツプ、を経由してステツプ
へすすみ、情報レジスタ3から信号線3aを介
して読取つたモード情報の内容を判定する。こ
のモード情報が記憶装置9からのデータ吸い上
げ以外の指定であれば、次の動作は何も行なわ
ない。
The data processing distribution circuit 8 proceeds to the step via the step in the flowchart of FIG. 4, and determines the content of the mode information read from the information register 3 via the signal line 3a. If this mode information specifies a mode other than data downloading from the storage device 9, no next operation is performed.

データ吸い上げ指定の場合は、次のステツプ
にすすみ、信号線9aを介して記憶装置9か
らデータを読出し、中央システム側データ送受
信回路7へ制御を渡す。中央システム側データ
送受信回路7は、第3図フローチヤートのステ
ツプ、を経由してステツプへすすみ、記
憶装置9から読出されたデータを信号線5を通
じて中央システムへ送信する。
If data is specified to be downloaded, the process proceeds to the next step, reads data from the storage device 9 via the signal line 9a, and passes control to the central system side data transmitting/receiving circuit 7. The data transmitting/receiving circuit 7 on the central system side proceeds to the step via the step in the flowchart of FIG. 3, and transmits the data read from the storage device 9 to the central system via the signal line 5.

その後、中央システムからデータ送信終了報
告が出されると、中央システム側データ送受信
回路7は第3図フローチヤートのステツプを
経由してステツプへすすみ、信号線8bを介
してデータ処理振分け回路8に起動をかけ制御
を渡す。データ処理振分け回路8は、第4図フ
ローチヤートのステツプ、を経由してステ
ツプにすすむ。そして情報レジスタ3のモー
ド情報が依然としてデータ吸い上げを指定して
いるなら、ステツプ、を経て中央システム
側データ送受信回路7へ再び制御を渡す。この
ように、データ吸い上げが指定されている間
は、記憶装置9内のデータが連続的に中央シス
テムへ送信される。
Thereafter, when a data transmission completion report is issued from the central system, the central system side data transmitting/receiving circuit 7 proceeds to the step via the steps in the flowchart of FIG. 3, and activates the data processing distribution circuit 8 via the signal line 8b. and transfer control. The data processing distribution circuit 8 proceeds to the step via the step in the flowchart of FIG. If the mode information in the information register 3 still specifies data siphoning, control is transferred again to the central system side data transmitting/receiving circuit 7 via step. In this manner, data in the storage device 9 is continuously transmitted to the central system while data siphoning is specified.

(c) 中央システムから通常メツセージを受信した
場合 中央システム側データ送受信回路7におい
て、第3図フローチヤートのステツプ、、
を経由してステツプでデータ処理振分け回
路8に制御を移す。
(c) When a normal message is received from the central system In the data transmitting/receiving circuit 7 on the central system side, the steps in the flowchart in Figure 3 are carried out.
Control is then transferred to the data processing distribution circuit 8 in steps.

データ処理振分け回路8は、第4図フローチ
ヤートのステツプ、を経てステツプへす
すみ、端末装置側データ送受信回路6に信号線
8cを介して起動をかける。
The data processing distribution circuit 8 proceeds to the step through the steps in the flowchart of FIG. 4, and activates the data transmission/reception circuit 6 on the terminal device side via the signal line 8c.

端末装置側データ送受信回路6は、第2図フ
ローチヤートのステツプ、を経由してステ
ツプへすすみ、中央システムからの受信デー
タを信号線4を介して端末装置1へ送信する。
端末装置1では、受信したデータを端末装置受
信回路11から信号線11aを介して表示部1
2へ送り表示する。その後、端末装置側データ
送受信回路6で送信終了報告を受けると(ステ
ツプ)、処理を終了する。
The data transmitting/receiving circuit 6 on the terminal device side proceeds to the step via step 2 in the flowchart of FIG. 2, and transmits the received data from the central system to the terminal device 1 via the signal line 4.
In the terminal device 1, the received data is transmitted from the terminal device receiving circuit 11 to the display unit 1 via the signal line 11a.
Send to 2 and display. Thereafter, when the terminal device side data transmitting/receiving circuit 6 receives a transmission completion report (step), the process ends.

本発明による端末制御装置は以上に述べた如く
であり、中央システム側主体のモード選択制御方
式をとつているため、端末装置のオペレータの負
担を軽減でき、またシステム全体の処理能力の向
上を図ることができる等の効果を有する。
The terminal control device according to the present invention is as described above, and since it employs a mode selection control method mainly on the central system side, the burden on the operator of the terminal device can be reduced, and the processing capacity of the entire system can be improved. It has the following effects:

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明による端末制御装置の一実施例
を示す機能ブロツク図、第2図は第1図中の端末
装置側データ送受信回路の処理フローチヤート、
第3図は第1図中の中央システム側データ送受信
回路の処理フローチヤート、第4図は第1図中の
データ処理振分け回路の処理フローチヤートであ
る。 1……端末装置、2……端末制御装置、3……
情報レジスタ、6……端末装置側のデータ送受信
回路、7……中央システム側のデータ送受信回
路、8……データ処理振分け回路、9……各種の
記憶装置。
FIG. 1 is a functional block diagram showing an embodiment of a terminal control device according to the present invention, and FIG. 2 is a processing flowchart of a data transmitting and receiving circuit on the terminal device side in FIG.
FIG. 3 is a processing flowchart of the data transmitting and receiving circuit on the central system side in FIG. 1, and FIG. 4 is a processing flowchart of the data processing distribution circuit in FIG. 1. 1...Terminal device, 2...Terminal control device, 3...
Information register, 6...Data transmitting/receiving circuit on the terminal device side, 7...Data transmitting/receiving circuit on the central system side, 8...Data processing distribution circuit, 9...Various storage devices.

Claims (1)

【特許請求の範囲】[Claims] 1 中央システムの制御下で端末装置を制御する
端末制御装置において、端末装置からの入力デー
タを中央システムへ送信するモード、端末装置か
らの入力データを当該端末制御装置内の記憶装置
に格納するモード、あるいは前記記憶装置のデー
タを読出して中央システムへ送信するモードのい
ずれであるを示す情報を中央システムからの指令
により設定するレジスタ手段と、該レジスタ手段
の内容を読出し、それにしたがつて上記のいずれ
かの処理モードを選択して実行する制御手段とを
有することを特徴とする端末制御装置。
1 In a terminal control device that controls a terminal device under the control of a central system, a mode in which input data from the terminal device is sent to the central system, and a mode in which input data from the terminal device is stored in a storage device within the terminal control device. , or a register means for setting information indicating the mode in which the data in the storage device is read and transmitted to the central system based on a command from the central system; 1. A terminal control device comprising: control means for selecting and executing one of the processing modes.
JP4977080A 1980-04-16 1980-04-16 Terminal control device Granted JPS56146344A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP4977080A JPS56146344A (en) 1980-04-16 1980-04-16 Terminal control device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4977080A JPS56146344A (en) 1980-04-16 1980-04-16 Terminal control device

Publications (2)

Publication Number Publication Date
JPS56146344A JPS56146344A (en) 1981-11-13
JPS6112423B2 true JPS6112423B2 (en) 1986-04-08

Family

ID=12840397

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4977080A Granted JPS56146344A (en) 1980-04-16 1980-04-16 Terminal control device

Country Status (1)

Country Link
JP (1) JPS56146344A (en)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61112264A (en) * 1984-10-12 1986-05-30 Fujitsu Ltd Stand-alone type totalizer
JPS61226860A (en) * 1985-03-30 1986-10-08 Anritsu Corp Communication control system
JPS62190544A (en) * 1986-02-17 1987-08-20 Omron Tateisi Electronics Co Higher link unit for programmable controller

Also Published As

Publication number Publication date
JPS56146344A (en) 1981-11-13

Similar Documents

Publication Publication Date Title
US5313408A (en) Multistation display system for controlling a display monitor associated with plural audio video devices
JPH0789268B2 (en) Screen display control method
JPS6112423B2 (en)
JP2723604B2 (en) Data processing device
JPS59200362A (en) Control system of terminal device
JPH0234518B2 (en)
JP2671812B2 (en) Data communication method
JP2561366B2 (en) Data transfer device having function confirmation function
JPS61103390A (en) Coupler device used for product ordering, etc.
JPS615361A (en) Communication interface circuit
KR0182695B1 (en) Management between host switching module and remote switching module
JP2995420B2 (en) Network disconnection method
JPH02130066A (en) Communication channel switching device
JPS61246863A (en) Data transfer system
JPH05151136A (en) Data transfer device
JPH081655B2 (en) Control method for contactless information card
JPS6232795A (en) Exchange of multiprocessor system
JPS62190544A (en) Higher link unit for programmable controller
JPH01114239A (en) Data transmission/reception system between terminal and host computer in automatic exchange
JPS6227846A (en) Input and output channel
JPS61288540A (en) Sending system for information exchange code data
JPH0371325A (en) Terminal printing controller
JPS58114124A (en) Data transfer controlling system
JPH0477994A (en) Merchandise data processor
JPH06152756A (en) Terminal input information batch transfer system