JPS61119429U - - Google Patents
Info
- Publication number
- JPS61119429U JPS61119429U JP318985U JP318985U JPS61119429U JP S61119429 U JPS61119429 U JP S61119429U JP 318985 U JP318985 U JP 318985U JP 318985 U JP318985 U JP 318985U JP S61119429 U JPS61119429 U JP S61119429U
- Authority
- JP
- Japan
- Prior art keywords
- positive feedback
- feedback loop
- schmitt circuit
- utility
- parallel
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000010586 diagram Methods 0.000 description 4
- 239000003990 capacitor Substances 0.000 description 1
Description
第1図はこの考案に係るシユミツト回路の一実
施例を示すブロツク回路構成図、第2図は同実施
例の動作を説明するための各部出力波形図、第3
図及び第4図はそれぞれこの考案に係る他の実施
例を示すブロツク回路構成図、第5図及び第6図
はそれぞれ従来のシユミツト回路の構成及び動作
を説明するためのブロツク回路図及び各部出力波
形図である。 A…オペアンプ、Vih…入力信号源、VB…
バイアス電圧源、Rf…正帰還抵抗、C1…コン
デンサ。
施例を示すブロツク回路構成図、第2図は同実施
例の動作を説明するための各部出力波形図、第3
図及び第4図はそれぞれこの考案に係る他の実施
例を示すブロツク回路構成図、第5図及び第6図
はそれぞれ従来のシユミツト回路の構成及び動作
を説明するためのブロツク回路図及び各部出力波
形図である。 A…オペアンプ、Vih…入力信号源、VB…
バイアス電圧源、Rf…正帰還抵抗、C1…コン
デンサ。
Claims (1)
- 正帰還ループによりスレツシヨールドレベルに
ヒステリシス特性を与えてなるシユミツト回路に
おいて、前記正帰還ループに対して容量素子を並
列に接続したことを特徴とするシユミツト回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP318985U JPS61119429U (ja) | 1985-01-14 | 1985-01-14 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP318985U JPS61119429U (ja) | 1985-01-14 | 1985-01-14 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS61119429U true JPS61119429U (ja) | 1986-07-28 |
Family
ID=30477582
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP318985U Pending JPS61119429U (ja) | 1985-01-14 | 1985-01-14 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS61119429U (ja) |
-
1985
- 1985-01-14 JP JP318985U patent/JPS61119429U/ja active Pending